System.ArgumentOutOfRangeException: 索引和长度必须引用该字符串内的位置。 参数名: length 在 System.String.Substring(Int32 startIndex, Int32 length) 在 zhuanliShow.Bind() 时延校准装置及时延校准方法制造方法及图纸_技高网

时延校准装置及时延校准方法制造方法及图纸

技术编号:40603972 阅读:3 留言:0更新日期:2024-03-12 22:09
本公开提供一种时延校准装置,包括时延校准模块,时延校准模块包括粗时延校准单元和精时延校准单元,粗时延校准单元用于,接收空口脉冲信号,根据空口脉冲信号在数字时钟域对随路脉冲信号进行时延补偿;精时延校准单元包括精时延校准子单元和相位校准子单元,精时延校准子单元用于在模拟时钟域对随路脉冲信号进行时延补偿,相位校准子单元用于对时钟域相位进行校准。以空口脉冲信号为基准,通过在数字时钟域进行时延补偿和模拟高频时钟域进行相位校准,将时延校准精度提升为两个高频时钟周期;通过调整数字时钟域的随路脉冲信号时延和数字时钟相位,简化校准流程,降低算法计算量,实现链路快速高精度授时。本公开还提供一种时延校准方法。

【技术实现步骤摘要】

本公开涉及通信,具体涉及一种时延校准装置及时延校准方法


技术介绍

1、近些年5g通信迅速发展,massive mimo(大规模天线技术)和gps 1pps(globalpositioning system pulse per second,全球定位系统秒脉冲)授时等技术提高了系统容量和时钟精度,伴随而来的对于射频收发系统的数字链路时延的精度也提出了更高的要求。但受限于数字链路的跨时钟域异步处理,复位路径长度差异,集成电路工艺特性的变化(如工艺角、电源电压和温度,统称pvt)等因素,在初始上电和工作过程中,数字链路的时延会存在差异,这种差异会在产品形态的多天线表现出来,需要进行数据对齐处理。

2、目前对于这种处理,采用的方法是构造特殊激励数据,对数字链路数据进行双点采样,根据相关性算法分析,得到数据链路的传输延时,再通过校正对齐数据。但是,双点采样链路时延校准精度有限,整个算法分析过程比较复杂和繁琐,代价较大。


技术实现思路

1、本公开提供一种时延校准装置及时延校准方法。

2、第一方面,本公开实施例提供一种时延校准装置,包括时延校准模块,所述时延校准模块包括粗时延校准单元和精时延校准单元,所述粗时延校准单元用于,接收空口脉冲信号,根据所述空口脉冲信号在数字时钟域对随路脉冲信号进行时延补偿;

3、所述精时延校准单元包括精时延校准子单元和相位校准子单元,所述精时延校准子单元用于,在所述粗时延校准单元根据所述空口脉冲信号在数字时钟域对随路脉冲信号进行时延补偿之后,在模拟时钟域对所述随路脉冲信号进行时延补偿;

4、所述相位校准子单元用于,在所述精时延校准子单元在模拟时钟域对所述随路脉冲信号进行时延补偿之后,对时钟域相位进行校准。

5、又一方面,本公开实施例还提供一种时延校准方法,应用于如前所述的时延校准装置,所述方法包括:

6、接收空口脉冲信号,根据所述空口脉冲信号在数字时钟域对随路脉冲信号进行时延补偿;

7、在模拟时钟域对所述随路脉冲信号进行时延补偿,并对时钟域相位进行校准。

8、本公开实施例提供的时延校准装置包括时延校准模块,时延校准模块包括粗时延校准单元和精时延校准单元,粗时延校准单元用于,接收空口脉冲信号,根据空口脉冲信号在数字时钟域对随路脉冲信号进行时延补偿;精时延校准单元包括精时延校准子单元和相位校准子单元,精时延校准子单元用于在模拟时钟域对随路脉冲信号进行时延补偿,相位校准子单元用于对时钟域相位进行校准。本公开实施例的时延校准装置以空口脉冲信号为基准,通过在数字时钟域进行时延补偿和模拟高频时钟域进行相位校准,可以将时延校准精度提升为两个高频时钟周期;通过调整数字时钟域的随路脉冲信号时延和数字时钟相位,取代了传统的双点同步采样后算法分析,简化校准流程,降低算法计算量,实现链路快速高精度授时;时延校准装置整体结构简单,可以适配多通道、多模式和多种工作场景。

本文档来自技高网...

【技术保护点】

1.一种时延校准装置,其特征在于,包括时延校准模块,所述时延校准模块包括粗时延校准单元和精时延校准单元,所述粗时延校准单元用于,接收空口脉冲信号,根据所述空口脉冲信号在数字时钟域对随路脉冲信号进行时延补偿;

2.如权利要求1所述的时延校准装置,其特征在于,包括发送链路,所述时延校准模块包括第一时延校准模块,所述第一时延校准模块位于所述发送链路;所述粗时延校准单元为第一粗时延校准单元,所述精时延校准单元为第一精时延校准单元,所述随路脉冲信号为发送随路脉冲信号;

3.如权利要求2所述的时延校准装置,其特征在于,还包括接收链路,所述时延校准模块包括第二时延校准模块,所述第二时延校准模块位于所述接收链路;所述随路脉冲信号为接收随路脉冲信号,所述精时延校准单元为第二精时延校准单元,所述粗时延校准单元为第二粗时延校准单元,所述第二粗时延校准单元还用于在接收空口脉冲信号之后,根据所述空口脉冲信号生成所述接收随路脉冲信号;

4.如权利要求3所述的时延校准装置,其特征在于,所述第二粗时延校准单元包括第二空口脉冲处理子单元、第二随路脉冲信号再生子单元、第二延迟子单元和第二粗时延校准子单元;

5.如权利要求4所述的时延校准装置,其特征在于,所述第二粗时延校准单元还包括第二扩展子单元,所述第二扩展子单元与所述第二延迟子单元和所述第二粗时延校准子单元连接,用于按照1个时钟周期扩展所述第二信号的高电平长度,并将扩展后的信号发送给所述第二粗时延校准子单元,以供所述第二粗时延校准子单元将所述扩展后的信号和所述单周期空口脉冲信号进行逻辑与运算。

6.如权利要求4所述的时延校准装置,其特征在于,所述第一粗时延校准单元包括第一空口脉冲处理子单元、第一延迟子单元和第一粗时延校准子单元;

7.如权利要求6所述的时延校准装置,其特征在于,所述第一粗时延校准单元还包括比较子单元,所述比较子单元用于,计算所述单周期空口脉冲信号和所述传输至所述第一粗时延校准单元的发送随路脉冲信号的时间差,以便根据所述时间差配置所述传输至所述第一粗时延校准单元的发送随路脉冲信号和下一个空口脉冲信号之间的延迟。

8.如权利要求6所述的时延校准装置,其特征在于,所述第一粗时延校准单元还包括第一空口脉冲信号再生子单元和第一随路脉冲信号再生子单元;

9.如权利要求6所述的时延校准装置,其特征在于,所述第一粗时延校准单元还包括第一扩展子单元,所述第一扩展子单元与所述第一延迟子单元和所述第一粗时延校准子单元连接,用于按照1个时钟周期扩展所述第一信号的高电平长度,并将扩展后的信号发送给所述第一粗时延校准子单元,以供所述第一粗时延校准子单元将所述扩展后的信号和和所述单周期空口脉冲信号进行逻辑与运算。

10.如权利要求6所述的时延校准装置,其特征在于,所述第一精时延校准单元和所述第二精时延校准单元包括随路脉冲处理子单元、判断子单元、空口脉冲同步子单元、随路脉冲同步子单元、精时延校准子单元和精时延校准中断子单元;

11.如权利要求10所述的时延校准装置,其特征在于,所述第一精时延校准单元的所述精时延校准子单元用于,将发送链路中跨时钟域的先进先出存储器的读地址逐次加1以调整所述传输至所述第一粗时延校准单元的发送随路脉冲信号的延迟。

12.如权利要求10所述的时延校准装置,其特征在于,所述第二精时延校准单元的所述精时延校准子单元用于,调整所述再生接收随路脉冲信号和下一个空口脉冲信号之间的延迟。

13.如权利要求1-12任一项所述的时延校准装置,其特征在于,所述相位校准子单元包括差分脉冲门控子单元和时钟分频子单元;

14.一种时延校准方法,其特征在于,应用于如权利要求1-13任一项所述的时延校准装置,所述方法包括:

15.如权利要求14所述的方法,其特征在于,在发送链路中,所述根据所述空口脉冲信号在数字时钟域对随路脉冲信号进行时延补偿,包括:

16.如权利要求15所述的方法,其特征在于,在接收链路中,所述根据所述空口脉冲信号在数字时钟域对随路脉冲信号进行时延补偿,包括:

17.如权利要求16所述的方法,其特征在于,应用于如权利要求4-13任一项所述的时延校准装置,所述根据所述空口脉冲信号生成接收随路脉冲信号,包括:

18.如权利要求17所述的方法,其特征在于,应用于如权利要求5-13任一项所述的时延校准装置,在得到第二信号之后、将所述第二信号和所述单周期空口脉冲信号进行逻辑与运算之前,所述方法还包括:

19.如权利要求17所述的方法,其特征在于,应用于如权利要求6-13任一项所述的时延校准装置,所述根...

【技术特征摘要】

1.一种时延校准装置,其特征在于,包括时延校准模块,所述时延校准模块包括粗时延校准单元和精时延校准单元,所述粗时延校准单元用于,接收空口脉冲信号,根据所述空口脉冲信号在数字时钟域对随路脉冲信号进行时延补偿;

2.如权利要求1所述的时延校准装置,其特征在于,包括发送链路,所述时延校准模块包括第一时延校准模块,所述第一时延校准模块位于所述发送链路;所述粗时延校准单元为第一粗时延校准单元,所述精时延校准单元为第一精时延校准单元,所述随路脉冲信号为发送随路脉冲信号;

3.如权利要求2所述的时延校准装置,其特征在于,还包括接收链路,所述时延校准模块包括第二时延校准模块,所述第二时延校准模块位于所述接收链路;所述随路脉冲信号为接收随路脉冲信号,所述精时延校准单元为第二精时延校准单元,所述粗时延校准单元为第二粗时延校准单元,所述第二粗时延校准单元还用于在接收空口脉冲信号之后,根据所述空口脉冲信号生成所述接收随路脉冲信号;

4.如权利要求3所述的时延校准装置,其特征在于,所述第二粗时延校准单元包括第二空口脉冲处理子单元、第二随路脉冲信号再生子单元、第二延迟子单元和第二粗时延校准子单元;

5.如权利要求4所述的时延校准装置,其特征在于,所述第二粗时延校准单元还包括第二扩展子单元,所述第二扩展子单元与所述第二延迟子单元和所述第二粗时延校准子单元连接,用于按照1个时钟周期扩展所述第二信号的高电平长度,并将扩展后的信号发送给所述第二粗时延校准子单元,以供所述第二粗时延校准子单元将所述扩展后的信号和所述单周期空口脉冲信号进行逻辑与运算。

6.如权利要求4所述的时延校准装置,其特征在于,所述第一粗时延校准单元包括第一空口脉冲处理子单元、第一延迟子单元和第一粗时延校准子单元;

7.如权利要求6所述的时延校准装置,其特征在于,所述第一粗时延校准单元还包括比较子单元,所述比较子单元用于,计算所述单周期空口脉冲信号和所述传输至所述第一粗时延校准单元的发送随路脉冲信号的时间差,以便根据所述时间差配置所述传输至所述第一粗时延校准单元的发送随路脉冲信号和下一个空口脉冲信号之间的延迟。

8.如权利要求6所述的时延校准装置,其特征在于,所述第一粗时延校准单元还包括第一空口脉冲信号再生子单元和第一随路脉冲信号再生子单元;

9.如权利要求6所述的时延校准装置,其特征在于,所述第一粗时延校准单元还包括第一扩展子单元,所述第一扩展子单元与所述第一延迟子单元和所述第一粗时延校准子单元连接,用于按照1个时钟周期扩展所述第一信号的高电平长度,并将扩展后的信号发送给所述第一粗时延校准子单元,以供所述第一粗时延校准子单元将所述扩展后的信号和和所述单周期空口脉冲信号进行逻辑与运算。

10.如权利要求6所述的时延校准装置,其特征在于,所述第一精时延校准单元和所述第二精时延校准单元包括随路脉冲处理子单元、判断子单元、空口脉...

【专利技术属性】
技术研发人员:于鹤杰黄新星
申请(专利权)人:深圳市中兴微电子技术有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1