System.ArgumentOutOfRangeException: 索引和长度必须引用该字符串内的位置。 参数名: length 在 System.String.Substring(Int32 startIndex, Int32 length) 在 zhuanliShow.Bind() 一种基于FT2000_4的DAC电路制造技术_技高网

一种基于FT2000_4的DAC电路制造技术

技术编号:40541900 阅读:4 留言:0更新日期:2024-03-05 18:57
本发明专利技术涉及一种基于FT2000_4的DAC电路,该电路包括数据处理电路,数据处理电路包含CPU功能电路、DDR4‑SDRAM存储电路、UEFI‑Flash存储电路、千兆以太网电路、SSD电子盘存储电路、时钟功能电路一;其中,DDR4‑SDRAM存储电路、UEFI‑Flash存储电路、千兆以太网电路、SSD电子盘存储电路、时钟功能电路分别与CPU功能电路电性连接。本发明专利技术可以提供强大的数据处理能力和通用接口,解决高速CPU(FT2000_4)和低速设备(DAC)之间的通信问题。

【技术实现步骤摘要】

:本专利技术属于声纳信号处理,具体涉及一种基于ft2000_4的dac电路。


技术介绍

0、
技术介绍

1、航空声纳信号处理机主要负责接收前端千兆以太网发送的原始数据,对其进行信号和信息处理,按要求输出信号至显控台。该模块的主要工作是接收前端千兆以太网数据,完成所需的信号处理,并进行相关命令和数据的发送,同时输出差分模拟信号供后端设备使用。

2、目前,尚无具有强大数据处理能力和千兆以太网功能的高精度差分模拟信号输出的电路来适配该类设备。


技术实现思路

0、
技术实现思路

1、本专利技术所要解决的技术问题是,提供一种基于ft2000_4的dac电路,该基于ft2000_4的dac电路可以提供强大的数据处理能力和通用接口,解决高速cpu(ft2000_4)和低速设备(dac)之间的通信问题。

2、本专利技术的技术解决方案是,提供一种基于ft2000_4的dac电路,该电路包括

3、数据处理电路,数据处理电路包含cpu功能电路、ddr4-sdram存储电路、uefi-flash存储电路、千兆以太网电路、ssd电子盘存储电路、时钟功能电路一;其中,ddr4-sdram存储电路、uefi-flash存储电路、千兆以太网电路、ssd电子盘存储电路、时钟功能电路分别与cpu功能电路电性连接;

4、数据控制电路,数据控制电路包含fpga功能电路、fpga配置电路、时钟功能电路二,fpga配置电路和第二时钟功能电路分别与fpga功能电路电性连接;

5、dac转换电路,dac转换电路包含dac功能电路,第一电流转换电路,第二电流转换电路,第一驱动电路,第二驱动电路,其中,第一电流转换电路、第二电流转换电路与dac功能电路电性连接,第一驱动电路与第一电流转换电路电性连接,第二驱动电路和第二电流转换电路电性连接。

6、电源管理电路,电源管理电路包含多个dc-dc电源电路、cpld上电控制电路和复位电路,多个dc-dc电源电路负责产生多个直流电源,分别用于给数据处理电路、数据控制电路、dac转换电路提供所需电源,cpld上电控制电路用于对各个dc-dc电源电路的电源输出进行上电时序的控制,根据各电路的要求提供相应的上电时序及相关复位信号的处理,以保证cpu上的麒麟操作系统、fpga功能电路能够正常启动,以及各电路之间能够正常通信。

7、其中,为提高系统的安全可靠性,使用国产操作系统银河麒麟,内核版本4.4,为使麒麟操作系统能快速稳定地运行,选用功耗更低、带宽更高的ddr4标准接口,每片ddr4-sdram位宽8bit,容量1gbytes,总数据位宽64bit,总容量8gbytes。为使高速cpu与低速设备能够正常通信,数据控制电路中的fpga采用深圳国微电子有限公司的fpga,该电路中还包含fpga配置电路和时钟功能电路,fpga配置电路提供fpga的配置信息及代码存储功能,时钟功能电路产生fpga电路所需的时钟信号。

8、作为优选,为使模块具有强大的数据处理能力,cpu功能电路为cpu,cpu选用天津飞腾信息技术有限公司桌面处理器ft2000_4,该芯片集成4个64位高性能ftc663核,主频高达2.2ghz,芯片外围连接uefi-flash、ssd电子盘、ddr4-sdram等,分别用于系统boot信息的存储,操作系统及大批量数据的存储,系统上电运行的各类数据缓存。

9、作为优选,fpga功能电路为fpga芯片,其采用深圳国微电子有限公司的smq7k325tffg900,用于数据控制,上电完成初始化后,加载程序,在前端cpu有数据通过pcie传送时用verilog硬件描述语言接收总线上的数据,并进行pcie总线与bram之间的转换与缓存,同时将缓存的音频数据按所需的时序和格式发送给下一级的dac控制电路。

10、作为优选,dac功能电路为dac芯片,dac芯片选用苏州云芯微电有限公司的ydk16d250,该芯片是一款分辨率为16bit的低功耗、低噪声、高动态范围的双路dac芯片,支持高耐奎斯特域频率输出能力,可以通过spi总线进行可编程差分输出电流的设置。该dac芯片可保证dac转换电路可以输出高精度的模拟信号,支持可编程差分输出电流信号,内置精密偏压。

11、作为优选,为增强dac输出信号的驱动能力,第一驱动电路和第二驱动电路均选用双电源工作的轨至轨单端转差分的运算放大器。

12、作为优选,第一驱动电路和第二驱动电路的用于把单端信号转换成差分信号进行输出,第一驱动电路和第二驱动电路选用中国电子科技集团第二十四研究所的sf207。

13、作为优选,第一电流转换电路,第二电流转换电路用于把dac器件输出的电流信号转换成电压信号,与第一驱动电路和第二驱动电路信号形式匹配,其中,第一电流转换电路,第二电流转换电路均通过阻值为75欧姆的电阻来实现。

14、作为优选,cpld上电控制电路为cpld,采用深圳国微电子有限公司的sm2210。

15、本专利技术按照以下方式实现:

16、数据处理电路主要是指以ft2000_4芯片为cpu的核心电路,主要包含ft2000_4、ddr4-sdram、uefi-flash、pcie网卡芯片、ssd电子盘存储电路、时钟功能电路等。系统上电后ft2000_4通过uefi-flash完成boot配置和系统引导,完成相关硬件初始化后将启动安装在ssd电子盘中的银河麒麟操作系统,操作系统内核加载到ddr4-sdram内存,再完成其他硬件设备的初始化,然后构建操作系统软件环境,加载驱动程序,完成pcie网卡驱动、pcie其他设备等的配置,完成系统启动后,可通过千兆以太网进行千兆网络数据的传输。

17、数据控制电路主要是以fpga芯片为核心的电路,主要包含fpga功能电路、fpga配置电路和时钟功能电路,系统上电后fpga根据上电状态完成fpga的配置和程序加载,完成gtx高速端口的初始化,随时准备接收cpu通个pcie发送的数据。

18、dac转换电路主要是以dac数字模拟信号芯片为核心的信号转换电路,包含dac芯片、-第一电流转换电路、第二电流转换电路、第一驱动电路,第二驱动电路。dac芯片通过并行接口接收fpga发送的数据,通过内置功能转换成电流信号,电流信号通过电流转换电路转换成电压信号,再通过第一驱动电路输出第一路模拟音频信号,通过第二驱动电路输出第二路模拟音频信号。

19、与现有技术相比,本专利技术具有以下优点:

20、本专利技术的基于ft2000_4的dac电路,采用fpga作为高速器件(ft2000_4)和低速器件(dac)之间的通信桥梁,很好的把pcie总线上的数据通过高速gtx接口接收后再通过verilog硬件描述语言代码转换成普通低速bram总线的数据再进行处理、缓存、传输,使得ft2000_4等类似其他具有高速接口芯片均能扩展低速器件进行正常通信,降低成本且同时本文档来自技高网...

【技术保护点】

1.一种基于FT2000_4的DAC电路,其特征在于:该电路包括

2.根据权利要求1所述的基于FT2000_4的DAC电路,其特征在于:CPU功能电路为CPU,CPU选用天津飞腾信息技术有限公司桌面处理器FT2000_4。

3.根据权利要求1所述的基于FT2000_4的DAC电路,其特征在于:FPGA功能电路为FPGA芯片,其采用深圳国微电子有限公司的SMQ7K325TFFG900,用于数据控制,上电完成初始化后,加载程序,在前端CPU有数据通过PCIE传送时用Verilog硬件描述语言接收总线上的数据,并进行PCIE总线与BRAM之间的转换与缓存,同时将缓存的音频数据按所需的时序和格式发送给下一级的DAC控制电路。

4.根据权利要求1所述的基于FT2000_4的DAC电路,其特征在于:DAC功能电路为DAC芯片,DAC芯片选用苏州云芯微电有限公司的YDK16D250。

5.根据权利要求1所述的基于FT2000_4的DAC电路,其特征在于:第一驱动电路和第二驱动电路均选用双电源工作的轨至轨单端转差分的运算放大器。

6.根据权利要求5所述的基于FT2000_4的DAC电路,其特征在于:第一驱动电路和第二驱动电路的用于把单端信号转换成差分信号进行输出,第一驱动电路和第二驱动电路选用中国电子科技集团第二十四研究所的SF207。

7.根据权利要求1所述的基于FT2000_4的DAC电路,其特征在于:第一电流转换电路,第二电流转换电路用于把DAC器件输出的电流信号转换成电压信号,与第一驱动电路和第二驱动电路信号形式匹配,其中,第一电流转换电路、第二电流转换电路均通过阻值为75欧姆的电阻来实现。

8.根据权利要求7所述的基于FT2000_4的DAC电路,其特征在于:CPLD上电控制电路为CPLD,采用深圳国微电子有限公司的SM2210。

...

【技术特征摘要】

1.一种基于ft2000_4的dac电路,其特征在于:该电路包括

2.根据权利要求1所述的基于ft2000_4的dac电路,其特征在于:cpu功能电路为cpu,cpu选用天津飞腾信息技术有限公司桌面处理器ft2000_4。

3.根据权利要求1所述的基于ft2000_4的dac电路,其特征在于:fpga功能电路为fpga芯片,其采用深圳国微电子有限公司的smq7k325tffg900,用于数据控制,上电完成初始化后,加载程序,在前端cpu有数据通过pcie传送时用verilog硬件描述语言接收总线上的数据,并进行pcie总线与bram之间的转换与缓存,同时将缓存的音频数据按所需的时序和格式发送给下一级的dac控制电路。

4.根据权利要求1所述的基于ft2000_4的dac电路,其特征在于:dac功能电路为dac芯片,dac芯片选用苏州云芯微电有限公司的ydk16d250。<...

【专利技术属性】
技术研发人员:鲁玉波班书生何菲玲赵爱君吴晗
申请(专利权)人:中国船舶集团有限公司第七一五研究所
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1