【技术实现步骤摘要】
本公开的实施例涉及本公开的实施例涉及数据的处理方法、存储器控制器、存储系统、电子装置以及存储介质。
技术介绍
1、数据在传输、通信和存储过程中容易受到环境等因素干扰,从而导致数据错误。例如,双倍数据速率(double data rate,ddr)存储器(例如,ddr sdram或ddr内存)在工作过程中难免会受到诸如电磁等环境因素的干扰,从而导致内存出现错误。对于稳定性要求高的用户来说,内存错误可能会引起致命性的问题。例如,对于服务器而言,其对ddr数据可靠性要求比较高,ddr存储器纠错技术就能提高服务器内存的稳定性和纠错能力,例如支持错误检查和纠正(error correcting code,ecc)的内存条可以提高服务器内存的稳定性和纠错能力。
2、对于一些ddr内存而言,当出现可纠正错误(ce)时,并不会一出错就需要替换掉内存dimm。然而,一旦出现不可纠正错误(ue)时,目前内存颗粒若出现2个同时出错的情况下,就会报出不可纠正错误,这种情况下一般就会丢失数据并且数据无法恢复。数据的丢失将影响处理器或其他计算单元执行相
...【技术保护点】
1.一种数据的处理方法,包括:
2.根据权利要求1所述的处理方法,其中,将所述四笔突发数据组织为所述一组纠错码字,包括:
3.根据权利要求2所述的方法,其中,所述单个存储通道包括8个数据存储颗粒和2个校验存储颗粒,8个数据存储颗粒和2个校验存储颗粒中的每个存储颗粒的位宽为4比特。
4.根据权利要求3所述的方法,其中,将所述单个存储通道读取的四笔突发数据中对应于相同存储颗粒的相同引脚突发数据组合为一组纠错码字,包括:
5.根据权利要求3所述的方法,其中,所述单个存储通道为DDR5的单个内存通道。
6.根据权利要
...【技术特征摘要】
1.一种数据的处理方法,包括:
2.根据权利要求1所述的处理方法,其中,将所述四笔突发数据组织为所述一组纠错码字,包括:
3.根据权利要求2所述的方法,其中,所述单个存储通道包括8个数据存储颗粒和2个校验存储颗粒,8个数据存储颗粒和2个校验存储颗粒中的每个存储颗粒的位宽为4比特。
4.根据权利要求3所述的方法,其中,将所述单个存储通道读取的四笔突发数据中对应于相同存储颗粒的相同引脚突发数据组合为一组纠错码字,包括:
5.根据权利要求3所述的方法,其中,所述单个存储通道为ddr5的单个内存通道。
6.根据权利要求1-5中任一项所述的处理方法,其中,
7.根据权利要求6所述的处理方法,其中,所述编码矩阵包括第一区间和第二区间,其中,所述第一区间包括k行k列的单位矩阵,所述第二区间包括m行k列的类范德蒙矩阵;并且
8.根据权利要求6所述的处理方法,其中,所述解码矩阵包括第三区间和第四区间,其中,所述第三区间包括m行k列的类范德蒙矩阵,所述第四区...
【专利技术属性】
技术研发人员:周鹏,王宇轩,
申请(专利权)人:海光信息技术股份有限公司,
类型:发明
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。