【技术实现步骤摘要】
本申请涉及模数转换,特别地涉及一种逐次逼近型模数转换器及模数转换处理方法。
技术介绍
1、随着模数转换器(analog-to-digital converter,简称adc)向低功耗、高分辨率的趋势发展,逐次逼近型模拟-数字转换器(successive approximation analog-to-digital converter,简称sar adc)凭借着面积小、功耗低的优点越来越引起人们的注意。参见图1,图1是现有技术中的差分输入的3位saradc原理示意图。所述saradc包括采样保持电路、dac电容阵列11、比较器13和逐次逼近(sar)逻辑单元14,其中,采样保持电路通常由采样电容构成,采样电容通常由构成所述的dac电容阵列11的电容阵列实现。dac电容阵列11包括一组并联的二进制权重的电容阵列,每个电容的容量分别如图中所示的22c、21c、20c、20c。dac电容阵列11中的每个电容的第一极板连接到公共端,作为dac电容阵列11的输出端,dac电容阵列11连接有电容切换的开关组,开关组中包括多个开关,dac电容阵列11
...【技术保护点】
1.一种逐次逼近型模数转换器,包括DAC电容阵列、比较器和SAR逻辑单元,所述DAC电容阵列的输入端连接模拟输入信号,所述比较器的输出端连接所述SAR逻辑单元,所述SAR逻辑单元输出控制信号给所述DAC电容阵列;其特征在于,在所述DAC电容阵列与所述比较器之间还包括噪声整形电路,所述噪声整形电路包括一阶噪声整形电路和二阶噪声整形电路,其中,
2.根据权利要求1所述的逐次逼近型模数转换器,其特征在于,所述一阶噪声整形电路包括一阶第一电容;一阶第一电容第一端在残差存储阶段作为信号输入端与所述DAC电容阵列的输出端连接,通过电荷共享存储在所述DAC电容阵列的输出
...【技术特征摘要】
1.一种逐次逼近型模数转换器,包括dac电容阵列、比较器和sar逻辑单元,所述dac电容阵列的输入端连接模拟输入信号,所述比较器的输出端连接所述sar逻辑单元,所述sar逻辑单元输出控制信号给所述dac电容阵列;其特征在于,在所述dac电容阵列与所述比较器之间还包括噪声整形电路,所述噪声整形电路包括一阶噪声整形电路和二阶噪声整形电路,其中,
2.根据权利要求1所述的逐次逼近型模数转换器,其特征在于,所述一阶噪声整形电路包括一阶第一电容;一阶第一电容第一端在残差存储阶段作为信号输入端与所述dac电容阵列的输出端连接,通过电荷共享存储在所述dac电容阵列的输出端产生的量化残差电压以实现一阶残差存储;一阶第一电容第一端在下一量化阶段作为信号输出端连接所述比较器的第二输入端。
3.根据权利要求2所述的逐次逼近型模数转换器,其特征在于,所述一阶噪声整形电路进一步包括一阶第二电容和动态放大器;所述一阶第一电容和所述一阶第二电容分别在相邻的一阶残差存储阶段接入所述动态放大器;对应地,在所述动态放大器的输入端连接所述一阶第一电容第一端/所述一阶第二电容第一端时,所述动态放大器的输出端对应连接所述一阶第二电容的第一端/所述一阶第一电容的第一端,将所述一阶第一电容/所述一阶第二电容中的残差电压放大后存储在对应的所述一阶第二电容/所述一阶第一电容。
4.根据权利要求3所述的逐次逼近型模数转换器,其特征在于,所述一阶第一电容的容量与所述一阶第二电容的容量相同。
5.根据权利要求4所述的逐次逼近型模数转换器,其特征在于,所述动态放大器的放大倍数为所述一阶第一...
【专利技术属性】
技术研发人员:范学莲,
申请(专利权)人:深圳市山海半导体科技有限公司,
类型:发明
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。