System.ArgumentOutOfRangeException: 索引和长度必须引用该字符串内的位置。 参数名: length 在 System.String.Substring(Int32 startIndex, Int32 length) 在 zhuanliShow.Bind() 像素驱动电路及其驱动方法、显示面板及显示装置制造方法及图纸_技高网

像素驱动电路及其驱动方法、显示面板及显示装置制造方法及图纸

技术编号:40360370 阅读:6 留言:0更新日期:2024-02-09 14:47
本发明专利技术提供了一种像素驱动电路及其驱动方法、显示面板及显示装置,所述电路包括电容和发光元件,还包括:初始化子电路,用于同时对所述电容和所述发光元件进行初始化处理;数据写入子电路,用于将数据信号电压写入所述电容;发光控制子电路,分别与所述初始化子电路以及所述数据写入子电路连接,用于驱动所述发光元件发光;以及电位调整子电路,包括晶体管,分别连接所述初始化子电路以及所述发光控制子电路,所述电位调整子电路用于控制所述晶体管漏电;本发明专利技术减小了N2点与N4点之间的电压差,从而使得电容C1向参考电压信号VINT的漏电量减小,利于保持第二节点N2点的电位稳定,提高了发光元件的发光亮度的稳定性。

【技术实现步骤摘要】

本专利技术涉及显示面板,具体地说,涉及一种像素驱动电路及其驱动方法、显示面板及显示装置


技术介绍

1、像素驱动电路通常包括开关晶体管、驱动晶体管和存储电容等元件。其中,存储电容的相对的两端分别为基准电位端和信号保持端,存储电容的信号保持端与驱动晶体管的栅极耦接。

2、在像素驱动电路的驱动过程中,在发光阶段,存储电容用以保持电压信号,使其信号保持端的电位得以保持恒定,在驱动晶体管的栅极-源极之间形成电压,控制驱动晶体管形成驱动电流,进而驱动发光二极管发光。参考图1,现有技术的该过程中,由于存储电容的信号保持端与驱动晶体管(即图1中的t2)的栅极连接的节点处(n2点)存在漏电通路(即发光阶段存储电容c1向参考电压信号vint1处漏电),使得存储电容的信号保持端的电位无法长时间保持恒定(即n2点电位发生明显变化),从而导致驱动晶体管所形成的驱动电流不稳定,影响发光器件的发光亮度,进而影响显示装置的显示效果。


技术实现思路

1、有鉴于此,本专利技术提供一种像素驱动电路及其驱动方法、显示面板及显示装置,利于提高发光元件的发光亮度的稳定性,改善显示效果。

2、根据本专利技术的一个方面,提供一种像素驱动电路,包括电容和发光元件,还包括:

3、初始化子电路,用于同时对所述电容和所述发光元件进行初始化处理;

4、数据写入子电路,用于将数据信号电压写入所述电容;

5、发光控制子电路,分别与所述初始化子电路以及所述数据写入子电路连接,用于驱动所述发光元件发光;以及

6、电位调整子电路,包括晶体管,分别连接所述初始化子电路以及所述发光控制子电路,所述电位调整子电路用于控制所述晶体管漏电。

7、可选地,所述发光控制子电路与所述初始化子电路连接形成第二节点,所述电位调整子电路与所述初始化子电路连接形成第四节点,当所述晶体管漏电时,所述第四节点的电位增大,所述第二节点与所述第四节点之间的电压差减小。

8、可选地,所述初始化子电路分别连接于第一扫描信号、第三扫描信号、第一参考电压信号和第二参考电压信号;所述数据写入子电路分别连接于数据信号和第二扫描信号;所述发光控制子电路分别连接于第四扫描信号、所述第二参考电压信号和第三参考电压信号。

9、可选地,所述第二参考电压信号和所述晶体管的漏极之间的电压差与所述晶体管的漏电量具有正相关关系。

10、可选地,所述晶体管的栅极和源极均连接第二参考电压信号,所述晶体管的漏极连接于所述初始化子电路,形成第四节点。

11、可选地,所述晶体管的栅极和源极之间的电压差vgs大于vth,使所述晶体管处于常关状态;所述vth为所述晶体管的阈值电压。

12、可选地,所述发光控制子电路包括第二晶体管,所述发光控制子电路与所述初始化子电路连接形成第二节点;在第二时段,所述第一扫描信号为低电平,所述第二节点的电位重置为所述第一参考电压信号对应的电位,使所述第二晶体管导通。

13、可选地,所述第一参考电压信号的电位与所述第三参考电压信号的电位相同,所述第二参考电压信号的电位与所述第一参考电压信号的电位相反。

14、可选地,所述第二参考电压信号对应的电压大于所述第一参考电压信号对应的电压,所述第二参考电压信号对应的电压大于所述第三参考电压信号对应的电压。

15、根据本专利技术的另一个方面,提供一种像素驱动方法,应用于上述任一像素驱动电路,所述方法包括:

16、利用所述初始化子电路同时对所述电容和所述发光元件进行初始化处理;

17、利用所述数据写入子电路将数据信号电压写入所述电容;

18、利用所述发光控制子电路驱动所述发光元件发光,同时利用所述电位调整子电路控制所述晶体管漏电。

19、根据本专利技术的另一个方面,提供一种显示面板,所述显示面板包括上述任一像素驱动电路。

20、根据本专利技术的另一个方面,提供一种显示装置,所述显示装置包括上述显示面板。

21、本专利技术与现有技术相比的有益效果在于:

22、本专利技术提供的像素驱动电路及其驱动方法、显示面板及显示装置通过在发光元件发光阶段,利用电位调整子电路控制晶体管漏电,以提高该晶体管与初始化子电路连接形成的第四节点的电位,减小了电容与用于驱动发光的驱动晶体管的栅极连接的第二节点与上述第四节点之间的电压差,从而使得电容c1向参考电压信号vint的漏电量减小,利于保持第二节点的电位稳定,提高了发光元件的发光亮度的稳定性,降低了视觉闪烁感,改善了显示效果。

本文档来自技高网...

【技术保护点】

1.一种像素驱动电路,其特征在于,包括电容和发光元件,还包括:

2.如权利要求1所述的像素驱动电路,其特征在于,所述发光控制子电路与所述初始化子电路连接形成第二节点,所述电位调整子电路与所述初始化子电路连接形成第四节点,当所述晶体管漏电时,所述第四节点的电位增大,所述第二节点与所述第四节点之间的电压差减小。

3.如权利要求1所述的像素驱动电路,其特征在于,所述初始化子电路分别连接于第一扫描信号、第三扫描信号、第一参考电压信号和第二参考电压信号;所述数据写入子电路分别连接于数据信号和第二扫描信号;所述发光控制子电路分别连接于第四扫描信号、所述第二参考电压信号和第三参考电压信号。

4.如权利要求3所述的像素驱动电路,其特征在于,所述第二参考电压信号和所述晶体管的漏极之间的电压差与所述晶体管的漏电量具有正相关关系。

5.如权利要求1所述的像素驱动电路,其特征在于,所述晶体管的栅极和源极均连接第二参考电压信号,所述晶体管的漏极连接于所述初始化子电路,形成第四节点。

6.如权利要求5所述的像素驱动电路,其特征在于,所述晶体管的栅极和源极之间的电压差VGS大于Vth,使所述晶体管处于常关状态;所述Vth为所述晶体管的阈值电压。

7.如权利要求3所述的像素驱动电路,其特征在于,所述发光控制子电路包括第二晶体管,所述发光控制子电路与所述初始化子电路连接形成第二节点;在第二时段,所述第一扫描信号为低电平,所述第二节点的电位重置为所述第一参考电压信号对应的电位,使所述第二晶体管导通。

8.如权利要求3所述的像素驱动电路,其特征在于,所述第一参考电压信号的电位与所述第三参考电压信号的电位相同,所述第二参考电压信号的电位与所述第一参考电压信号的电位相反。

9.如权利要求3所述的像素驱动电路,其特征在于,所述第二参考电压信号对应的电压大于所述第一参考电压信号对应的电压,所述第二参考电压信号对应的电压大于所述第三参考电压信号对应的电压。

10.一种像素驱动方法,其特征在于,所述像素驱动方法应用于如权利要求1~9中任一项所述的像素驱动电路,所述方法包括:

11.一种显示面板,其特征在于,所述显示面板包括如权利要求1~9中任一项所述的像素驱动电路。

12.一种显示装置,其特征在于,包括权利要求11所述的显示面板。

...

【技术特征摘要】

1.一种像素驱动电路,其特征在于,包括电容和发光元件,还包括:

2.如权利要求1所述的像素驱动电路,其特征在于,所述发光控制子电路与所述初始化子电路连接形成第二节点,所述电位调整子电路与所述初始化子电路连接形成第四节点,当所述晶体管漏电时,所述第四节点的电位增大,所述第二节点与所述第四节点之间的电压差减小。

3.如权利要求1所述的像素驱动电路,其特征在于,所述初始化子电路分别连接于第一扫描信号、第三扫描信号、第一参考电压信号和第二参考电压信号;所述数据写入子电路分别连接于数据信号和第二扫描信号;所述发光控制子电路分别连接于第四扫描信号、所述第二参考电压信号和第三参考电压信号。

4.如权利要求3所述的像素驱动电路,其特征在于,所述第二参考电压信号和所述晶体管的漏极之间的电压差与所述晶体管的漏电量具有正相关关系。

5.如权利要求1所述的像素驱动电路,其特征在于,所述晶体管的栅极和源极均连接第二参考电压信号,所述晶体管的漏极连接于所述初始化子电路,形成第四节点。

6.如权利要求5所述的像素驱动电路,其特征在于,所述晶体管的栅极和源极之间的电压差vgs大于v...

【专利技术属性】
技术研发人员:李勇楼叶珂
申请(专利权)人:上海和辉光电股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1