【技术实现步骤摘要】
本公开涉及存储器,尤其涉及一种dram系统、校准训练方法、片上系统、电子组件及电子设备。
技术介绍
1、对于采用dram(dynamic random access memory,动态随机存储器)系统作为内存的片上系统(system on chip,soc)芯片来说,稳定的dram系统能减少读写传输发生错误的概率,为soc持续提供高带宽访问,因此,dram系统能否稳定工作在一个目标频点至关重要。
2、为保证dram系统稳定工作,目前一般的设计方法是要求dram系统根据pvt(器件工艺process,工作电压voltage,工作温度temperature)的变化,周期性地校准其内部的参数变量来维持dram系统的稳定性。如图1所示,也就是预先设定一个校准间隔t_interval,然后每计时到一个t_interval就触发一次dram系统的校准训练。
3、如此,周期性地进行校准训练虽然有助于dram系统的稳定工作,但是在校准训练期间不可避免地会对dram的访问带宽造成损失,增加访存时延,因此,传统的校准训练方式会周期性
...【技术保护点】
1.一种动态随机存储器DRAM系统,包括控制器以及端口物理层芯片PHY,所述控制器包括控制模块以及用于记录第二次数的寄存器;所述第二次数表示所述DRAM系统所累积发生的错误的次数;
2.根据权利要求1所述的DRAM系统,所述错误阈值包括第一阈值,在所述确定在本时间间隔是否对所述PHY发出校准训练指令的情况下,所述控制模块具体被配置为:
3.根据权利要求1所述的DRAM系统,所述错误阈值包括第一阈值、第二阈值,所述第一阈值小于所述第二阈值,所述控制器还包括用于缓存上游设备的读写请求命令的命令缓冲器command buffer;在所述确定在本时间间
...【技术特征摘要】
1.一种动态随机存储器dram系统,包括控制器以及端口物理层芯片phy,所述控制器包括控制模块以及用于记录第二次数的寄存器;所述第二次数表示所述dram系统所累积发生的错误的次数;
2.根据权利要求1所述的dram系统,所述错误阈值包括第一阈值,在所述确定在本时间间隔是否对所述phy发出校准训练指令的情况下,所述控制模块具体被配置为:
3.根据权利要求1所述的dram系统,所述错误阈值包括第一阈值、第二阈值,所述第一阈值小于所述第二阈值,所述控制器还包括用于缓存上游设备的读写请求命令的命令缓冲器command buffer;在所述确定在本时间间隔是否对所述phy发出校准训练指令的情况下,所述控制模块具体被配置为:
4.根据权利要求3所述的dram系统,在所述根据所述和值与第二阈值之间的大小关系以及所述command buffer的空闲情况,确定在本时间间隔是否对所述phy发出校准训练指令的情况下,所述控制模块具体被配置为:
5.根据权利要求4所述的dram系统,所述校准训练指令包括慢校准训练指令;在所述控制模块在本时间间隔对所述phy发出校准训练指令的情况下,所述控制模块具体被配置为:向所述phy发出所述慢校准训练指令;
6.根据权利要求4所述的d...
【专利技术属性】
技术研发人员:周锋,王克行,冯辉宇,
申请(专利权)人:象帝先计算技术重庆有限公司,
类型:发明
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。