System.ArgumentOutOfRangeException: 索引和长度必须引用该字符串内的位置。 参数名: length 在 System.String.Substring(Int32 startIndex, Int32 length) 在 zhuanliShow.Bind() 一种用于源表的数字环路控制系统技术方案_技高网

一种用于源表的数字环路控制系统技术方案

技术编号:40013468 阅读:12 留言:0更新日期:2024-01-16 15:38
本发明专利技术公开了一种用于源表的数字环路控制系统,其包括:处理器;高速DAC数模转换器,用于将所述处理器输出的数字量转换成模拟量信号;高速ADC模数转换器,用于将源表的模拟量信号转换成数字量信号给到所述处理器;功率放大器,用于将所述高速DAC数模转换器输出的所述模拟量信号放大到所述源表要求的输出电压或电流范围;电流采样电阻选择网络,用于选择不同的电流采样电阻;以及,电流/电压采样调理电路,用于处理采样的模拟信号幅度大小。这样,可以灵活调整补偿参数,改变响应特性,解决传统源表带不同特性负载时产生的不稳定问题。

【技术实现步骤摘要】

本专利技术涉及智能化控制,尤其涉及一种用于源表的数字环路控制系统


技术介绍

1、源表(sourcemeter)又叫源-测量单元(smu),它是一种集成电压源、电流源、电压表和电流表的仪器。其能够在提供电压源时测量电流,同样也可以在提供电流源时测量电压。所以smu的强大之处不仅在于它具备可编程的、高精度的源和测量精度,更在于可同时将信号源的功能和测量的功能紧密融合为一体,向待测设备(dut)提供驱动电压的同时测量其中流过的电流,或是向dut提供驱动电流的同时测量dut两端的电压。

2、现有源表通常采用全模拟环路控制,mcu控制高精度dac输出电压和电流的设定值,钳位器通过将反馈回来的电流、电压信号对比产生输出信号,驱动功率放大器调整输出值,源表的输出电压和电流控制由硬件电压、电流钳位器来控制,整个输出控制过程完全由硬件电路自动实现,adc用于测量当前输出的电压、电流值,通常测量精度要高于源输出精度。

3、但是,现有源表有冗长的信号链环路,而且全部使用模拟电路实现,每一级放大器产生的相移会叠加,限制了源输出功能的带宽和响应速度。因此,期待一种优化的源表环路控制方案。


技术实现思路

1、本专利技术实施例提供一种用于源表的数字环路控制系统,其包括:处理器;高速dac数模转换器,用于将所述处理器输出的数字量转换成模拟量信号;高速adc模数转换器,用于将源表的模拟量信号转换成数字量信号给到所述处理器;功率放大器,用于将所述高速dac数模转换器输出的所述模拟量信号放大到所述源表要求的输出电压或电流范围;电流采样电阻选择网络,用于选择不同的电流采样电阻;以及,电流/电压采样调理电路,用于处理采样的模拟信号幅度大小。这样,可以灵活调整补偿参数,改变响应特性,解决传统源表带不同特性负载时产生的不稳定问题。

2、本专利技术实施例还提供了一种用于源表的数字环路控制系统,其包括:

3、处理器;

4、高速dac数模转换器,用于将所述处理器输出的数字量转换成模拟量信号;

5、高速adc模数转换器,用于将源表的模拟量信号转换成数字量信号给到所述处理器;

6、功率放大器,用于将所述高速dac数模转换器输出的所述模拟量信号放大到所述源表要求的输出电压或电流范围;

7、电流采样电阻选择网络,用于选择不同的电流采样电阻;以及

8、电流/电压采样调理电路,用于处理采样的模拟信号幅度大小。

本文档来自技高网...

【技术保护点】

1.一种用于源表的数字环路控制系统,其特征在于,包括:

2.根据权利要求1所述的用于源表的数字环路控制系统,其特征在于,所述处理器为FPGA现场可编程逻辑门阵列。

3.根据权利要求1所述的用于源表的数字环路控制系统,其特征在于,所述处理器,包括:

4.根据权利要求3所述的用于源表的数字环路控制系统,其特征在于,所述局部时序特征提取模块,包括:

5.根据权利要求4所述的用于源表的数字环路控制系统,其特征在于,所述关联特征提取模块,包括:

6.根据权利要求5所述的用于源表的数字环路控制系统,其特征在于,所述上下文编码单元,用于:

7.根据权利要求6所述的用于源表的数字环路控制系统,其特征在于,基于所述全局电流时序语义特征向量,确定所述处理器输出的数字量,包括:

8.根据权利要求7所述的用于源表的数字环路控制系统,其特征在于,对所述全局电流时序语义特征向量进行逐位置优化以得到优化全局电流时序语义特征向量,包括:以如下优化公式对所述全局电流时序语义特征向量进行逐位置优化以得到优化全局电流时序语义特征向量;

...

【技术特征摘要】

1.一种用于源表的数字环路控制系统,其特征在于,包括:

2.根据权利要求1所述的用于源表的数字环路控制系统,其特征在于,所述处理器为fpga现场可编程逻辑门阵列。

3.根据权利要求1所述的用于源表的数字环路控制系统,其特征在于,所述处理器,包括:

4.根据权利要求3所述的用于源表的数字环路控制系统,其特征在于,所述局部时序特征提取模块,包括:

5.根据权利要求4所述的用于源表的数字环路控制系统,其特征在于,所述关联特征提取模块,包括:

【专利技术属性】
技术研发人员:周茂林王维攀刘睿
申请(专利权)人:广州思林杰科技股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1