System.ArgumentOutOfRangeException: 索引和长度必须引用该字符串内的位置。 参数名: length 在 System.String.Substring(Int32 startIndex, Int32 length) 在 zhuanliShow.Bind()
【技术实现步骤摘要】
本专利技术属于边界扫描测试,具体涉及一种适用于边界扫描模拟测试卡安全上电检测电路及方法。
技术介绍
1、现目前,在边界扫描测试治具上,通过边界扫描模拟检测卡(dummy卡)的金手指和待测板(dut)的连接器进行对插,完成dut的边界扫描自动化测试,dut上有pcie(总线结构)、ddr等标准连接器,这类连接器需要进行边界扫描检测,称为边界扫描待测连接器,待测连接器上有一个或几个电源引脚,与这类电源引脚相邻的io经常为某边界扫描芯片的普通io,当普通io的高电平电压较低,无法承受相邻电源引脚上较高的电压。
2、在测试现场,因待测dut较多,需不断进行dummy卡金手指与dut待测连接器之间的对插,由于dummy卡金手指相邻引脚之间的间距很小,若因拔插的故障或机械对位偏差或长时间作业未及时检修等因素导致dummy卡金手指和dut待测连接器插偏或插歪的情况出现,这将导致dut和dummy卡的普通io引脚不小心接触到相邻的电源引脚或将dut和dummy卡更多的普通io引脚连缀短路在一起,因而烧坏dut和dummy卡上的边界扫描芯片。
3、此外,dut待测连接器电压较高的电源引脚是给实际pcie卡或ddr内存卡等供电,而模拟pcie或ddr等dummy卡需要提供这些dut待测连接器上电源引脚的边界扫描测试条件,在防止危险现象发生的同时,不能影响原有对dut待测连接器及边界扫描芯片间连接关系的边界扫描测试,即不能影响边界扫描测试覆盖率。
4、因此,针对以上的技术问题缺陷,急需设计和开发一种适用于边界扫描模
技术实现思路
1、为克服上述现有技术存在的不足及困难,本专利技术之目的在于提供一种适用于边界扫描模拟测试卡安全上电检测电路及方法,以保证边界扫描测试连续对插的安全性,同时也不影响边界扫描测试覆盖率。
2、本专利技术的第一目的在于提供一种适用于边界扫描模拟测试卡安全上电检测电路;本专利技术的第二目的在于提供一种适用于边界扫描模拟测试卡安全上电检测方法;
3、本专利技术的第一目的是这样实现的:所述电路包括用于控制使能的边界扫描控制器;所述边界扫描控制器的一端和电源供应单元连接;所述边界扫描控制器的另一端通过第一开关和至少一个用于检测边界扫描模拟检测卡是否安全上电的第一检测电路单元连接;所述第一检测电路单元的一侧还设置有与所述第一检测电路单元对插连接且用于配合边界扫描模拟检测卡检测的第二检测电路单元;
4、所述第一检测电路单元的外接电源电压通过所述第一开关并经过二极管给所述第一检测电路单元的电源检测引脚提供符合电平标准的高电平电压;所述第一检测电路单元的电源检测引脚相邻io引脚连接有电阻。
5、进一步地,接入到io输入端的电压满足如下关系式:
6、vs=v_exp1-vd (1)
7、其中,vs为符合第二检测电路单元连接器电平标准的电平;vd为二极管的导通后电压;v_exp1为第一检测电路单元的外接电源电压。
8、进一步地,所述第二检测电路单元中设置有电源连接器;所述电源连接器通过电源转换输出第一电源电压和第二电源电压;
9、所述第二电源电压和第一a1待测连接器的第二a1引脚连接;所述第二a1引脚两侧分别为第一a1待测连接器的第一a1引脚和第三a1引脚;所述第一电源电压和第一a1待测连接器的第五a1引脚连接;所述第五a1引脚两侧分别为第一a1待测连接器的第四a1引脚和第六a1引脚;
10、所述第一a1引脚和第一a1边界扫描芯片的第一io1点引脚连接;所述第三a1引脚和第一a1边界扫描芯片的第二io1点引脚连接;
11、所述第四a1引脚和第一a1边界扫描芯片的第三io1点引脚连接;所述第六a1引脚和第一a1边界扫描芯片的第四io1点引脚连接。
12、进一步地,所述第一a1边界扫描芯片为pch或fpga或cpu或bmc或cpld。
13、进一步地,所述第一检测电路单元中设置有第一b1连接器;
14、所述第一b1连接器分别与第一二极管和第二二极管的阳极连接;所述第一二极管的阴极分别和第三r1电阻的一端,以及金手指b1的第二b1引脚连接;所述第三r1电阻的另一端分别和第一b1边界扫描芯片的第二io1杠引脚、第四r1电阻的一端连接;所述第四r1电阻的另一端接地;
15、所述第二io1杠引脚两侧分别为第一b1边界扫描芯片的第一io1杠引脚和第三io1杠引脚;所述第一io1杠引脚分别和第五r1电阻的一端,以及金手指b1的第一b1引脚连接;所述第五r1电阻的另一端接地;所述第三io1杠引脚分别和第六r1电阻的一端,以及金手指b1的第三b1引脚连接;所述第六r1电阻的另一端接地;
16、所述第二二极管的阴极分别和第七r1电阻的一端,以及金手指b1的第五b1引脚连接;所述第七r1电阻的另一端分别和第一b1边界扫描芯片的第五io1杠引脚、第八r1电阻的一端连接;所述第八r1电阻的另一端接地;
17、所述第五io1杠引脚两侧分别为第一b1边界扫描芯片的第四io1杠引脚和第六io1杠引脚;所述第四io1杠引脚分别和第九r1电阻的一端,以及金手指b1的第四b1引脚连接;所述第九r1电阻的另一端接地;所述第六io1杠引脚分别和第十r1电阻的一端,以及金手指b1的第六b1引脚连接;所述第十r1电阻的另一端接地。
18、进一步地,所述第一b1边界扫描芯片为fpga;所述第一b1边界扫描芯片的型号为10m04dcf256c8g;
19、所述第三r1电阻、所述第四r1电阻、所述第五r1电阻、所述第六r1电阻、所述第七r1电阻和所述第八r1电阻的阻值都为4.7kω。
20、进一步地,所述二极管为肖特基二极管;所述二极管型号为dsk16;所述二极管的正向压降为0.7v,反向耐压为60v。
21、本专利技术的第二目的是这样实现的:所述方法应用于所述的适用于边界扫描模拟测试卡安全上电检测电路;所述方法包括如下步骤:
22、于自动化夹具上,将金手指b1和第一a1待测连接器进行对插操作;
23、结合边界扫描控制器,以及io_pwr_en1使能,将第一开关接通,并通过内置开关将第一检测电路单元的第一b1边界扫描芯片链路和第二检测电路单元的地断开;
24、开启第一检测电路单元第一b1边界扫描芯片链路的边界扫描测试,并判断是否存在短路现象;
25、检测完成确定无短路后,通过io_psu_en使能,第二检测电路单元的电源上电,第一电源电压和第二电源电压通电,第一电源电压和第二电源电压接在第二检测电路单元第一a1待测连接器不同的引脚上,启动正常的边界扫描测试,并判断电源电压上电是否正常。
26、进一步地,所述开启第一检测电路单元第一b1边界扫描芯片链路的边界扫描测试,并判断是否存在短路现象,还包括:本文档来自技高网...
【技术保护点】
1.一种适用于边界扫描模拟测试卡安全上电检测电路,其特征在于,所述电路包括用于控制使能的边界扫描控制器;所述边界扫描控制器的一端和电源供应单元连接;所述边界扫描控制器的另一端通过第一开关和至少一个用于检测边界扫描模拟检测卡是否安全上电的第一检测电路单元连接;所述第一检测电路单元的一侧还设置有与所述第一检测电路单元对插连接且用于配合边界扫描模拟检测卡检测的第二检测电路单元;
2.根据权利要求1所述的一种适用于边界扫描模拟测试卡安全上电检测电路,其特征在于,接入到IO输入端的电压满足如下关系式:
3.根据权利要求1或2所述的一种适用于边界扫描模拟测试卡安全上电检测电路,其特征在于,所述第二检测电路单元中设置有电源连接器;所述电源连接器通过电源转换输出第一电源电压和第二电源电压;
4.根据权利要求3所述的一种适用于边界扫描模拟测试卡安全上电检测电路,其特征在于,所述第一a1边界扫描芯片为PCH或FPGA或CPU或BMC或CPLD。
5.根据权利要求1或2所述的一种适用于边界扫描模拟测试卡安全上电检测电路,其特征在于,所述第一检测电路单元中
6.根据权利要求5所述的一种适用于边界扫描模拟测试卡安全上电检测电路,其特征在于,所述第一b1边界扫描芯片为FPGA;所述第一b1边界扫描芯片的型号为10M04DCF256C8G;
7.根据权利要求5所述的一种适用于边界扫描模拟测试卡安全上电检测电路,其特征在于,所述二极管为肖特基二极管;所述二极管型号为DSK16;
8.一种适用于边界扫描模拟测试卡安全上电检测方法,其特征在于,所述方法应用于如权利要求1至7中任一项所述的适用于边界扫描模拟测试卡安全上电检测电路;所述方法包括如下步骤:
9.根据权利要求8所述的一种适用于边界扫描模拟测试卡安全上电检测方法,其特征在于,所述开启第一检测电路单元第一b1边界扫描芯片链路的边界扫描测试,并判断是否存在短路现象,还包括:
10.根据权利要求8所述的一种适用于边界扫描模拟测试卡安全上电检测方法,其特征在于,所述检测完成确定无短路后,通过IO_PSU_EN使能,第二检测电路单元的电源上电,第一电源电压和第二电源电压通电,第一电源电压和第二电源电压接在第二检测电路单元第一a1待测连接器不同的引脚上,启动正常的边界扫描测试,并判断电源电压上电是否正常,还包括:
...【技术特征摘要】
1.一种适用于边界扫描模拟测试卡安全上电检测电路,其特征在于,所述电路包括用于控制使能的边界扫描控制器;所述边界扫描控制器的一端和电源供应单元连接;所述边界扫描控制器的另一端通过第一开关和至少一个用于检测边界扫描模拟检测卡是否安全上电的第一检测电路单元连接;所述第一检测电路单元的一侧还设置有与所述第一检测电路单元对插连接且用于配合边界扫描模拟检测卡检测的第二检测电路单元;
2.根据权利要求1所述的一种适用于边界扫描模拟测试卡安全上电检测电路,其特征在于,接入到io输入端的电压满足如下关系式:
3.根据权利要求1或2所述的一种适用于边界扫描模拟测试卡安全上电检测电路,其特征在于,所述第二检测电路单元中设置有电源连接器;所述电源连接器通过电源转换输出第一电源电压和第二电源电压;
4.根据权利要求3所述的一种适用于边界扫描模拟测试卡安全上电检测电路,其特征在于,所述第一a1边界扫描芯片为pch或fpga或cpu或bmc或cpld。
5.根据权利要求1或2所述的一种适用于边界扫描模拟测试卡安全上电检测电路,其特征在于,所述第一检测电路单元中设置有第一b1连接器;
6.根据权利要...
【专利技术属性】
技术研发人员:梅燃燃,孙德滔,袁承范,杨丹,程志勇,梅浩,吴洪升,袁敏康,
申请(专利权)人:深圳市微特精密科技股份有限公司,
类型:发明
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。