一种收发器芯片通道间同步校准装置制造方法及图纸

技术编号:39769077 阅读:11 留言:0更新日期:2023-12-22 02:21
本发明专利技术公开了一种收发器芯片通道间同步校准装置,包括:脉冲压缩信号生成模块

【技术实现步骤摘要】
一种收发器芯片通道间同步校准装置


[0001]本专利技术涉及收发器芯片领域,更具体地,涉及一种收发器芯片通道间同步校准装置


技术介绍

[0002]为了实现收发器芯片内不同通道间的时钟同步校准,目前主要采用对芯片信号进行测试的方式进行同步校准

作为现有技术,
CN102594426B
公开了一种有源天线多收发通道同步校准的装置和方法,
CN101651480B
公开了一种有源天线

基站

刷新幅度和相位的方法及信号处理方法

但是,现有技术需要增加专门的校准装置来进行同步校准,从而增加了收发器芯片的复杂度和成本


技术实现思路

[0003]本专利技术的目的是提供一种收发器芯片通道间同步校准装置,能够低成本

高效率地实现收发器芯片内不同通道间的时钟同步校准

[0004]本专利技术的一个方面提供一种收发器芯片通道间同步校准装置,包括:脉冲压缩信号生成模块

发射模块

耦合模块

第一接收模块

第一脉冲压缩信号峰值检测模块

系统时钟模块

第二接收模块

第二脉冲压缩信号峰值检测模块

脉冲压缩信号峰值比较模块以及系统时钟延时模块,脉冲压缩信号生成模块用于产生脉冲压缩信号,并将该脉冲压缩信号输出至发射模块,发射模块用于将脉冲压缩信号发射至耦合模块并通过耦合模块产生耦合后的信号,系统时钟模块用于产生系统时钟并提供至第一接收模块和系统时钟延时模块,第一接收模块用于使用系统时钟对耦合后的信号进行采样,将采样后的信号提供至第一脉冲压缩信号峰值检测模块并通过第一脉冲压缩信号峰值检测模块产生第一脉冲压缩信号;系统时钟延时模块用于将延时后的系统时钟输出至第二接收模块,第二接收模块用于使用延时后的系统时钟对耦合后的信号进行采样,将采样后的信号提供至第二脉冲压缩信号峰值检测模块并通过第二脉冲压缩信号峰值检测模块产生第二脉冲压缩信号,脉冲压缩信号峰值比较模块用于比较第一脉冲压缩信号与第二脉冲压缩信号的峰值,并将它们的差值作为延时数据输出至系统时钟延时模块,系统时钟延时模块根据所述延时数据产生延时后的系统时钟

[0005]优选地,所述系统时钟延时模块包括鉴相器

电荷泵

滤波器

振荡器

数控电阻阵列

电容以及
N
倍分频器,鉴相器的一个输入端与系统时钟连接,另一个输入端与
N
倍分频器的输出端连接,鉴相器的输出端与电荷泵的输入端连接,电荷泵的输出端与滤波器的输入端连接,滤波器的输出端与振荡器的输入端连接,振荡器的一个输出端输出延时后的系统时钟,另一个输出端与数控电阻阵列的一个输入端连接,数控电阻阵列的另一个输入端连接延时数据,数控电阻阵列的输出端连接电容的一端,电容的另一端连接
N
倍分频器的输入端

本专利技术上述方面的收发器芯片通道间同步校准装置能够低成本

高效率地实现收发器芯片内不同通道间的时钟同步校准

附图说明
[0006]为了更清楚地说明本专利技术的技术方案,下面将对本专利技术实施例的描述中所使用的附图作简单的介绍,显而易见地,下面描述中的附图仅仅是本专利技术的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图:图1是本专利技术一种实施方式的收发器芯片通道间同步校准装置的结构框图;图2是本专利技术一种实施方式的系统时钟延时模块的电路图

具体实施方式
[0007]为使本专利技术的目的

技术方案和优点更加清楚,下面将结合附图,对本专利技术的技术方案进行清楚

完整的描述,显然,所描述的实施例仅仅是本专利技术一部分实施例,而不是全部的实施例

基于本专利技术中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本专利技术保护的范围

[0008]本专利技术的实施方式提供一种收发器芯片通道间同步校准装置,用于收发器芯片内不同通道间的时钟同步校准

图1是本专利技术一种实施方式的收发器芯片通道间同步校准装置的结构框图

如图1所示,本专利技术一种实施方式的收发器芯片通道间同步校准装置包括:脉冲压缩信号生成模块

发射模块

耦合模块

第一接收模块

第一脉冲压缩信号峰值检测模块

系统时钟模块

第二接收模块

第二脉冲压缩信号峰值检测模块

脉冲压缩信号峰值比较模块以及系统时钟延时模块

[0009]脉冲压缩信号生成模块产生脉冲压缩信号,并将该脉冲压缩信号输出至发射模块,发射模块将脉冲压缩信号(发射信号)发射至耦合模块产生耦合后的信号,系统时钟模块用于产生系统时钟,第一接收模块使用系统时钟模块提供的系统时钟对耦合后的信号进行采样,并将采样后的信号提供至第一脉冲压缩信号峰值检测模块产生第一脉冲压缩信号

[0010]系统时钟模块还将系统时钟输出至系统时钟延时模块,理想情况下,系统时钟延时模块的延时值为零,第二接收模块使用延时值为零的系统时钟采样耦合后的信号并将采样后的信号提供至第二脉冲压缩信号峰值检测模块产生第二脉冲压缩信号,脉冲压缩信号峰值比较模块比较第一脉冲压缩信号与第二脉冲压缩信号的峰值并将它们的差值(即延时数据)输出至系统时钟延时模块产生延时后的系统时钟

这里在理想情况下第一脉冲压缩信号与第二脉冲压缩信号的峰值时间是相同的,因为系统时钟延时模块的延时值为零,但在实际使用中由于传输线长度等种种原因,会产生不同接收模块间峰值时间的差异

此时系统时钟延时模块将根据延时数据延时后的系统时钟输出至第二接收模块,第二接收模块使用延时后的系统时钟对耦合后的信号进行采样,将采样后的信号提供至第二脉冲压缩信号峰值检测模块并通过第二脉冲压缩信号峰值检测模块产生第二脉冲压缩信号,脉冲压缩信号峰值比较模块比较第一脉冲压缩信号与第二脉冲压缩信号的峰值,并将它们的差值作为延时数据输出至系统时钟延时模块,如此循环,直到实现通道间时钟的同步校准

[0011]以上说明的是两个接收模块的情形,本专利技术的收发器芯片通道间同步校准装置还可以进行扩展,进一步包括第三接收模块

第四接收模块等,其工作过程与上述第二接收模块类似

[0012]图2是本专利技术一种实施方式的系统时钟延时模块的电路图

在图2的实施例中,系统时本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.
一种收发器芯片通道间同步校准装置,其特征在于,包括:脉冲压缩信号生成模块

发射模块

耦合模块

第一接收模块

第一脉冲压缩信号峰值检测模块

系统时钟模块

第二接收模块

第二脉冲压缩信号峰值检测模块

脉冲压缩信号峰值比较模块以及系统时钟延时模块,脉冲压缩信号生成模块用于产生脉冲压缩信号,并将该脉冲压缩信号输出至发射模块,发射模块用于将脉冲压缩信号发射至耦合模块并通过耦合模块产生耦合后的信号,系统时钟模块用于产生系统时钟并提供至第一接收模块和系统时钟延时模块,第一接收模块用于使用系统时钟对耦合后的信号进行采样,将采样后的信号提供至第一脉冲压缩信号峰值检测模块并通过第一脉冲压缩信号峰值检测模块产生第一脉冲压缩信号;系统时钟延时模块用于将延时后的系统时钟输出至第二接收模块,第二接收模块用于使用延时后的系统时钟对耦合后的信号进行采样,将采样后的信号提供至第二脉冲压缩信号峰值检测模块并通过第二...

【专利技术属性】
技术研发人员:王驰
申请(专利权)人:北京无线电测量研究所
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1