一种叠层电子元器件及其制造方法技术

技术编号:39725411 阅读:8 留言:0更新日期:2023-12-17 23:30
本发明专利技术提供了一种叠层电子元器件及其制造方法

【技术实现步骤摘要】
一种叠层电子元器件及其制造方法、驱动电路


[0001]本专利技术涉及电路电子
,具体为一种叠层电子元器件及驱动电路


技术介绍

[0002]压敏电阻一种对电压变化反应灵敏的限压型元件,压敏电阻的电阻值会随着电压的变化而变化

例如,在雨刷的驱动电路中,压敏电阻可以用于检测驱动电路的负载情况,从而实现对驱动电路中的元器件如电机等的保护

当驱动电路负载过大时,压敏电阻的电阻值会降低,从而使电路中的电流减小,起到保护的作用

此外,压敏电阻还可以用于电机的速度控制,通过调整电阻值来控制电机的转速

因此,在雨刷电机中,压敏电阻具有保护电机和控制电机转速的作用

但压敏电阻在电路中,可能存在因电压电流变化过快,导致电路稳定性降低等问题


技术实现思路

[0003]本专利技术的目的在于提供一种叠层电子元器件及驱动电路,以提高应用压敏电阻的电路稳定性

[0004]本专利技术的技术方案是:提供一种叠层电子元器件,包括:至少一个叠层电容

至少一个压敏电阻

至少两个导电引脚和壳体;叠层电容的正电极

压敏电阻的第一电极和一个导电引脚连接;叠层电容的负电极

压敏电阻的第二电极和另一个导电引脚连接;叠层电容和压敏电阻紧密贴合,壳体覆盖叠层电容和压敏电阻的整体和导电引脚的一部分;其中,叠层电容位于压敏电阻的上部,导电引脚的露出部分位于压敏电阻的下部

[0005]优选地,叠层电子元器件,包括:若干个叠层电容

若干个压敏电阻

若干个导电引脚和壳体;其中,一个叠层电容

一个压敏电阻和两个导电引脚为一组元件组,每组元件组之间绝缘且相互贴合

[0006]优选地,叠层电容包括多个电极层和绝缘介质层;其中,一部分电极层构成所述正电极,另一部分电机层构成所述负电极,正电极和负电极之间由绝缘介质层间隔

[0007]优选地,绝缘介质层为陶瓷材料或玻璃材料

[0008]优选地,电极层为镍铬合金铜材料

[0009]优选地,压敏电阻为氧化锌压敏电阻

[0010]优选地,压敏电阻为贴片压敏电阻,包括多个电极层和电阻体层;其中,一部分电极层构成所述第一电极,另一部分电极层构成所述第二电极,第一电极和第二电极之间由电阻体层间隔

[0011]优选地,壳体为环氧树脂材料

[0012]本专利技术还提供一种叠层电子元器件的制造方法,包括:将叠层电容和压敏电阻的非电极面焊接在一起;在焊接后的叠层电容和压敏电阻的两个电极面分别焊接上导电引脚;利用绝缘材料封包叠层电容和压敏电阻的整体和导电引脚的一部分;其中,叠层电容位于压敏电阻的上部,导电引脚的露出部分位于压敏电阻的下部

[0013]本专利技术还提供一种驱动电路,包括电源

电机

开关和控制电路,电源用于提供电源,开关用于向控制电路发送电信号,控制电路用于根据开关的电信号控制电机的转速和方向;其中,控制电路中串联有前述所述的叠层电子元器件

[0014]与现有技术相比,本专利技术的有益效果是:
[0015]本专利技术提供了一种叠层电子元器件,包括至少一个叠层电容

至少一个压敏电阻

至少两个导电引脚和壳体;叠层电容的正电极

压敏电阻的第一电极和一个导电引脚连接;叠层电容的负电极

压敏电阻的第二电极和另一个导电引脚连接;叠层电容和压敏电阻紧密贴合,壳体覆盖叠层电容和压敏电阻的整体和导电引脚的一部分

本专利技术提供的叠层电子元器件应用在驱动电路中,能够提供大容量的电容和大通流的压敏电阻,相较于传统的压敏电阻,能够减小电路体积,提升电路工作稳定性

附图说明
[0016]下面结合附图和实施例对本专利技术作进一步解释
:
[0017]图1为本专利技术一实施例提供的叠层电子元器件的结构示意图;
[0018]图2为本专利技术另一实施例提供的叠层电子元器件的结构示意图;
[0019]图3为本专利技术一实施例提供的叠层电子元器件中叠层电容的结构示意图;
[0020]图4为本专利技术一实施例提供的叠层电子元器件中压敏电阻的结构示意图;
[0021]图5为本专利技术另一实施例提供的叠层电子元器件中压敏电阻的结构示意图;
[0022]图6为本专利技术一实施例提供的叠层电子元器件包含多组元件组时的结构示意图;
[0023]图7为本专利技术另一实施例提供的叠层电子元器件包含多组元件组时的结构示意图;
[0024]图8为本专利技术一实施例提供的叠层电子元器件中多组元件组和导电引脚的结构示意图;
[0025]图9为本专利技术某一实施例提供的叠层电子元器件连接在控制电路中的示意图

具体实施方式
[0026]下面将结合本专利技术实施例中的附图,对本专利技术进行详细说明,对本专利技术实施例中的技术方案进行清楚

完整地描述,显然,所描述的实施例仅仅是本专利技术一部分实施例,而不是全部的实施例

基于本专利技术中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本专利技术保护的范围

[0027]压敏电阻一种对电压变化反应灵敏的限压型元件,压敏电阻的电阻值会随着电压的变化而变化

例如,在雨刷的驱动电路中,压敏电阻可以用于检测驱动电路的负载情况,从而实现对驱动电路中的元器件如电机等的保护

当驱动电路负载过大时,压敏电阻的电阻值会降低,从而使电路中的电流减小,起到保护的作用

此外,压敏电阻还可以用于电机的速度控制,通过调整电阻值来控制电机的转速

因此,在雨刷电机中,压敏电阻具有保护电机和控制电机转速的作用

但压敏电阻在电路中,可能存在因电压电流变化过快,导致电路稳定性降低等问题

[0028]例如,汽车的雨刮电机

座椅电机等的驱动电路都需要安装有压敏电阻,但是传统的压敏电阻为了获得大通流通常需要多个压敏电阻并联,然而这会使得电路的体积变大

本专利技术为了提升驱动电路性能,避免电子元器件的体积过大,设计一种叠层电子元器件

[0029]请参阅图1‑
图2,叠层电子元器件包括叠层电容
1、
压敏电阻
2、
两个导电引脚3和壳体4,叠层电容1的正电极

压敏电阻2的第一电极和一个导电引脚3连接;叠层电容1的负电极

压敏电阻本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.
一种叠层电子元器件,其特征在于,包括:至少一个叠层电容

至少一个压敏电阻

至少两个导电引脚和壳体;所述叠层电容的正电极

所述压敏电阻的第一电极和一个导电引脚连接;所述叠层电容的负电极

所述压敏电阻的第二电极和另一个导电引脚连接;所述叠层电容和所述压敏电阻紧密贴合,所述壳体覆盖所述叠层电容和所述压敏电阻的整体和所述导电引脚的一部分;其中,所述叠层电容位于所述压敏电阻的上部,所述导电引脚的露出部分位于所述压敏电阻的下部
。2.
根据权利要求1所述的叠层电子元器件,其特征在于,包括:若干个叠层电容

若干个压敏电阻

若干个导电引脚和壳体;其中,一个叠层电容

一个压敏电阻和两个导电引脚为一组元件组,每组所述元件组之间绝缘且相互贴合
。3.
根据权利要求1所述的叠层电子元器件,其特征在于,所述叠层电容包括多个电极层和绝缘介质层;其中,一部分电极层构成所述正电极,另一部分电机层构成所述负电极,所述正电极和所述负电极之间由所述绝缘介质层间隔
。4.
根据权利要求4所述的叠层电子元器件,其特征在于,所述绝缘介质层为陶瓷材料或玻璃...

【专利技术属性】
技术研发人员:龚强
申请(专利权)人:深圳市嘉容微电子有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1