显示控制电路制造技术

技术编号:39680195 阅读:19 留言:0更新日期:2023-12-11 18:57
本申请公开了一种显示控制电路

【技术实现步骤摘要】
显示控制电路、显示控制方法和电子设备


[0001]本申请涉及图像显示领域,尤其涉及一种显示控制电路

显示控制方法和电子设备


技术介绍

[0002]电子设备中的处理器可以通过移动产业处理器接口(
mobile industry processor interface

MIPI
)显示屏串行接口(
display serial interface

DSI
)接口向显示驱动芯片(
display driver IC

DDIC
)发送图像数据,由
DDIC
驱动显示屏来显示图像,本申请中将
MIPI DSI
接口简称为
DSI
接口

而具有两个显示屏(例如主屏和副屏)的电子设备(例如折叠屏手机),可能在某些场景下需要两个显示屏均显示图像

但是随着主屏的分辨率和刷新率的提升,导致主屏需要两个
DDIC
来驱动,另外,副屏还需要一个
DDIC
驱动,而处理器通常只有两组
DSI
接口,处理器的
DSI
接口数目不足导致无法同时向三个
DDIC
发送图像数据,从而实现两个显示屏均显示图像


技术实现思路

[0003]本申请实施例提供一种显示控制电路

显示控制方法和电子设备,用于当处理器的
DSI
接口数目不足时,能够实现两个显示屏同时显示图像

[0004]为达到上述目的,本申请的实施例采用如下技术方案:第一方面,提供了一种显示控制电路,用于驱动具有自刷新功能的显示屏,该电路包括:处理器

第一
DDIC、
第二
DDIC、
第三
DDIC

MIPI
开关,第一
DDIC
和第二
DDIC
用于刷新第一显示屏的不同显示区域,第三
DDIC
用于刷新第二显示屏;处理器的第一组显示屏串行接口
DSI
接口通过
MIPI
开关分别耦合至第一
DDIC
和第三
DDIC
,处理器的第二组
DSI
接口耦合至第二
DDIC
;第一
DDIC、
第二
DDIC
和第三
DDIC
用于对垂直同步信号和水平同步信号进行同步,第一
DDIC
用于向处理器发送周期性的第一撕裂效果(
tearing effect

TE
)信号;第三
DDIC
用于在第一
DDIC
发送第一
TE
信号时,同步向处理器发送第二
TE
信号;第一
TE
信号用于指示第一
DDIC
和第二
DDIC
完成刷新图像数据,第二
TE
信号用于指示第三
DDIC
完成刷新图像数据;处理器用于:响应于第一周期的第一
TE
信号,控制
MIPI
开关将第一组
DSI
接口与第一
DDIC
导通,并且,通过第一组
DSI
接口向第一
DDIC
发送第一图像数据,通过第二组
DSI
接口向第二
DDIC
发送第二图像数据;响应于第二周期的第二
TE
信号,控制
MIPI
开关将第一组
DSI
接口与第三
DDIC
导通,并通过第一组
DSI
接口向第三
DDIC
发送第三图像数据

[0005]本申请实施例提供的显示控制电路,在第一周期,响应于来自第一
DDIC
的第一
TE
信号,处理器控制
MIPI
开关将第一组
DSI
接口与第一
DDIC
导通,通过第一组
DSI
接口向第一
DDIC
发送第一图像数据,通过第二组
DSI
接口向第二
DDIC
发送第二图像数据,由第一
DDIC
和第二
DDIC
刷新第一显示屏

由于第二显示屏为具有自刷新功能的显示屏,第三
DDIC
可以通过自刷新前一帧的第三图像数据,使得第二显示屏保持显示前一帧的图像

在第二周期,响应于来自第三
DDIC
的与第一
TE
信号同步的第二
TE
信号,处理器控制
MIPI
开关将第一组
DSI
接口与第三
DDIC
导通,并通过第一组
DSI
接口向第三
DDIC
发送第三图像数据

由于第一显示屏为具有自刷新功能的显示屏,第一
DDIC 通过自刷新前一帧的第一图像数据,第二
DDIC 通过自刷新前一帧的第二图像数据,使得第一显示屏
31
保持显示前一帧的图像

即显示屏的刷新率为
TE
信号的发送频率的二分之一,只要
TE
信号的发送频率足够高,显示屏的刷新率也会很高,两个显示屏即可以实现同时显示图像

[0006]在一种可能的实施方式中,处理器还用于:第一垂直后沿(
vertical back porch

VBP )
+
第一垂直前沿(
vertical front porch

VFP

+V1=
第二
VBP+
第二
VFP+V2
,第一
VFP
为一帧的第一图像数据与下一帧的垂直同步信号之间的刷新行数,第一
VBP 为一帧垂直同步信号与同一帧的第一图像数据之间的刷新行数;第二
VFP
为一帧的第三图像数据与下一帧的垂直同步信号之间的刷新行数,第二
VBP 为一帧的垂直同步信号与同一帧的第三图像数据之间的刷新行数;
V1
为第一图像数据的刷新行数,
V2
为第三图像数据的刷新行数

[0007]显示屏在刷新一帧图像时是逐行刷新的,显示屏的垂直方向的行数(或称垂直方向分辨率)决定了完成一帧图像的逐行刷新所需的时长

而第一
DDIC...

【技术保护点】

【技术特征摘要】
1.
一种显示控制电路,其特征在于,用于驱动具有自刷新功能的显示屏,所述电路包括:处理器

第一显示驱动芯片
DDIC、
第二
DDIC、
第三
DDIC
和移动产业处理器接口
MIPI
开关,所述第一
DDIC
和所述第二
DDIC
用于刷新第一显示屏的不同显示区域,所述第三
DDIC
用于刷新第二显示屏;所述处理器的第一组显示屏串行接口
DSI
接口通过所述
MIPI
开关分别耦合至所述第一
DDIC
和所述第三
DDIC
,所述处理器的第二组
DSI
接口耦合至所述第二
DDIC
;所述第一
DDIC、
所述第二
DDIC
和所述第三
DDIC
用于对垂直同步信号和水平同步信号进行同步,所述第一
DDIC
用于向所述处理器发送周期性的第一撕裂效果
TE
信号;所述第三
DDIC
用于在所述第一
DDIC
发送所述第一
TE
信号时,同步向所述处理器发送第二
TE
信号;所述第一
TE
信号用于指示所述第一
DDIC
和所述第二
DDIC
完成刷新图像数据,所述第二
TE
信号用于指示所述第三
DDIC
完成刷新图像数据;所述处理器用于:响应于第一周期的所述第一
TE
信号,控制所述
MIPI
开关将所述第一组
DSI
接口与所述第一
DDIC
导通,并且,通过所述第一组
DSI
接口向所述第一
DDIC
发送第一图像数据,通过所述第二组
DSI
接口向所述第二
DDIC
发送第二图像数据;响应于第二周期的所述第二
TE
信号,控制所述
MIPI
开关将所述第一组
DSI
接口与所述第三
DDIC
导通,并通过所述第一组
DSI
接口向所述第三
DDIC
发送第三图像数据
。2.
根据权利要求1所述的显示控制电路,其特征在于,第一垂直后沿
VBP+
第一垂直前沿
VFP+V1=
第二
VBP+
第二
VFP+V2
,所述第一
VFP
为一帧的第一图像数据与下一帧的垂直同步信号之间的刷新行数,所述第一
VBP 为一帧垂直同步信号与同一帧的第一图像数据之间的刷新行数;所述第二
VFP
为一帧的第三图像数据与下一帧的垂直同步信号之间的刷新行数,所述第二
VBP 为一帧的垂直同步信号与同一帧的第三图像数据之间的刷新行数;
V1
为所述第一图像数据的刷新行数,
V2
为所述第三图像数据的刷新行数
。3.
根据权利要求1或2所述的显示控制电路,其特征在于,所述处理器还用于:响应于所述第二周期的所述第一
TE
信号,停止通过所述第一组
DSI
接口向所述第一
DDIC
发送第一图像数据,停止通过所述第二组
DSI
接口向所述第二
DDIC

【专利技术属性】
技术研发人员:唐洁华周健
申请(专利权)人:荣耀终端有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1