一种宇航产品在轨仿真测试平台制造技术

技术编号:39643559 阅读:9 留言:0更新日期:2023-12-09 11:11
本发明专利技术提供一种宇航产品在轨仿真测试平台,包括硬件系统和软件系统,硬件系统设计标准形态和紧凑形态两种,便于适应于不同的应用场景,标准形态下包括

【技术实现步骤摘要】
一种宇航产品在轨仿真测试平台


[0001]本专利技术属于测试
,涉及宇航产品仿真测试,具体涉及一种宇航产品在轨仿真测试平台


技术介绍

[0002]为了验证宇航产品功能性能,正式使用前及在轨过程中都要进行多种仿真测试,这就需要专门的仿真测试平台配合完成

[0003]当前的实现方案在一个方面,模块化

通用化程度已经不能满足仿真测试的需求,便携式

低风险作业要求也不断被提出,如何以低成本的设计提高测试的兼容性

性价比和可追溯性,全面推进国产化进程,是亟待解决的问题

再一方面,传统测试设备基本都是针对一个或一种航天器进行的测试,不同航天器的测试数据以及同一航天器不同阶段的测试数据都无法进行有效的整合利用


技术实现思路

[0004]为解决上述相关现有技术不足,本专利技术提供一种宇航产品在轨仿真测试平台,实现全国产化设计,具有小型化

通用化

模块化

兼容化

低成本化特点,可追溯性强

[0005]为了实现本专利技术的目的,拟采用以下方案:一种宇航产品在轨仿真测试平台,包括硬件系统,硬件系统包括核心板,核心板包括设于板卡上的龙芯桥片和龙芯
CPU
;龙芯桥片的
PCIE
接口通过
PCIE

PCI
桥连接第一
COME
连接器,龙芯桥片的
USB、I2C、GPIO、UART
接口中的至少一个连接第一
COME
连接器,龙芯桥片的
PCIE
接口和
/

SATA
接口连接第二
COME
连接器,龙芯桥片通过
PHY
芯片
、HDMI TX
芯片
、LVDS TX
芯片连接第二
COME
连接器;龙芯
CPU
通过
UART
接口连接第一
COME
连接器,并连接有闪存芯片和缓存芯片

[0006]进一步,硬件系统设计为标准形态时,硬件系统包括
CPU
板卡

背板和多个功能卡,
CPU
板卡和功能卡均插设于背板的插槽内并通过背板总线进行通信;
CPU
板卡包括所述核心板以及与核心板连接的载板,载板用于实现核心板供电和对外接口转换,载板包括所述第一
COME
连接器和所述第二
COME
连接器;第二
COME
连接器通过
PCIE
总线连接有
PXIE
连接器,第一
COME
连接器通过
PCI
本地总线连接有
CPCI
连接器,
CPCI
连接器连接电源控制转换模块,电源控制转换模块连接第一
COME
连接器,电源控制转换模块用于将
CPCI
连接器从外部引入的电源进行转换后,通过第一
COME
连接器向核心板供电;第二
COME
连接器连接有网口和显示接口,第一
COME
连接器连接有
USB
接口和串口

[0007]更进一步,背板总线采用
CPCIE

CPU
板卡具有
PCI

PCIE
总线接口,功能卡采用
PCI
总线接口或
PCIE
总线接口;背板具有依次布置的
CPU
槽和多个功能槽,
CPU
槽的电源线与相邻功能槽的电源线
连接,其余各个功能槽的电源线依次连接;
CPU
槽的
PCIE
总线分别连接各个功能槽的
PCIE
总线;
CPU
槽的
PCI
总线与相邻的功能槽的
PCI
总线连接,其余各个功能槽的
PCI
总线依次连接

[0008]更进一步,功能卡包括低速卡和高速卡,低速卡通过
PCI
总线与
CPU
板卡进行通信,高速卡通过
PCIE
总线与
CPU
板卡进行通信;低速卡和高速卡均包括一
FPGA
和一数字隔离器件,
FPGA
与数字隔离器件之间进行数字信号通信,数字隔离器件连接
AD
转换器和
DA
转换器,
AD
转换器和
DA
转换器连接接口电路,
AD
转换器用于将接口电路输入的模拟信号转换为数字信号后传输给数字隔离器件,
DA
转换器用于将数字隔离器件输出的数字信号转换为模拟信号后输出给接口电路;数字隔离器件与接口电路之间还进行数字通信,其中,低速卡的
FPGA
通过
PCI
本地总线连接
PCI
桥,
PCI
桥通过
PCI
总线连接有
CPCI
连接器;高速卡的
FPGA
通过
PCIE
总线连接有
PXIE
连接器

[0009]进一步,硬件系统设计为紧凑形态时,硬件系统包括母板及所述核心板,核心板安装在母板上,母板包括一
FPGA
和一数字隔离器件,
FPGA
与数字隔离器件之间进行数字信号通信,数字隔离器件连接
AD
转换器和
DA
转换器,
AD
转换器和
DA
转换器连接接口电路,
AD
转换器用于将接口电路输入的模拟信号转换为数字信号后传输给数字隔离器件,
DA
转换器用于将数字隔离器件输出的数字信号转换为模拟信号后输出给接口电路;数字隔离器件与接口电路之间还进行数字通信,
FPGA
通过
PCI
总线
、PCIE
总线
、USB
接口

网线接口中的至少一种连接
COME
连接器,
COME
连接器包括所述第一
COME
连接器和所述第二
COME
连接器

[0010]进一步,还包括软件系统,软件系统包括实时操作系统,实时操作系统包括嵌入式道系统

硬件驱动及
BSP


中间件

...

【技术保护点】

【技术特征摘要】
1.
一种宇航产品在轨仿真测试平台,其特征在于,包括硬件系统,硬件系统包括核心板,核心板包括设于板卡上的龙芯桥片和龙芯
CPU
;龙芯桥片的
PCIE
接口通过
PCIE

PCI
桥连接第一
COME
连接器,龙芯桥片的
USB、I2C、GPIO、UART
接口中的至少一个连接第一
COME
连接器,龙芯桥片的
PCIE
接口和
/

SATA
接口连接第二
COME
连接器,龙芯桥片通过
PHY
芯片
、HDMI TX
芯片
、LVDS TX
芯片连接第二
COME
连接器;龙芯
CPU
通过
UART
接口连接第一
COME
连接器,并连接有闪存芯片和缓存芯片
。2.
根据权利要求1所述的宇航产品在轨仿真测试平台,其特征在于,龙芯桥片采用
7A1000。3.
根据权利要求1所述的宇航产品在轨仿真测试平台,其特征在于,龙芯
CPU
采用
LS3A4000。4.
根据权利要求1‑3中任意一项所述的宇航产品在轨仿真测试平台,其特征在于,硬件系统设计为标准形态时,硬件系统包括
CPU
板卡

背板和多个功能卡,
CPU
板卡和功能卡均插设于背板的插槽内并通过背板总线进行通信;
CPU
板卡包括所述核心板以及与核心板连接的载板,载板用于实现核心板供电和对外接口转换,载板包括所述第一
COME
连接器和所述第二
COME
连接器;第二
COME
连接器通过
PCIE
总线连接有
PXIE
连接器,第一
COME
连接器通过
PCI
本地总线连接有
CPCI
连接器,
CPCI
连接器连接电源控制转换模块,电源控制转换模块连接第一
COME
连接器,电源控制转换模块用于将
CPCI
连接器从外部引入的电源进行转换后,通过第一
COME
连接器向核心板供电;第二
COME
连接器连接有网口和显示接口,第一
COME
连接器连接有
USB
接口和串口
。5.
根据权利要求4所述的宇航产品在轨仿真测试平台,其特征在于,背板总线采用
CPCIE

CPU
板卡具有
PCI

PCIE
总线接口,功能卡采用
PCI
总线接口或
PCIE
总线接口;背板具有依次布置的
CPU
槽和多个功能槽,
CPU
槽的电源线与相邻功能槽的电源线连接,其余各个功能槽的电源线依次连接;
CPU
槽的
PCIE
总线分别连接各个功能槽的
PCIE
总线;
CPU
槽的
PCI
总线与相邻的功能槽的
PCI
总线连接,其余各个功能槽的
PCI
总线依次连接
。6.
根据权利要求5所述的宇航产品在轨仿真测试平台,其特征在于,功能卡包括低速卡和高速卡,低速卡通过
PCI
总线与
CPU
板卡进行通信,高速卡通过
PCIE
总线与
CPU
板卡进行通信;低速卡和高速卡均包括一
FPGA
和一数字隔离器件,
FPGA
与数字隔离器件之间进行数字信号通信,数字隔离器件连接
AD
转换器和
DA
转换器,
AD
转换器和
DA
转换器连接接口电路,
AD
转换器用于将接口电路输入的模拟信号转换为数字信号后传输给数字隔离器件,
DA
转换器用于将数字隔离器件输出的数字信号转换为模拟信号后输出给接口电路;数字隔离器件与接口电路之间还进行数字通信,其中,低速卡的
FPGA
通过
PCI
本地总线连接
PCI
桥,
PCI
桥通过
PCI
总线连接有
CPCI
连接器;高速卡的
FPGA
通过
PCIE
总线连接有
PXIE
连接器
。7.
根据权利要求1‑3中任意一项所述的宇航产品在轨仿真测试平台,其特征在于,硬件系统设计为紧凑形态时,硬件系统包括母板及所述核心板,核心板安装在母板上,母板包括

FPGA
...

【专利技术属性】
技术研发人员:张孝贤崔星李兴军苗天雷贺宏宇王铮
申请(专利权)人:北京轩宇空间科技有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1