像素驱动电路和显示面板制造技术

技术编号:39622949 阅读:10 留言:0更新日期:2023-12-07 12:29
本申请公开了一种像素驱动电路和显示面板,其中像素驱动电路包括驱动模块

【技术实现步骤摘要】
像素驱动电路和显示面板


[0001]本申请涉及显示
,具体涉及一种像素驱动电路和显示面板


技术介绍

[0002]随着显示面板制备技术的不断提高,人们对显示面板及显示装置的性能以及质量的要求也越来越高

[0003]为了降低功耗,目前的像素驱动电路在驱动显示时分为写入帧阶段和保持帧阶段

当在写入帧阶段和保持帧阶段切换时,控制显示的信号电位发生跳变会对驱动电路其他位置的电位产生耦合影响,尤其在低灰阶时的耦合影响会更大,进而会导致高低灰阶下的闪烁和切频色偏问题


技术实现思路

[0004]本申请提供一种像素驱动电路和显示面板,能够有效解决高低灰阶下的闪烁和切品色偏问题

[0005]本申请提供一种像素驱动电路,该像素驱动电路包括驱动模块

发光模块

第一控制模块和第二控制模块;发光模块串接于第一电源线与第二电源线之间;驱动模块与所述发光模块串联;所述第一控制模块串接于所述第一电源线与所述第二电源线之间,所述第一控制模块的控制端与第一控制线连接;以及所述第二控制模块与所述第一控制模块并联,所述第二控制模块的控制端与第二控制线连接;其中,所述第一控制线输出的第一控制信号和所述第二控制线输出的第二控制信号互为反相

[0006]在一些实施例中的像素驱动电路,第一控制模块包括第一控制晶体管和第二控制晶体管,第一控制晶体管的第一端与第一电源线连接,第一控制晶体管的第二端与驱动模块的输入端连接,第一控制晶体管的第三端与第一控制线连接;第二控制晶体管的第一端与驱动模块的输出端连接,第二控制晶体管的第二端与发光模块的输入端连接,第二控制晶体管的第三端与第一控制线连接

[0007]在一些实施例中的像素驱动电路,第二控制模块包括第三控制晶体管和第四控制晶体管,第三控制晶体管的第一端与第一控制晶体管的第一端连接,第三控制晶体管的第二端与第一控制晶体管的第二端连接,第三控制晶体管的第三端第二控制线连接;第四控制晶体管的第一端与第二控制晶体管的第一端连接,第四控制晶体管的第二端与第二控制晶体管的第二端连接,第三控制晶体管的第三端与第二控制线连接

[0008]在一些实施例中的像素驱动电路,第一控制晶体管的沟道类型和第二控制晶体管的沟道类型相同,第三控制晶体管的沟道类型和第四控制晶体管的沟道类型相同,且第一控制晶体管的沟道类型与第三控制晶体管的沟道类型不同

[0009]在一些实施例中的像素驱动电路,第一控制模块包括第一控制晶体管,第二控制模块包括第二控制晶体管;第一控制晶体管的第一端与第一电源线连接,第一控制晶体管的第二端与驱动模块的输入端连接,第一控制晶体管的第三端与第一控制线连接;
[0010]第二控制晶体管的第一端与第一控制晶体管的第一端连接,第二控制晶体管的第二端与第一控制晶体管的第二端连接,第二控制晶体管的第三端第二控制线连接;其中,第一控制晶体管的沟道类型与第二控制晶体管的沟道类型不同

[0011]在一些实施例中的像素驱动电路,第一控制模块还包括第三控制晶体管,第二控制模块还包括第四控制晶体管;第三控制晶体管的第一端与驱动模块的输出端连接,第三控制晶体管的第二端与发光模块的输入端连接,第三控制晶体管的第三端与第一控制线连接;第四控制晶体管的第一端与第三控制晶体管的第一端连接,第四控制晶体管的第二端与第三控制晶体管的第二端连接,第三控制晶体管的第三端与第二控制线连接;其中,第三控制晶体管和第四控制晶体管的沟道类型不同

[0012]在一些实施例中的像素驱动电路,像素驱动电路还包括补偿模块,补偿模块的输入端与驱动模块的输出端连接,补偿模块的输出端与驱动模块的控制端连接,补偿模块的控制端与第二扫描线连接

[0013]在一些实施例中的像素驱动电路,像素驱动电路还包括第一复位模块,第一复位模块的输入端与第一电压线连接,第一复位模块的输出端与驱动模块的控制端连接,第一复位模块的控制端与第三扫描线连接

[0014]在一些实施例中的像素驱动电路,像素驱动电路还包括第二复位模块,第二复位模块的输入端与第二电压线连接,第二复位模块的输出端与发光模块的输入端连接,第二复位模块的控制端与第四扫描线连接

[0015]本申请实施例还提供了一种显示面板,包括上述的像素驱动电路

[0016]本申请提供的像素驱动电路和显示面板,其中,像素驱动电路中通过设置于第一控制模块并联连接的第二控制模块,并且将第二控制模块的第一控制信号设置为与第一控制模块的第二控制信号反相,第一控制信号

第二控制信号在跳变时可以相互抵消,削弱或者避免了其他处的电位影响,例如,对驱动模块的控制端的耦合作用,即避免驱动模块的控制端的电位在第一控制信号跳变时而发生跳变,由此改善在高低灰阶下的闪烁和切频色偏问题

附图说明
[0017]下面结合附图,通过对本申请的具体实施方式详细描述,将使本申请的技术方案及其它有益效果显而易见

[0018]图1为本申请实施例提供的像素驱动电路的第一种结构示意图

[0019]图2为本申请实施例提供的像素驱动电路的第二种结构示意图

[0020]图3为本申请实施例提供的像素驱动电路的第三种结构示意图

[0021]图4为本申请实施例提供的像素驱动电路的第四种结构示意图

[0022]图5为本申请实施例提供的像素驱动电路的第一种电路示意图

[0023]图6为本申请实施例提供的像素驱动电路的第二种电路示意图

[0024]图7为本申请实施例提供的像素驱动电路的驱动时序图

具体实施方式
[0025]下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚


整地描述

显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例

基于本申请中的实施例,本领域技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围

[0026]此外,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量,由此限定有“第一”、“第二”的特征可以明示或者隐含地包括一个或者更多个特征,在本技术的描述中,“多个”的含义是两个或两个以上,除非另有明确具体的限定

[0027]请参阅图1,本实施例提供了一种像素驱动电路,包括写入模块
100、
驱动模块
200、
存储模块
300、
发光模块
400、
第一控制模块
500
和第二控本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.
一种像素驱动电路,其特征在于,包括:发光模块,所述发光模块串接于第一电源线与第二电源线之间;驱动模块,所述驱动模块与所述发光模块串联;第一控制模块,所述第一控制模块串接于所述第一电源线与所述第二电源线之间,所述第一控制模块的控制端与第一控制线连接;以及第二控制模块,所述第二控制模块与所述第一控制模块并联,所述第二控制模块的控制端与第二控制线连接;其中,所述第一控制线输出的第一控制信号和所述第二控制线输出的第二控制信号互为反相
。2.
根据权利要求1所述的像素驱动电路,其特征在于,所述第一控制模块包括:第一控制晶体管,所述第一控制晶体管的第一端与所述第一电源线连接,所述第一控制晶体管的第二端与所述驱动模块的输入端连接,所述第一控制晶体管的第三端与所述第一控制线连接;第二控制晶体管,所述第二控制晶体管的第一端与所述驱动模块的输出端连接,所述第二控制晶体管的第二端与所述发光模块的输入端连接,所述第二控制晶体管的第三端与所述第一控制线连接
。3.
根据权利要求2所述的像素驱动电路,其特征在于,所述第二控制模块包括:第三控制晶体管,所述第三控制晶体管的第一端与所述第一控制晶体管的第一端连接,所述第三控制晶体管的第二端与所述第一控制晶体管的第二端连接,所述第三控制晶体管的第三端所述第二控制线连接;第四控制晶体管,所述第四控制晶体管的第一端与所述第二控制晶体管的第一端连接,所述第四控制晶体管的第二端与所述第二控制晶体管的第二端连接,所述第三控制晶体管的第三端与所述第二控制线连接
。4.
根据权利要求3所述的像素驱动电路,其特征在于,所述第一控制晶体管的沟道类型和所述第二控制晶体管的沟道类型相同,所述第三控制晶体管的沟道类型和所述第四控制晶体管的沟道类型相同,且所述第一控制晶体管的沟道类型与所述第三控制晶体管的沟道类型不同
。5.
根据权利要求1所述的像素驱动电路,其特征在于,所述第一控制模块包括第一控制晶体管,所述第一控制晶体管的第一端与所述第一电源线连接,所述第一控制晶体管的第二...

【专利技术属性】
技术研发人员:李佳琪孙飞翔
申请(专利权)人:武汉华星光电半导体显示技术有限公司
类型:新型
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1