一种输出驱动电路制造技术

技术编号:39595562 阅读:8 留言:0更新日期:2023-12-03 19:53
本申请提供了一种输出驱动电路,包括输出回读电路模块的第一输出端与

【技术实现步骤摘要】
一种输出驱动电路


[0001]本申请涉及数字电路
,尤其涉及一种输出驱动电路


技术介绍

[0002]在核电站的数字化控制系统
(Digital Control System

DCS)
中,数字量输出
(Digital Output

DO)
模块的输出一般情况下直接控制现场的重要设备,
DO
模块输出通道的状态直接影响核电站的安全,因此,核电站的
DCS
系统对于
DO
模块的输出通道具有故障诊断高覆盖率的要求

[0003]目前,在一般的工业控制领域中,
DO
模块输出通道通常为继电器触电型输出或
MOS
型输出,但是
DO
模块的输出只具有输出通道回读的诊断功能,无法满足核电站的故障诊断高覆盖率的要求

[0004]因此,
DO
模块如何在实现输出通道回读的基础上,提升核电站的故障诊断覆盖率成为了亟需解决的问题


技术实现思路

[0005]有鉴于此,本申请实施例提供了一种输出驱动电路,旨在提升核电站的故障诊断覆盖率

[0006]第一方面,本申请实施例提供了一种输出驱动电路,所述电路包括:输出回读电路模块
、MOS
主电路

自检电路

电源模块

第一开关和第二开关;
[0007]所述输出回读电路模块的第一输出端与所述
MOS
主电路的栅极连接,所述
MOS
主电路的漏极与所述电源模块的正极连接,所述
MOS
主电路的源极与所述电源模块的负极连接;
[0008]所述自检电路的第一端通过所述第一开关与所述电源模块的正极连接,所述自检电路的第一端通过所述第一开关与所述
MOS
主电路的漏极连接,所述自检电路的第二端通过所述第二开关与所述电源模块的负极连接,所述自检电路的第二端通过所述第二开关与所述
MOS
主电路的源极连接,所述自检电路的第三端与所述输出回读电路模块的第一输入端连接,所述输出回读电路模块的第二输出端分别与所述第一开关和所述第二开关连接

[0009]可选地,所述输出回读电路模块包括处理器

驱动电路和输出回读电路;
[0010]所述处理器的第一输出端与所述驱动电路的输入端连接,所述驱动电路的第一输出端与所述
MOS
主电路的栅极连接,所述驱动电路的第二输出端与所述输出回读电路的输入端连接,所述输出回读电路的输出端与所述处理器的第二输入端连接

[0011]可选地,所述电源模块包括电源

保险丝

第一二极管

电源检测电路和负载;
[0012]所述保险丝的第一端与所述电源的正极连接,所述保险丝的第二端与所述第一二极管的正极连接,所述第一二极管的负极与所述电源检测电路的输入端连接,所述电源检测电路的输出端与所述处理器连接,所述电源的负极与所述负载的第一端连接,所述
MOS
主电路的源极与所述负载的第二端连接

[0013]可选地,所述自检电路包括:稳压器

第一光耦

第一开关管

第一电阻

第二电阻

第三电阻和第四电阻;
[0014]所述第一开关与所述第一电阻连接,所述第二电阻的第一端与所述第一开关管的集电极连接

所述第二电阻的第二端与所述第一开关管的基极连接,所述第一开关管的发射极与所述稳压器的参考端连接,所述第二电阻的第二端与所述稳压器的阴极连接,所述稳压器的参考端与所述第四电阻的第一端连接,所述稳压器的阳极与所述第四电阻的第二端连接;
[0015]所述第四电阻的第二端与所述第一光耦的阳极连接,所述第一光耦的阴极与所述第二开关连接,所述第一光耦的集电极与所述第三电阻的第一端连接,所述第一光耦的发射极接地,所述第三电阻的第二端接恒定电压,所述第三电阻的第一端与所述输出回读电路模块的输入端连接

[0016]可选地,所述
MOS
主电路包括:
MOS

、RC
滤波电路和第一稳压二极管;
[0017]所述
MOS
管的漏极与所述
RC
滤波电路的第一端连接,所述
MOS
管的源极与所述
RC
滤波电路的第二端连接,所述
RC
滤波电路的第一端与所述第一稳压二极管的负极连接,所述
RC
滤波电路的第二端与所述第一稳压二极管的正极连接

[0018]可选地,所述驱动电路包括第二开关管

第二光耦

第五电阻

第六电阻

第七电阻和推挽电路;
[0019]所述第五电阻的第一端与所述处理器的第一输出端连接,所述第五电阻的第二端与所述第六电阻的第一端连接,所述第六电阻的第一端与所述第二开关管的基级连接,所述第六电阻的第二端与所述第二开关管的发射极连接并接地;
[0020]所述第二开关管的集电极与所述第二光耦的阴极连接,所述第二光耦的阳极与所述第七电阻的第一端连接,所述第七电阻的第二端接恒定电压,所述第二光耦的集电极与所述推挽电路的第一端连接,所述第二光耦的发射极与所述推挽电路的第二端连接

[0021]可选地,所述推挽电路包括:第三开关管

第四开关管

第八电阻

第九电阻和第十电阻;
[0022]所述第二光耦的集电极接恒定电压,所述第二光耦的发射极与第八电阻和第九电阻的第一端连接;
[0023]所述第八电阻的第二端接地,所述第九电阻的第二端与所述第三开关管和第四开关管的基极连接,所述第三开关管的集电极接恒定电压,所述第三开关管的发射极与所述第十电阻的第一端连接,所述第十电阻的第一端与所述第四开关管的集电极连接,所述第十电阻的第二端为所述驱动电路的输出端,所述第四开关管的发射极接地

[0024]可选地,所述输出回读电路包括:第三光耦

第二稳压二极管

第十一电阻

第十二电阻和第十三电阻;
[0025]所述第二稳压二极管的负极为输入端,所述第二稳压二极管的正极连接所述第十一电阻的第一端,所述第十一电阻的第二端与所述第三光耦的阳极连接,所述第十二电阻的第一端与所述第三光耦的阳极连接,所述第十二电阻的第二端与所述第三光耦的阴极连接并接地;
[0026]所述本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.
一种输出驱动电路,其特征在于,所述电路包括:输出回读电路模块
、MOS
主电路

自检电路

电源模块

第一开关和第二开关;所述输出回读电路模块的第一输出端与所述
MOS
主电路的栅极连接,所述
MOS
主电路的漏极与所述电源模块的正极连接,所述
MOS
主电路的源极与所述电源模块的负极连接;所述自检电路的第一端通过所述第一开关与所述电源模块的正极连接,所述自检电路的第一端通过所述第一开关与所述
MOS
主电路的漏极连接,所述自检电路的第二端通过所述第二开关与所述电源模块的负极连接,所述自检电路的第二端通过所述第二开关与所述
MOS
主电路的源极连接,所述自检电路的第三端与所述输出回读电路模块的第一输入端连接,所述输出回读电路模块的第二输出端分别与所述第一开关和所述第二开关连接
。2.
根据权利要求1所述的输出驱动电路,其特征在于,所述输出回读电路模块包括处理器

驱动电路和输出回读电路;所述处理器的第一输出端与所述驱动电路的输入端连接,所述驱动电路的第一输出端与所述
MOS
主电路的栅极连接,所述驱动电路的第二输出端与所述输出回读电路的输入端连接,所述输出回读电路的输出端与所述处理器的第二输入端连接
。3.
根据权利要求2所述的输出驱动电路,其特征在于,所述电源模块包括电源

保险丝

第一二极管

电源检测电路和负载;所述保险丝的第一端与所述电源的正极连接,所述保险丝的第二端与所述第一二极管的正极连接,所述第一二极管的负极与所述电源检测电路的输入端连接,所述电源检测电路的输出端与所述处理器连接,所述电源的负极与所述负载的第一端连接,所述
MOS
主电路的源极与所述负载的第二端连接
。4.
根据权利要求1所述的输出驱动电路,其特征在于,所述自检电路包括:稳压器

第一光耦

第一开关管

第一电阻

第二电阻

第三电阻和第四电阻;所述第一开关与所述第一电阻连接,所述第二电阻的第一端与所述第一开关管的集电极连接

所述第二电阻的第二端与所述第一开关管的基极连接,所述第一开关管的发射极与所述稳压器的参考端连接,所述第二电阻的第二端与所述稳压器的阴极连接,所述稳压器的参考端与所述第四电阻的第一端连接,所述稳压器的阳极与所述第四电阻的第二端连接;所述第四电阻的第二端与所述第一光耦的阳极连接,所述第一光耦的阴极与所述第二开关连接,所述第一光耦的集电极与所述第三电阻的第一端连接,所述第一光耦的发射极接地,所述第三电阻的第二端接恒定电压,所述第三电阻的第一端与所述输出回读电路模块的输入端连接
。5.
根据权利要求1所述的输出驱动电路,其特征在于,所述
MOS
主电路包括:
MOS

、RC
滤波电路和第一稳压二极管;所述
MOS
管的漏极与所述
RC
滤波电路的第一端连接,所述
MOS
管的源极与所述
RC
滤波电路的第二端连接,所述
RC
滤波电路的第一端与所述第一稳压二极管的负极连接,所述
RC
滤波电路的第二端与所述第一稳压二极管的正极连接
。6.
根据权利要求2所述的输出驱动电路,其特征在于,所述驱动电路包括第二开关管

第二光耦
...

【专利技术属性】
技术研发人员:周飞宋磊李冠宁
申请(专利权)人:北京广利核系统工程有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1