一种低压差线性稳压电路、芯片以及电子设备制造技术

技术编号:39545909 阅读:9 留言:0更新日期:2023-12-01 10:49
本申请实施例提供一种低压差线性稳压电路、芯片以及电子设备,其中,该低压差线性稳压电路包括:放大器,放大器的第一输入端用于接收基准信号;第一MOS管,第一MOS管的控制端连接放大器的输出端,第一MOS管的第一端用于接收输入信号,第一MOS管的第二端用于输出稳压信号;反馈单元,反馈单元的输入端连接第一MOS管的第二端,反馈单元的输出端连接放大器的第二输入端;输出控制单元,输出控制单元连接第一MOS管的第二端,输出控制单元用于在接收到稳压信号时产生对应的脉冲信号,并根据脉冲信号拉低稳压信号的电平。通过上述方式,能够防止输出过充引起的电压过高导致下级电路损坏。止输出过充引起的电压过高导致下级电路损坏。止输出过充引起的电压过高导致下级电路损坏。

【技术实现步骤摘要】
一种低压差线性稳压电路、芯片以及电子设备


[0001]本申请涉及电源电路
,具体涉及一种低压差线性稳压电路、芯片以及电子设备。

技术介绍

[0002]低压差线性稳压器(low dropout regulator,LDO),其具有结构简单、低功耗、低噪声、高电源抑制等优点,通常为芯片中其他模块提供可靠、稳定的电源,由于电源模块的性能对系统其他模块产生直接影响,因此,设计一款高性能,高可靠性的LDO是非常重要的。
[0003]现有的低压差线性稳压器在上电过程中会产生过冲,工作初始状态,LDO的电源电压从低电平切换到vdd(外部供电电压)具有一定的上升延迟时间,当电源电压为低时,为确保后级被供电的系统处于关断状态,LDO输出也为低,此时,LDO功率管的漏源电压为0,当LDO的电源电压由低电平切换到vdd时,如果LDO的环路响应时间大于vdd的上升延迟,当电源电压上升至vdd时,由于LDO功率管的栅极电压响应过慢,致使其漏源电压依然为0,此时LDO输出电压会产生过冲,如果过冲电压高于LDO输出所连接的后级电路器件的最高耐压,后级电路将会由于过压而烧毁。

技术实现思路

[0004]本申请实施例提供一种低压差线性稳压电路、芯片以及电子设备,能够防止输出过充引起的电压过高导致下级电路损坏。
[0005]本申请提供一种低压差线性稳压电路,该低压差线性稳压电路包括:放大器,放大器的第一输入端用于接收基准信号;第一MOS管,第一MOS管的控制端连接放大器的输出端,第一MOS管的第一端用于接收输入信号,第一MOS管的第二端用于输出稳压信号;反馈单元,反馈单元的输入端连接第一MOS管的第二端,反馈单元的输出端连接放大器的第二输入端;输出控制单元,输出控制单元连接第一MOS管的第二端,输出控制单元用于在接收到稳压信号时产生对应的脉冲信号,并根据脉冲信号拉低稳压信号的电平。
[0006]在一些实施例中,输出控制单元包括:脉冲信号生成单元,脉冲信号生成单元的输入端连接第一MOS管的输出端,脉冲信号生成单元用于在接收到稳压信号时输出脉冲信号;第二MOS管,第二MOS管的控制端连接脉冲信号生成单元的输出端,第二MOS管的第一端连接第一MOS管的第二端,第二MOS管的第二端接地。
[0007]在一些实施例中,脉冲信号生成单元包括:第一延迟单元,第一延迟单元的输入端连接第一MOS管的输出端;反相器,反相器的输入端连接第一延迟单元的输出端,反相器的输出端连接第二MOS管的控制端,反相器的电源端连接第一MOS管的第二端。
[0008]在一些实施例中,第一延迟单元包括:第一电阻,第一电阻的第一端连接第一MOS管的第二端,第一电阻的第二端连接反相器的输入端;第一电容,第一电容的第一端连接第一电阻的第二端,第一电容的第二端接地。
[0009]在一些实施例中,第一延迟单元还包括第三MOS管,第三MOS管的控制端连接第一
电阻的第二端,第三MOS管的第一端和第二端接地。
[0010]在一些实施例中,第一延迟单元包括:第四MOS管,第四MOS管的第一端连接第一MOS管的第二端,第四MOS管的第二端和第四MOS管的控制端连接反相器的输入端;第一电容,第一电容的第一端连接第四MOS管的第二端,第一电容的第二端接地。
[0011]在一些实施例中,放大器的使能端用于接收基准完成信号,基准完成信号用于指示基准信号建立完成,放大器用于根据基准完成信号进行使能;低压差线性稳压电路还包括开关控制单元,开关控制单元的输入端用于接收基准完成信号,开关控制单元的输出端连接第一MOS管的控制端,开关控制单元用于根据基准完成信号控制第一MOS管导通。
[0012]在一些实施例中,开关控制单元包括:与门,与门的第一输入端用于接收输入信号,与门的第二输入端用于接收基准完成信号;第五MOS管,第五MOS管的控制端连接与门的输出端,第五MOS管的第一端用于接收输入信号,第五MOS管的第二端连接第一MOS管的控制端。
[0013]在一些实施例中,开关控制单元还包括第二延迟单元,第二延迟单元的输入端连接与门的输出端,第二延迟单元的输出端连接第五MOS管的控制端。
[0014]在一些实施例中,第二延迟单元包括:第二电阻,第二电阻的第一端连接与门的输出端,第二电阻的第二端连接第五MOS管的控制端;第二电容,第二电容的第一端连接第二电阻的第二端,第二电容的第二端接地。
[0015]在一些实施例中,第二延迟单元还包括第六MOS管,第六MOS管的控制端连接第二电阻的第二端,第六MOS管的第一端和第二端接地。
[0016]在一些实施例中,第二延迟单元包括:第七MOS管,第七MOS管的第一端连接与门的输出端,第七MOS管的第二端连接第七MOS管的控制端和第五MOS管的控制端;第二电容,第二电容的第一端连接第七MOS管的第二端,第二电容的第二端接地。
[0017]在一些实施例中,反馈单元包括:第三电阻,第三电阻的第一端连接第一MOS管的第二端,第三电阻的第二端连接放大器的第二输入端;第四电阻,第四电阻的第一端连接第三电阻的第二端,第四电阻的第二端接地。
[0018]本申请还提供一种芯片,该芯片包括:基准信号生成电路,基准信号生成电路用于产生基准信号和指示信号,指示信号用于指示基准信号的建立情况;低压差线性稳压电路,低压差线性稳压电路连接基准信号生成电路,低压差线性稳压电路是如上述的低压差线性稳压电路。
[0019]本申请还提供一种电子设备,该电子设备包括如上述的低压差线性稳压电路,或,该电子设备包括如上述的芯片。
[0020]本申请实施例提供的低压差线性稳压电路包括:放大器,放大器的第一输入端用于接收基准信号;第一MOS管,第一MOS管的控制端连接放大器的输出端,第一MOS管的第一端用于接收输入信号,第一MOS管的第二端用于输出稳压信号;反馈单元,反馈单元的输入端连接第一MOS管的第二端,反馈单元的输出端连接放大器的第二输入端;输出控制单元,输出控制单元连接第一MOS管的第二端,输出控制单元用于在接收到稳压信号时产生对应的脉冲信号,并根据脉冲信号拉低稳压信号的电平。通过上述方式,在输出的稳压信号的建立过程中,拉低稳压信号的电平,防止稳压信号的电压过高(过冲)造成下级电路的损坏。
附图说明
[0021]为了更清楚地说明本申请实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
[0022]图1是本申请提供的低压差线性稳压电路第一实施例的结构示意图;
[0023]图2是图1中输出控制单元12第一实施例的结构示意图;
[0024]图3是图2对应的信号示意图;
[0025]图4是图1中输出控制单元12第二实施例的结构示意图;
[0026]图5是图1中输出控制单元12第三实施例的结构示意本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种低压差线性稳压电路,其特征在于,所述低压差线性稳压电路包括:放大器,所述放大器的第一输入端用于接收基准信号;第一MOS管,所述第一MOS管的控制端连接所述放大器的输出端,所述第一MOS管的第一端用于接收输入信号,所述第一MOS管的第二端用于输出稳压信号;反馈单元,所述反馈单元的输入端连接所述第一MOS管的第二端,所述反馈单元的输出端连接所述放大器的第二输入端;输出控制单元,所述输出控制单元连接所述第一MOS管的第二端,所述输出控制单元用于在接收到所述稳压信号时产生对应的脉冲信号,并根据所述脉冲信号拉低所述稳压信号的电平。2.根据权利要求1所述的低压差线性稳压电路,其特征在于,所述输出控制单元包括:脉冲信号生成单元,所述脉冲信号生成单元的输入端连接所述第一MOS管的输出端,所述脉冲信号生成单元用于在接收到所述稳压信号时输出所述脉冲信号;第二MOS管,所述第二MOS管的控制端连接所述脉冲信号生成单元的输出端,所述第二MOS管的第一端连接所述第一MOS管的第二端,所述第二MOS管的第二端接地。3.根据权利要求2所述的低压差线性稳压电路,其特征在于,所述脉冲信号生成单元包括:第一延迟单元,所述第一延迟单元的输入端连接所述第一MOS管的输出端;反相器,所述反相器的输入端连接所述第一延迟单元的输出端,所述反相器的输出端连接所述第二MOS管的控制端,所述反相器的电源端连接所述第一MOS管的第二端。4.根据权利要求3所述的低压差线性稳压电路,其特征在于,所述第一延迟单元包括:第一电阻,所述第一电阻的第一端连接所述第一MOS管的第二端,所述第一电阻的第二端连接所述反相器的输入端;第一电容,所述第一电容的第一端连接所述第一电阻的第二端,所述第一电容的第二端接地。5.根据权利要求4所述的低压差线性稳压电路,其特征在于,所述第一延迟单元还包括第三MOS管,所述第三MOS管的控制端连接所述第一电阻的第二端,所述第三MOS管的第一端和第二端接地。6.根据权利要求3所述的低压差线性稳压电路,其特征在于,所述第一延迟单元包括:第四MOS管,所述第四MOS管的第一端连接所述第一MOS管的第二端,所述第四MOS管的第二端和所述第四MOS管的控制端连接所述反相器的输入端;第一电容,所述第一电容的第一端连接所述第四MOS管的第二端,所述第一电容的第二端接地。7.根据权利要求1所述的低压差线性稳压电路,其特征在于,所述放大器的使能端用于接收基准完成信号,所述基准完成信号用于指示所述基准信号建立完成,所述放大器用于根据所述基准完成信号进行使能;所述低压差线性稳压电路还包括开关控制单...

【专利技术属性】
技术研发人员:员翠平李璟杨保顶
申请(专利权)人:西安芯海微电子科技有限公司
类型:新型
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1