本实用新型专利技术涉及电子技术领域,公开了一种用串口唤醒低功耗微控制器的电路,第一电阻和第一晶振并联,一端耦合到第一电容的一端和第一芯片的时钟振荡器输入端,另一端耦合到第二电容的一端和时钟振荡器输出端;第三电阻和第二晶振相并联,一端耦合到第五电容的一端和第二芯片的时钟振荡器输入端,另一端耦合到第六电容的一端和第二芯片的时钟振荡器输出端;第一芯片的串口输入端与第二芯片的串口输出端相连,第一芯片的串口输出端和第二芯片的串口输入端相连;第二芯片通过向第一芯片输入下降沿串口信号,将第一芯片的微控制器唤醒,从而达到不需要人工按键去唤醒,可以自动唤醒并进入到工作状态,更加简便省电提高性能的效果
【技术实现步骤摘要】
一种用串口唤醒低功耗微控制器的电路
[0001]本应用涉及电子
,具体为一种用串口唤醒低功耗微控制器的电路
。
技术介绍
[0002]基于消费类电子产品的手机
、
多媒体播放器
(PMP)、MP3
播放器
、
数字相机
、
便携式视频游戏机
、
个人导航系统
(PNA)
等等,这些深受消费者喜爱的便携式产品的一个基本问题是:它们的功能越来越丰富,外形尺寸也日益精巧,但电池能量密度的提高速度远远跟不上复杂度不断提高的便携式设备的功耗要求,而人们却希望能在充电时间间隔较长的情况下,利用这些轻薄短小的便携式消费电子享受移动娱乐和移动通讯
。
[0003]目前各种便携式电子产品大多数是用电池供电,对电源的设计需要系统级思维,需要从节省电池能量的角度出发多加考虑
。
例如现在便携产品的处理器,一般都设有几个不同的工作状态,通过一系列不同的节能模式
(
空闲
、
睡眠
、
深度睡眠等
)
可减少对电池容量的消耗
。
即当用户的系统不需要大处理能力时,处理器就会进入电源消耗较少的低功耗模式,在需要大处理能力时,再被及时唤醒进入正常工作模式
。
[0004]这就要求在设计系统时要考虑如何更简便和省电地进行唤醒的问题
。
技术实现思路
[0005]本申请的目的在于提供一种用串口唤醒低功耗微控制器的电路,可以简单和省电的唤醒控制器
。
[0006]本申请公开了一种用串口唤醒低功耗微控制器的电路,包括:第一电容
、
第二电容
、
第五电容
、
第六电容
、
第一电阻
、
第三电阻
、
第一晶振
、
第二晶振
、
第一芯片以及第二芯片;
[0007]其中,所述第一电阻和第一晶振相并联,并且相并联的一端耦合到所述第一电容的一端和所述第一芯片的时钟振荡器输入端,相并联的另一端耦合到所述第二电容的一端和所述第一芯片的时钟振荡器输出端,所述第一电容的另一端和第二电容的另一端分别耦合到地端;
[0008]所述第三电阻和第二晶振相并联,并且相并联的一端耦合到第五电容的一端和所述第二芯片的时钟振荡器输入端,并且相并联的另一端耦合到所述第六电容的一端和第二芯片的时钟振荡器输出端,所述第五电容的另一端和所述第六电容的另一端分别耦合到地端;
[0009]所述第一芯片的串口输入端与所述第二芯片的串口输出端相连,所述第一芯片的串口输出端和所述第二芯片的串口输入端相连;
[0010]所述第二芯片通过向所述第一芯片的串口输入端输入下降沿串口信号,将所述第一芯片的微控制器唤醒
。
[0011]在一个优选例中,在进入深度睡眠模式前,所述第一芯片的串口输入端被配置为
EXTI
功能,并为下降沿触发
。
[0012]在一个优选例中,在进入深度睡眠模式后,所述第一芯片在其串口输入端收到串口信号时产生一个外部下降沿中断,从而使得所述第一芯片的微控制器被唤醒
。
[0013]在一个优选例中,所述第一芯片进入深度睡眠模式后,所述第一芯片采用内部
8M
时钟运行
。
[0014]在一个优选例中,所述第一晶振和所述第二晶振的输出为
120M
时钟,所述第一芯片的微控制器在被唤醒后,所述第一芯片采用所述第一晶振的
120M
时钟运行
。
[0015]在一个优选例中,所述第一芯片的微控制器在被唤醒后,所述第一芯片的串口输入端被配置为接收串口信号,使得所述第一芯片和所述第二芯片之间能够正常通信
。
[0016]在一个优选例中,所述第一芯片的电池工作模式端口
、
第一电源端口
、
第二电源端口
、
第三电源端口和模拟电路供电端口耦合到
3V3
直流电压;所述第一芯片的第一电源接地端口
、
第二电源接地端口
、
第三电源接地端口和模拟电路接地端口耦合到地端
。
[0017]在一个优选例中,所述第二芯片的电池工作模式端口
、
第一电源端口
、
第二电源端口
、
第三电源端口和模拟电路供电端口耦合到
3V3
直流电压;所述第二芯片的第一电源接地端口
、
第二电源接地端口
、
第三电源接地端口和模拟电路接地端口耦合到地端
。
本申请实施方式与现有技术相比,主要区别及其效果在于:
[0018]用串口进行唤醒,不需要人工按键去唤醒,系统收到信息可以自动唤醒并进入到工作状态,更加简便省电提高性能
。
[0019]进一步地,可以做到唤醒和通信共用接口,达到节省接口的效果
。
[0020]应理解,在本申请范围内中,本申请的上述各技术特征和在下文
(
如实施例
)
中具体描述的各技术特征之间都可以互相组合,从而构成新的或优选的技术方案
。
限于篇幅,在此不再一一累述
。
附图说明
:
[0021]为了更清楚地说明本申请实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图做简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图
。
[0022]图1是本技术一个实施例的串口唤醒低功耗微控制器的电路示意图
。
[0023]图2是本技术一个实施例的串口唤醒触发示意图
。
具体实施方式
:
[0024]在以下的叙述中,为了使读者更好地理解本申请而提出了许多技术细节
。
但是,本领域的普通技术人员可以理解,即使没有这些技术细节和基于以下各实施方式的种种变化和修改,也可以实现本申请所要求保护的技术方案
。
[0025]本申请公开了一种用串口唤醒低功耗微控制器的电路,包括:第一电容
C1、
第二电容
C2、
第五电容
C5、
第六电容
C6、
第一电阻
R1、
第三电阻
R3、
第一晶振
X1、
第二晶振
X2、
第一芯片
IC1
以及第二芯片
IC2。
[0026]其中,第一电阻
R1
和第一晶振
X1
相并联,并且相并本文档来自技高网...
【技术保护点】
【技术特征摘要】
1.
一种用串口唤醒低功耗微控制器的电路,其特征在于,包括:第一电容
、
第二电容
、
第五电容
、
第六电容
、
第一电阻
、
第三电阻
、
第一晶振
、
第二晶振
、
第一芯片以及第二芯片;其中,所述第一电阻和第一晶振相并联,并且相并联的一端耦合到所述第一电容的一端和所述第一芯片的时钟振荡器输入端,相并联的另一端耦合到所述第二电容的一端和所述第一芯片的时钟振荡器输出端,所述第一电容的另一端和第二电容的另一端分别耦合到地端;所述第三电阻和第二晶振相并联,并且相并联的一端耦合到第五电容的一端和所述第二芯片的时钟振荡器输入端,并且相并联的另一端耦合到所述第六电容的一端和第二芯片的时钟振荡器输出端,所述第五电容的另一端和所述第六电容的另一端分别耦合到地端;所述第一芯片的串口输入端与所述第二芯片的串口输出端相连,所述第一芯片的串口输出端和所述第二芯片的串口输入端相连;所述第二芯片通过向所述第一芯片的串口输入端输入下降沿串口信号,将所述第一芯片的微控制器唤醒
。2.
根据权利要求1所述的电路,其特征在于,在进入深度睡眠模式前,所述第一芯片的串口输入端被配置为
EXTI
功能,并为下降沿触发
。3.
根据权利要求1所述的电路,其特征在于,在进入深度睡眠模式后,所述第一芯片在其串口输入端收到串口信号时产生一个外部下降沿中断,从而使得所述第一芯片的微控制器被唤醒
。4.
根据权利要求1...
【专利技术属性】
技术研发人员:宋志勇,晏智安,
申请(专利权)人:上海蓝伯科电子科技有限公司,
类型:新型
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。