像素电路及其驱动方法技术

技术编号:39513923 阅读:9 留言:0更新日期:2023-11-25 18:50
本发明专利技术提供像素电路及其驱动方法

【技术实现步骤摘要】
像素电路及其驱动方法


[0001]本专利技术是有关于一种显示装置,且特别是有关于一种像素电路及其驱动方法


技术介绍

[0002]在显示装置中,当制程发生变异时,像素电路中的驱动晶体管的临界电压
(Threshold Voltage)
往往容易发生漂移的现象,使得流经发光元件的电流产生非预期的变化,进而造成显示面板的发光亮度不稳定,以影响显示画面的品质

[0003]在另一方面,像素电路中的驱动电路也容易受到传递路径的线阻影响,导致每一像素的端点电压不同,进而使得每一像素中流经发光元件的电流会发生误差

[0004]有鉴于此,如何改善像素电路发生制程变异时的影响,并且有效地降低像素电路的功率消耗,以提升显示画面的显示品质,将是本领域相关技术人员重要的课题


技术实现思路

[0005]本专利技术提供一种像素电路,能够通过时序控制以对驱动晶体管的临界电压进行补偿,并有效地降低像素电路的功率消耗,藉以提升显示画面的品质

[0006]本专利技术的像素电路包括驱动电路

数据写入电路以及电压调整器

驱动电路依据发光控制信号以产生驱动电流

数据写入电路具有输入端,数据写入电路耦接至驱动电路,并依据源极驱动信号以提供数据电压至输入端

电压调整器具有第一控制端以及第二控制端,电压调整器耦接至驱动电路以及数据写入电路,并依据发光控制信号
r/>源极驱动信号以及前级源极驱动信号以调整第一控制端以及第二控制端的电压通过

[0007]本专利技术的像素电路的驱动方法,包括:提供驱动电路依据发光控制信号以产生驱动电流;提供具有输入端的数据写入电路,并使数据写入电路依据源极驱动信号提供数据电压至输入端;以及提供具有第一控制端以及第二控制端的电压调整器,并使电压调整器依据发光控制信号

源极驱动信号以及前级源极驱动信号以调整第一控制端以及第二控制端的电压通过

[0008]基于上述,本专利技术诸实施例所述像素电路能够通过时序控制以对驱动晶体管的临界电压进行补偿,并使驱动电流的电流大小能够与驱动晶体管的临界电压

系统高电压以及系统低电压的电压值无关

如此一来,本专利技术的像素电路可以有效地消除驱动晶体管因制程变异所造成的临界电压的偏移量,并且驱动电流也较不容易受到系统高电压以及系统低电压的路径中的线阻影响而发生误差

附图说明
[0009]图1是依照本专利技术一实施例的像素电路的示意图

[0010]图2是依照本专利技术图1实施例的像素电路的时序图

[0011]图
3A
至图
3C
是依照本专利技术图1实施例的像素电路操作于各个阶段时的等效电路图

[0012]图4是依照本专利技术一实施例的像素电路的驱动方法的流程图

[0013]其中,附图标记:
[0014]100:
像素电路
[0015]110:
驱动电路
[0016]120:
数据写入电路
[0017]130:
电压调整器
[0018]AT:
测试信号
[0019]C1:
电容器
[0020]CT1、CT2:
控制端
[0021]CDP:
补偿与数据写入阶段
[0022]EM:
发光控制信号
[0023]EP:
发光阶段
[0024]ID:
驱动电流
[0025]LED:
发光元件
[0026]PIN:
输入端
[0027]RP:
重置阶段
[0028]SN:
源极驱动信号
[0029]SN

1:
前级源极驱动信号
[0030]S410

S430:
步骤
[0031]T1

T9:
晶体管
[0032]TFR:
像素期间
[0033]VDATA:
数据电压
[0034]VDD:
系统高电压
[0035]VSS:
系统低电压
[0036]VREF1、VREF2:
参考电压
具体实施方式
[0037]以下结合附图和具体实施例对本专利技术进行详细描述,但不作为对本专利技术的限定

[0038]在本案说明书全文
(
包括申请专利范围
)
中所使用的“耦接
(
或连接
)”一词可指任何直接或间接的连接手段

举例而言,若文中描述第一装置耦接
(
或连接
)
于第二装置,则应该被解释成该第一装置可以直接连接于该第二装置,或者该第一装置可以通过其他装置或某种连接手段而间接地连接至该第二装置

另外,凡可能之处,在图式及实施方式中使用相同标号的元件
/
构件
/
步骤代表相同或类似部分

不同实施例中使用相同标号或使用相同用语的元件
/
构件
/
步骤可以相互参照相关说明

[0039]图1是依照本专利技术一实施例的像素电路的示意图

请参照图1,在本实施例中,像素电路
100
包括驱动电路
110、
数据写入电路
120
以及电压调整器
130。
其中,驱动电路
110
包括发光元件
LED
以及晶体管
T1

T2。
发光元件
LED
的阳极端耦接至系统高电压
VDD。
晶体管
T1
的第一端耦接至发光元件
LED
的阴极端,晶体管
T1
的第二端耦接至电压调整器
130
的控制端
CT2
,晶体管
T1
的控制端接收发光控制信号
EM。
晶体管
T2
的第一端耦接至数据电压
VDATA
,晶
体管
T2
的第二端耦接至发光元件
LED
的阴极端,晶体管
T2
的控制端接收测试信号
AT。
[0040]具体而言,在本实施例中,当像素电路
100
操作于测试阶段时
(
亦即,像素电路
100
未设置发光元件
LED

)
,驱动电本文档来自技高网...

【技术保护点】

【技术特征摘要】
1.
一种像素电路,其特征在于,包括:一驱动电路,依据一发光控制信号以产生一驱动电流;一数据写入电路,具有一输入端,该数据写入电路耦接至该驱动电路,并依据一源极驱动信号以提供一数据电压至该输入端;以及一电压调整器,具有一第一控制端以及一第二控制端,该电压调整器耦接至该驱动电路以及该数据写入电路,并依据该发光控制信号

该源极驱动信号以及一前级源极驱动信号以调整该第一控制端以及该第二控制端的电压通过
。2.
如权利要求1所述的像素电路,其特征在于,于一重置阶段中,该数据写入电路依据被拉低的该前级源极驱动信号以提供一系统低电压至该输入端,并且该电压调整器依据被拉低的该前级源极驱动信号而提供一第二参考电压至该第一控制端以及该第二控制端
。3.
如权利要求1所述的像素电路,其特征在于,于一补偿与数据写入阶段中,该数据写入电路依据被拉低的该源极驱动信号而提供该数据电压至该输入端,并且该电压调整器依据被拉低的该源极驱动信号而提供一第一参考电压至该第一控制端以及该第二控制端,以拉低该第一控制端以及该第二控制端的电压通过
。4.
如权利要求1所述的像素电路,其特征在于,于一发光阶段中,该电压调整器依据被拉低的该发光控制信号以拉低该输入端

该第一控制端以及该第二控制端的电压通过,并且该驱动电路依据被拉低的该发光控制信号以产生该驱动电流
。5.
如权利要求1所述的像素电路,其特征在于,该驱动电路包括:一发光元件,其阳极端耦接至一系统高电压;以及一第一晶体管,其第一端耦接至该发光元件的阴极端,其第二端耦接至该第二控制端,其控制端接收该发光控制信号
。6.
如权利要求1所述的像素电路,其特征在于,该数据写入电路包括:一第一晶体管,其第一端耦接至一系统低电压,其第二端耦接至该输入端,其控制端接收该前级源极驱动信号;一第二晶体管,其第一端耦接至该数据电压,其第二端耦接至该输入端,其控制端接收该源极驱动信号;以及一电容器,耦接于该输入端以及该第二控制端之间
。7.
如权利要求1...

【专利技术属性】
技术研发人员:郑圣谚钟岳宏徐雅玲廖烝贤
申请(专利权)人:友达光电股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1