显示基板以及显示装置制造方法及图纸

技术编号:39441465 阅读:14 留言:0更新日期:2023-11-19 16:24
一种显示基板以及显示装置。显示基板包括:第一显示区和第二显示区,第一显示区包括第一发光单元组和与第一发光单元组连接的第一像素电路组,第二显示区包括第二发光单元组和与第二发光单元组连接的第二像素电路组,发光单元组包括发光单元,发光单元包括第一电极和第二电极。第二像素电路组包括第一像素电路单元,第一像素电路单元至少包括第一像素电路和第二像素电路,第一像素电路单元中的至少两个像素电路被配置为与同一个发光单元的第二电极电连接。显示基板中的第二显示区内的至少两个像素电路驱动一个发光单元发光可以实现更加均匀的全面屏的视觉显示效果。更加均匀的全面屏的视觉显示效果。更加均匀的全面屏的视觉显示效果。

【技术实现步骤摘要】
显示基板以及显示装置
[0001]本申请为2020年11月27日递交的中国专利申请第202011356201.7号的专利技术名称为“显示基板以及显示装置”的分案申请。


[0002]本公开至少一个实施例涉及一种显示基板以及显示装置。

技术介绍

[0003]随着人们对显示产品视觉效果的不断追求,窄边框甚至全屏显示成为当前有机发光二极管(OLED)显示产品发展的新趋势。随着许多手机的屏占比逐步稳定提高,全面屏已经成为了当下的潮流趋势。前置摄像头是设计全面屏的关键,为了达到更高的屏占比,陆续出现了具有刘海屏、水滴屏、挖孔屏等屏幕的显示产品,这几种全面屏形态通过牺牲手机外观而提高了屏占比。由此,屏下摄像头的设计既能保证手机外观,又可以提高屏占比。屏下摄像头指前置摄像头位于屏幕下方但并不影响屏幕显示功能,不使用前置摄像头的时候,相机上方的屏幕仍可以正常显示图像。从外观上看,屏下摄像头不会有任何相机孔,真正的达到了全面屏显示效果。

技术实现思路

[0004]本公开的至少一实施例提供一种显示基板以及显示装置。
[0005]本公开的至少一实施例提供一种显示基板,包括:衬底基板,包括第一显示区和第二显示区,所述第一显示区包括多个第一发光单元组和与所述多个第一发光单元组分别连接的多个第一像素电路组,所述第二显示区包括多个第二发光单元组和与所述多个第二发光单元组分别连接的多个第二像素电路组,各所述发光单元组包括多个发光单元,各所述发光单元包括沿垂直于所述衬底基板的方向设置的第一电极、发光层以及第二电极,所述第二电极位于所述发光层面向所述衬底基板的一侧;多条复位电源信号线,沿第一方向延伸,且位于所述第二电极与所述衬底基板之间;多条数据线,位于所述多条复位电源信号线远离所述衬底基板的一侧,且沿第二方向延伸,所述第二方向与所述第一方向相交。各所述像素电路组包括多个像素电路,所述第二像素电路组包括多个第一像素电路单元,各所述第一像素电路单元至少包括第一像素电路和第二像素电路,且所述第一像素电路单元中的至少两个像素电路被配置为与同一个发光单元的第二电极电连接,各所述像素电路包括数据写入晶体管、驱动晶体管以及第一复位控制晶体管,所述第一复位控制晶体管的第一极与所述复位电源信号线连接,所述第一复位控制晶体管的第二极与所述第二电极连接,所述数据写入晶体管的第一极与所述驱动晶体管的第二极连接,所述显示基板还包括多个第一连接部,至少部分第一连接部的第一端与所述第一像素电路的所述数据写入晶体管的第二极连接,所述至少部分第一连接部的第二端与所述第二像素电路的所述数据写入晶体管的第二极连接以使所述第一像素电路单元的至少两个数据写入晶体管与同一条数据线连接,所述第一连接部的至少部分位于所述第一像素电路中的所述数据写入晶体管的第二极
与所述第一复位控制晶体管的第一极之间。
[0006]例如,在本公开的实施例中,所述衬底基板还包括第三显示区,所述第二显示区包括多个第三像素电路组,所述第三显示区包括多个第三发光单元组,所述多个第三发光单元组分别与所述多个第三像素电路组连接,且所述多个第二发光单元组的密度小于所述多个第一发光单元组的密度,所述多个第三发光单元组的密度小于所述多个第一发光单元组的密度;所述第三像素电路组包括多个第二像素电路单元,各所述第二像素电路单元至少包括第三像素电路和第四像素电路,且所述第二像素电路单元中的至少两个像素电路被配置为与同一个发光单元的第二电极电连接;部分第一连接部的第一端与所述第三像素电路的所述数据写入晶体管的第二极连接,所述部分第一连接部的第二端与所述第四像素电路的所述数据写入晶体管的第二极连接以使所述第二像素电路单元的至少两个数据写入晶体管与同一条数据线连接,所述第一连接部位于所述第三像素电路中的所述数据写入晶体管的第二极与所述第一复位控制晶体管的第一极之间。
[0007]例如,在本公开的实施例中,各所述像素电路还包括阈值补偿晶体管,所述阈值补偿晶体管的第一极与所述驱动晶体管的第一极连接,所述阈值补偿晶体管的第二极与所述驱动晶体管的栅极连接,所述第一连接部位于所述第一像素电路中的所述阈值补偿晶体管的第二极与所述第一复位控制晶体管的第一极之间。
[0008]例如,在本公开的实施例中,各所述像素电路还包括:与所述数据线同层设置的第二连接部和第三连接部,所述第二连接部被配置为连接所述阈值补偿晶体管的第二极和所述驱动晶体管的栅极,所述第三连接部被配置为连接所述第一复位控制晶体管的第一极和所述复位电源信号线,所述第一像素电路中,所述第二连接部与所述第三连接部的彼此靠近的边缘之间的在所述第二方向的距离为7~12微米以在所述第二连接部与所述第三连接部之间设置所述第一连接部。
[0009]例如,在本公开的实施例中,显示基板还包括:多条电源信号线,与所述数据线同层设置,且沿所述第二方向延伸。所述第一连接部与所述数据线位于不同层,且沿垂直于所述衬底基板的第三方向,各所述第一连接部与所述数据线和所述电源信号线有交叠。
[0010]例如,在本公开的实施例中,所述第一连接部与所述复位电源信号线位于同层。
[0011]例如,在本公开的实施例中,各所述像素电路还包括:与所述数据线同层设置的第四连接部,所述第四连接部被配置为连接所述第一连接部和所述数据写入晶体管的第二极,所述第一像素电路单元和所述第二像素电路单元的至少之一的像素电路单元中,一个像素电路的所述第四连接部与紧邻的所述数据线之间具有间隔,另一个像素电路的所述第四连接部与所述数据线为一体结构。
[0012]例如,在本公开的实施例中,显示基板还包括:多个覆盖部,与所述第一连接部同层设置,各所述阈值补偿晶体管包括两个栅极以及位于所述两个栅极之间的有源半导体层,沿所述第三方向,所述覆盖部与所述两个栅极之间的有源半导体层、所述数据线以及所述电源信号线均有交叠。与所述有源半导体层交叠的所述覆盖部在沿所述第一方向延伸的第一直线上的正投影与所述第一连接部在所述第一直线上的正投影有交叠,所述第四连接部在沿所述第二方向延伸的第二直线上的正投影与所述覆盖部在所述第二直线上的正投影有交叠。
[0013]例如,在本公开的实施例中,所述第一连接部包括沿所述第一方向延伸的主体连
接部和位于所述主体连接部两端的且沿所述第二方向延伸的两个端部,所述两个端部分别与所述第一像素电路单元和所述第二像素电路单元的至少之一的像素电路单元中的两个第四连接部连接,所述两个端部在所述第二直线上的正投影与所述覆盖部在所述第二直线上的正投影有交叠。
[0014]例如,在本公开的实施例中,沿所述第二方向,所述主体连接部与所述第一像素电路中的所述阈值补偿晶体管的第一极之间的距离大于所述主体连接部与所述第一像素电路中的所述第一复位控制晶体管的第一极之间的距离。
[0015]例如,在本公开的实施例中,各所述像素电路还包括第一发光控制晶体管以及与所述数据线同层设置的第五连接部,所述第一发光控制晶体管的第一极与所述驱动晶体管的第一极电连接,位于所述第一显示区和所述第二显示区的所述发光单本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种显示基板,包括:衬底基板,包括第一显示区和第二显示区,所述第一显示区包括多个第一发光单元组和与所述多个第一发光单元组分别连接的多个第一像素电路组,所述第二显示区包括多个第二发光单元组和与所述多个第二发光单元组分别连接的多个第二像素电路组,各所述发光单元组包括多个发光单元,各所述发光单元包括沿垂直于所述衬底基板的方向设置的第一电极、发光层以及第二电极,所述第二电极位于所述发光层面向所述衬底基板的一侧;多条复位电源信号线,位于所述第二电极与所述衬底基板之间;多条数据线,位于所述多条复位电源信号线远离所述衬底基板的一侧,且所述数据线的延伸方向与所述复位电源信号线的延伸方向相交;其中,各所述像素电路组包括多个像素电路,所述第二像素电路组包括多个第一像素电路单元,各所述第一像素电路单元至少包括第一像素电路和第二像素电路,且所述第一像素电路单元中的至少两个像素电路被配置为与同一个发光单元的第二电极电连接,各所述像素电路包括数据写入晶体管、驱动晶体管以及第一复位控制晶体管,所述第一复位控制晶体管的第一极与所述复位电源信号线连接,所述第一复位控制晶体管的第二极与所述第二电极连接,所述数据写入晶体管的第一极与所述驱动晶体管的第二极连接,所述显示基板还包括多个第一连接部,至少部分第一连接部的第一端与所述第一像素电路的所述数据写入晶体管的第二极连接,所述至少部分第一连接部的第二端与所述第二像素电路的所述数据写入晶体管的第二极连接以使所述第一像素电路单元的至少两个数据写入晶体管与同一条数据线连接,所述第一连接部的至少部分位于所述第一像素电路中的所述数据写入晶体管的第二极与所述第一复位控制晶体管的第一极之间。2.根据权利要求1所述的显示基板,其中,所述衬底基板还包括第三显示区,所述第二显示区包括多个第三像素电路组,所述第三显示区包括多个第三发光单元组,所述多个第三发光单元组分别与所述多个第三像素电路组连接,且所述多个第二发光单元组的密度小于所述多个第一发光单元组的密度,所述多个第三发光单元组的密度小于所述多个第一发光单元组的密度;所述第三像素电路组包括多个第二像素电路单元,各所述第二像素电路单元至少包括第三像素电路和第四像素电路,且所述第二像素电路单元中的至少两个像素电路被配置为与同一个发光单元的第二电极电连接;部分第一连接部的第一端与所述第三像素电路的所述数据写入晶体管的第二极连接,所述部分第一连接部的第二端与所述第四像素电路的所述数据写入晶体管的第二极连接以使所述第二像素电路单元的至少两个数据写入晶体管与同一条数据线连接,所述第一连接部位于所述第三像素电路中的所述数据写入晶体管的第二极与所述第一复位控制晶体管的第一极之间。3.根据权利要求2所述的显示基板,其中,各所述像素电路还包括阈值补偿晶体管,所述阈值补偿晶体管的第一极与所述驱动晶体管的第一极连接,所述阈值补偿晶体管的第二极与所述驱动晶体管的栅极连接,所述第一连接部位于所述第一像素电路中的所述阈值补偿晶体管的第二极与所述第一复位控制晶体管的第一极之间。4.根据权利要求3所述的显示基板,其中,各所述像素电路还包括:与所述数据线同层设置的第二连接部和第三连接部,所述第二连接部被配置为连接所述阈值补偿晶体管的第
二极和所述驱动晶体管的栅极,所述第三连接部被配置为连接所述第一复位控制晶体管的第一极和所述复位电源信号线,所述第一像素电路中,所述第二连接部与所述第三连接部的彼此靠近的边缘之间的在第二方向的距离为7~12微米以在所述第二连接部与所述第三连接部之间设置所述第一连接部。5.根据权利要求3所述的显示基板,还包括:多条电源信号线,与所述数据线同层设置,且沿第二方向延伸,其中,所述第一连接部与所述数据线位于不同层,且沿垂直于所述衬底基板的第三方向,各所述第一连接部与所述数据线和所述电源信号线有交叠。6.根据权利要求5所述的显示基板,其中,所述第一连接部与所述复位电源信号线位于同层。7.根据权利要求5所述的显示基板,其中,各所述像素电路还包括:与所述数据线同层设置的第四连接部,所述第四连接部被配置为连接所述第一连接部和所述数据写入晶体管的第二极,所述第一像素电路单元和所述第二像素电路单元的至少之一的像素电路单元中,一个像素电路的所述第四连接部与紧邻的所述数据线之间具有间隔,另一个像素电路的所述第四连接部与所述数据线为一体结构。8.根据权利要求7所述的显示基板,还包括:多个覆盖部,与所述第一连...

【专利技术属性】
技术研发人员:杜丽丽黄炜赟黄耀邱远游
申请(专利权)人:成都京东方光电科技有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1