【技术实现步骤摘要】
时钟毛刺串生成方法、系统及设备
[0001]本申请实施例涉及电子信号
,涉及但不限于一种时钟毛刺串生成方法、系统及设备。
技术介绍
[0002]相关技术在对芯片进行安全测试的过程中,是通过在芯片计算过程中进行错误注入,判断芯片在有错误的情况下,执行内部数据存储和读取某些单元时是否会出故障,来评估芯片的安全性。
[0003]但是,相关技术的芯片错误注入方案中,由于注入的故障较为单一,容易被芯片内部的锁相环过滤掉,导致无法对芯片进行安全测试,得不到有效的测试结果。因此,如何在芯片安全测试过程中提供有效的错误注入,实现有效的芯片测试是当前急需解决的问题。
技术实现思路
[0004]为解决相关技术存在的问题,本申请实施例提供一种时钟毛刺串生成方法、系统及设备。
[0005]第一方面,本申请实施例提供一种时钟毛刺串生成方法,所述方法包括:响应于时钟生成信号,生成时钟生成指令和毛刺串生成指令;所述毛刺串生成指令至少包括毛刺串注入时刻和多个信号采样周期;根据所述时钟生成指令,生成时钟信号;响应于当前时 ...
【技术保护点】
【技术特征摘要】
1.一种时钟毛刺串生成方法,其特征在于,所述时钟毛刺串生成方法包括:响应于时钟生成信号,生成时钟生成指令和毛刺串生成指令;所述毛刺串生成指令至少包括毛刺串注入时刻和多个信号采样周期;根据所述时钟生成指令,生成时钟信号;响应于当前时刻为毛刺注入时刻,在所述多个信号采样周期中采集多个数字信号,得到多路数字信号;对所述多路数字信号进行数模转换,得到毛刺串信号;根据所述时钟信号和所述毛刺串信号,输出时钟毛刺串信号。2.根据权利要求1所述的时钟毛刺串生成方法,其特征在于,所述时钟生成指令至少包括时钟幅度和频率信号;所述根据所述时钟生成指令,生成时钟信号,包括:响应于所述时钟幅度,生成具有第一电平值的第一信号和具有第二电平值的第二信号;其中,所述第一电平值小于第二电平值,所述第二电平值与第一电平值之间的差值等于所述时钟幅度;基于所述频率信号,交替切换所述第一信号和所述第二信号,生成所述时钟信号。3.根据权利要求1所述的时钟毛刺串生成方法,其特征在于,所述毛刺串生成指令还包括数字信号的采样率;不同信号采样周期的时长相同或不同;所述在所述多个信号采样周期中采集多个数字信号,得到多路数字信号,包括:根据所述采样率,分别在每个信号采样周期采集一路数字信号,得到所述多路数字信号;其中,不同信号采样周期采集的数字信号相同或不同;对应地,所述对所述多路数字信号进行数模转换,得到毛刺串信号,包括:依次对每一信号采样周期采集的数字信号进行数模转换,得到连续的毛刺串信号。4.根据权利要求3所述的时钟毛刺串生成方法,其特征在于,所述毛刺串生成指令还包括毛刺数量;所述信号采样周期的数量与毛刺数量相同。5.根据权利要求1至4任一项所述的时钟毛刺串生成方法,其特征在于,所述根据所述时钟信号和所述毛刺串信号,输出时钟毛刺串信号,包括:控制所述时钟信号的电平值为预设电平值;对具有所述预设电平值的时钟信号和所述毛刺串信号进行相加处理,输出相加后的第一输出信号;响应于所述毛刺串信号输出结束,控制所述毛刺串信号的电平值为预设电平值;对具有所述预设电平值的毛刺串信号和所述时钟信号进行相加处理,输出相加后的第二输出信号;将连续的第一输出信号和第二输出信号,确定为所述时钟毛刺串信号。6.一种时钟毛刺串生成系统,其特征在于,所述系统至少包括逻辑芯片、时钟生成器、毛刺串生成器和加法器;所述逻辑芯片,用于响应于时钟生成信号,生成时钟生成指令和毛刺串生成指令;所述毛刺串生成指令至少包括毛刺串注入...
【专利技术属性】
技术研发人员:于世帅,
申请(专利权)人:深圳市纽创信安科技开发有限公司,
类型:发明
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。