一种宽带频率合成模块制造技术

技术编号:39427733 阅读:12 留言:0更新日期:2023-11-19 16:13
本发明专利技术公开了一种宽带频率合成模块,属于通信技术领域,包括混频器M1、滤波器F1、混频器M2、滤波器F2、混频器M3、时钟分频器、分频器D1、锁相环PLL1、数字频率合成器DDS、锁相环PLL2、压控振荡器VCO、分频器D2、射频开关K1、射频开关K2、滤波及电平补偿电路和衰减电路,解决了通过一路中频输入信号和一路时钟信号来产生3路不同频率的射频信号的技术问题,可以产生多路信号,频率合成的精度高,可以实现多频率范围覆盖、灵活控制,使用集成VCO的锁相环,减少了外部元件的数量,简化了电路设计和调试过程,提高了系统的可靠性和性能稳定性,并其具有能够产生高稳定性的本振源的优点。有能够产生高稳定性的本振源的优点。有能够产生高稳定性的本振源的优点。

【技术实现步骤摘要】
一种宽带频率合成模块


[0001]本专利技术属于通信
,特别涉及一种宽带频率合成模块。

技术介绍

[0002]宽带频率合成技术在现代电子和通信系统中扮演着重要的角色。频率合成器用于生成高稳定性的时钟信号或频率合成输出,广泛应用于无线通信、雷达系统、卫星通信、数据传输等领域。
[0003]传统的宽带频率合成技术通常使用锁相环(PLL)和压控振荡器(VCO)的组合来实现频率合成。PLL可以实现对输入参考信号进行频率合成和稳定锁定,而VCO作为核心振荡器则提供宽范围的可调频率输出。
[0004]对于多路宽带频率的合成技术,传统方案多采用多路独立的PLL和VCO来产生多路信号,这样会增加整个系统的复杂性和成本,并且需要占用更多的板卡空间。

技术实现思路

[0005]本专利技术的目的是提供一种宽带频率合成模块,解决了通过一路中频输入信号和一路时钟信号来产生3路不同频率的射频信号的技术问题。
[0006]为实现上述目的,本专利技术采用以下技术方案:
[0007]一种宽带频率合成模块,包括混频器M1、滤波器F1、混频器M2、滤波器F2、混频器M3、时钟分频器、分频器D1、锁相环PLL1、数字频率合成器DDS、锁相环PLL2、压控振荡器VCO、分频器D2、射频开关K1、射频开关K2、滤波及电平补偿电路和衰减电路,混频器M1连接外部中频输入信号;
[0008]滤波及电平补偿电路用于对射频开关K1、射频开关K2和混频器M3输入的信号进行滤波和电平调整,使输出信号具有稳定的幅度
[0009]混频器M1还连接滤波器F1,滤波器F1连接混频器M2,混频器M2连接滤波器F2,滤波器F2连接混频器M3,混频器M3连接滤波及电平补偿电路,滤波及电平补偿电路连接衰减电路,衰减电路对外输出射频信号;
[0010]时钟分频器连接外部时钟信号;
[0011]时钟分频器还连接锁相环PLL3,锁相环PLL3连接混频器M2;
[0012]时钟分频器还锁相环PLL1,锁相环PLL1连接分频器D1,分频器D1连接混频器M1;
[0013]锁相环PLL1还连接数字频率合成器DDS,数字频率合成器DDS连接射频开关K1的射频输入端口,射频开关K1的一个射频输出端口连接锁相环PLL2、另一个射频输出端口连接滤波及电平补偿电路;
[0014]锁相环PLL2连接压控振荡器VCO,压控振荡器VCO为锁相环PLL2提供控制用的反馈信号,压控振荡器VCO连接分频器D2,分频器D2连接射频开关K2的射频输入端口,射频开关K2的一个射频输出端口连接混频器M3、另一个射频输出端口连接滤波及电平补偿电路。
[0015]优选的,所述压控振荡器VCO的型号为HMC586、所述时钟分频器的型号为
CDCLVC1104,所述数字频率合成器DDS的型号为AD9914。
[0016]优选的,所述所述分频器D1位4分频器,所述分频器D2为具有1分频、2分频和4分频的分频器。
[0017]优选的,所述锁相环PLL1和所述锁相环PLL3均为集成VCO的锁相环。
[0018]优选的,所述锁相环PLL1位3200M锁相环,所述锁相环PLL3为6000M锁相环。
[0019]本专利技术所述的一种宽带频率合成模块,解决了通过一路中频输入信号和一路时钟信号来产生3路不同频率的射频信号的技术问题,本专利技术可以产生多路信号,频率合成的精度高,可以实现多频率范围覆盖、灵活控制,使用集成VCO的锁相环,减少了外部元件的数量,简化了电路设计和调试过程,提高了系统的可靠性和性能稳定性,并其具有能够产生高稳定性的本振源的优点。
附图说明
[0020]图1是本专利技术的原理图方框图。
具体实施方式
[0021]如图1所示的一种宽带频率合成模块,包括混频器M1、滤波器F1、混频器M2、滤波器F2、混频器M3、时钟分频器、分频器D1、锁相环PLL1、数字频率合成器DDS、锁相环PLL2、压控振荡器VCO、分频器D2、射频开关K1、射频开关K2、滤波及电平补偿电路和衰减电路,混频器M1连接外部中频输入信号;
[0022]滤波及电平补偿电路用于对射频开关K1、射频开关K2和混频器M3输入的信号进行滤波和电平调整,使输出信号具有稳定的幅度;
[0023]混频器M1还连接滤波器F1,滤波器F1连接混频器M2,混频器M2连接滤波器F2,滤波器F2连接混频器M3,混频器M3连接滤波及电平补偿电路,滤波及电平补偿电路连接衰减电路,衰减电路对外输出射频信号;
[0024]时钟分频器连接外部时钟信号;
[0025]时钟分频器还连接锁相环PLL3,锁相环PLL3连接混频器M2;
[0026]时钟分频器还锁相环PLL1,锁相环PLL1连接分频器D1,分频器D1连接混频器M1;
[0027]所述所述分频器D1位4分频器,所述分频器D2为具有1分频、2分频和4分频的分频器,即1/2/3分频器。
[0028]锁相环PLL1还连接数字频率合成器DDS,数字频率合成器DDS连接射频开关K1的射频输入端口,射频开关K1的一个射频输出端口连接锁相环PLL2、另一个射频输出端口连接滤波及电平补偿电路;
[0029]锁相环PLL2连接压控振荡器VCO,压控振荡器VCO为锁相环PLL2提供控制用的反馈信号,压控振荡器VCO连接分频器D2,分频器D2连接射频开关K2的射频输入端口,射频开关K2的一个射频输出端口连接混频器M3、另一个射频输出端口连接滤波及电平补偿电路。
[0030]所述锁相环PLL1位3200M锁相环,所述锁相环PLL3为6000M锁相环,所述锁相环PLL1和所述锁相环PLL3均为集成VCO的锁相环。
[0031]所述压控振荡器VCO的型号为HMC586、所述时钟分频器的型号为CDCLVC1104,所述数字频率合成器DDS的型号为AD9914。
[0032]本专利技术可以产生三路信号,本实施例中这三路信号为1MHz

1GHz频点/FM/AM信号、1GHz

6GHz频点/TFM信号、30MHz

2.8HzlQ调制信号。
[0033]1MHz

1GHz频点/FM/AM信号通过数字频率合成器DDS自身产生的相关频点和调制信号产生,具体信号通道为:时钟分频器产生的信号通过锁相环PLL1(3200M锁相环)输出3.2GHz的信号,3.2GHz的信号传送给数字频率合成器DDS,数字频率合成器DDS根据自身产生的相关频点和调制信号产生1MHz

1GHz频点/FM/AM信号,并通过射频开关K1进行控制输出,1MHz

1GHz频点/FM/AM信号最终经过滤波及电平补偿电路和衰减电路的调理后对外输出。
[0034]本实施例中,1MHz

1GHz频点/FM/AM信号使用数字频率合成器DDS产生频率可调的信号,可以实本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种宽带频率合成模块,其特征在于:包括混频器M1、滤波器F1、混频器M2、滤波器F2、混频器M3、时钟分频器、分频器D1、锁相环PLL1、数字频率合成器DDS、锁相环PLL2、压控振荡器VCO、分频器D2、射频开关K1、射频开关K2、滤波及电平补偿电路和衰减电路,混频器M1连接外部中频输入信号;滤波及电平补偿电路用于对射频开关K1、射频开关K2和混频器M3输入的信号进行滤波和电平调整,使输出信号具有稳定的幅度;混频器M1还连接滤波器F1,滤波器F1连接混频器M2,混频器M2连接滤波器F2,滤波器F2连接混频器M3,混频器M3连接滤波及电平补偿电路,滤波及电平补偿电路连接衰减电路,衰减电路对外输出射频信号;时钟分频器连接外部时钟信号;时钟分频器还连接锁相环PLL3,锁相环PLL3连接混频器M2;时钟分频器还锁相环PLL1,锁相环PLL1连接分频器D1,分频器D1连接混频器M1;锁相环PLL1还连接数字频率合成器DDS,数字频率合成器DDS连接射频开关K1的射频输入端口,射频开关K1的一个射频输...

【专利技术属性】
技术研发人员:丰国栋桑明华张根喜
申请(专利权)人:南京威翔科技有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1