扫描驱动电路以及显示面板制造技术

技术编号:39424903 阅读:9 留言:0更新日期:2023-11-19 16:12
本发明专利技术涉及显示面板领域,提供一种扫描驱动电路以及显示面板,其中,扫描驱动电路包括多级移位寄存器单元和一时序控制器,其中,每一级移位寄存器单元包括10或11个晶体管以及2个电容,时序控制器包括三条时序控制信号线。本发明专利技术的扫描驱动电路以及显示面板,通过提供新的移位寄存器单元电路,增加元器件数量,使得在显示面板制程波动、集成电路电源讯号噪声和长时间操作等情况下,加强移位寄存器单元输出信号波形的稳定性,提升移位寄存器单元电路的容忍度,增加显示面板的信赖性。增加显示面板的信赖性。增加显示面板的信赖性。

【技术实现步骤摘要】
扫描驱动电路以及显示面板


[0001]本专利技术涉及显示面板领域,具体地说,涉及一种扫描驱动电路以及显示面板


技术介绍

[0002]显示面板包括像素阵列以及控制像素阵列的扫描驱动电路和发光驱动电路,显示面板采用逐行扫描的显示方式,其中,扫描驱动电路用于产生扫描信号,使每一行像素依次导通

[0003]扫描驱动电路中包括多个级联的移位寄存器单元,其中每一级移位寄存器单元的电路通常主要由数个晶体管构成,通过向电路输入时钟信号以及起始脉冲信号,在输出端输出扫描信号

[0004]美国专利
US10019930B2
提供了一种扫描电路,如图1所示,图1示出现有技术的移位寄存器单元的电路图

此电路中,由于电路中的元器件较少,并且在输出端
VOUT
输出高电平时,
N1

节点并非皆有电压源保持高电平以关闭
T8

,导致当显示面板制程波动
、IC
电源讯号噪声和长时间操作等情况下,该电路的容忍度较低,信赖性不足

[0005]需要说明的是,在上述
技术介绍
部分公开的信息仅用于加强对本专利技术的背景的理解,因此可以包括不构成对本领域普通技术人员已知的现有技术的信息


技术实现思路

[0006]有鉴于此,本专利技术提供一种扫描驱动电路以及显示面板,以至少解决上述问题

[0007]本专利技术的一个方面提供一种扫描驱动电路,包括多级移位寄存器单元,所述移位寄存器单元包括:
[0008]第一晶体管,所述第一晶体管的第一极连接于第三节点,第二极连接于信号输入端,栅极连接于第三时序控制端;
[0009]第二晶体管,所述第二晶体管的第一极连接于第一电源,第二极连接于所述第三节点,栅极连接于第一时序控制端;
[0010]第三晶体管,所述第三晶体管的第一极连接于所述第三时序控制端,第二极连接于第一节点,栅极连接于所述第三节点;
[0011]第四晶体管,所述第四晶体管的第一极连接于所述第三节点,第二极连接于第二节点,栅极连接于第二电源;
[0012]第五晶体管,所述第五晶体管的第一极连接于所述第一电源,栅极连接于第二时序控制端;
[0013]第六晶体管,所述第六晶体管的第一极连接于所述第五晶体管的第二极,第二极连接于所述第二节点,栅极连接于所述第一节点;
[0014]第七晶体管,所述第七晶体管的第二极连接于所述第二电源,栅极连接于所述第一时序控制端;
[0015]第八晶体管,所述第八晶体管的第一极连接于所述第一节点,第二极连接于所述
第二电源,栅极连接于所述第三时序控制端;
[0016]第九晶体管,所述第九晶体管的第一极连接于所述第一电源,第二极连接于信号输出端,栅极连接于所述第一节点;
[0017]第十晶体管,所述第十晶体管的第一极连接于所述信号输出端,第二极连接于所述第二时序控制端,栅极连接于所述第二节点;
[0018]第一电容,所述第一电容的第一极连接于所述第一电源,第二极连接于所述第一节点;
[0019]第二电容,所述第二电容的第一极连接于所述第二节点,第二极连接于所述信号输出端

[0020]在一些实施例中,所述第七晶体管的第一极连接于所述第一节点

[0021]在一些实施例中,所述移位寄存器单元还包括:
[0022]第十一晶体管,所述第十一晶体管的第一极连接于所述第一节点,第二极连接于所述第七晶体管的第一极,栅极连接于所述第一节点

[0023]在一些实施例中,所述扫描驱动电路还包括一时序控制器,所述时序控制器包括第一时序控制信号线

第二时序控制信号线和第三时序控制信号线

[0024]在一些实施例中,所述第一时序控制信号线用于输出第一时序控制信号;所述第二时序控制信号线用于输出第二时序控制信号;所述第三时序控制信号线用于输出第三时序控制信号

[0025]在一些实施例中,所述第一时序控制信号

所述第二时序控制信号和所述第三时序控制信号为输出频率相同

连续低电位占周期
1/3
的方波信号

[0026]在一些实施例中,所述移位寄存器单元用于在所述第一时序控制信号

所述第二时序控制信号和所述第三时序控制信号的控制下对接受自所述信号输入端的信号进行延时处理,处理后的信号由所述信号输出端输出

[0027]在一些实施例中,上一级所述移位寄存器单元输出一扫描信号至下一级所述移位寄存器单元,最后一级所述移位寄存器单元输出一扫描信号

[0028]在一些实施例中,在第
3N
‑2级所述移位寄存器单元中,所述第一时序控制端连接于所述第一时序控制信号线,所述第二时序控制端连接于所述第二时序控制信号线,所述第三时序控制端连接于所述第三时序控制信号线,其中,
N
为正整数

[0029]在一些实施例中,在第
3N
‑1级所述移位寄存器单元中,所述第一时序控制端连接于所述第三时序控制信号线,所述第二时序控制端连接于所述第一时序控制信号线,所述第三时序控制端连接于所述第二时序控制信号线,其中,
N
为正整数

[0030]在一些实施例中,在第
3N
级所述移位寄存器单元中,所述第一时序控制端连接于所述第二时序控制信号线,所述第二时序控制端连接于所述第三时序控制信号线,所述第三时序控制端连接于所述第一时序控制信号线,其中,
N
为正整数

[0031]在一些实施例中,所述第一晶体管至所述第十一晶体管均为
P

MOS


[0032]本专利技术的另一个方面还提供一种显示面板,其特征在于,包括上述任一项所述的扫描驱动电路

[0033]本专利技术与现有技术相比的有益效果至少包括:
[0034]本专利技术的扫描驱动电路以及显示面板,通过提供新的移位寄存器单元电路,增加
元器件数量,使得在显示面板制程波动

集成电路电源讯号噪声和长时间操作等情况下,加强移位寄存器单元输出信号波形的稳定性,提升移位寄存器单元电路的容忍度,增加显示面板的信赖性

[0035]应当理解的是,以上的一般描述和后文的细节描述仅是示例性和解释性的,并不能限制本专利技术

附图说明
[0036]此处的附图被并入说明书中并构成本说明书的一部分,示出了符合本专利技术的实施例,并与说明书一起用于解释本专利技术的原理

显而易见地,下面描述中的附图仅仅是本专利技术的一些实施例,对于本领域普通技术人本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.
一种扫描驱动电路,其特征在于,包括多级移位寄存器单元,所述移位寄存器单元包括:第一晶体管,所述第一晶体管的第一极连接于第三节点,第二极连接于信号输入端,栅极连接于第三时序控制端;第二晶体管,所述第二晶体管的第一极连接于第一电源,第二极连接于所述第三节点,栅极连接于第一时序控制端;第三晶体管,所述第三晶体管的第一极连接于所述第三时序控制端,第二极连接于第一节点,栅极连接于所述第三节点;第四晶体管,所述第四晶体管的第一极连接于所述第三节点,第二极连接于第二节点,栅极连接于第二电源;第五晶体管,所述第五晶体管的第一极连接于所述第一电源,栅极连接于第二时序控制端;第六晶体管,所述第六晶体管的第一极连接于所述第五晶体管的第二极,第二极连接于所述第二节点,栅极连接于所述第一节点;第七晶体管,所述第七晶体管的第二极连接于所述第二电源,栅极连接于所述第一时序控制端;第八晶体管,所述第八晶体管的第一极连接于所述第一节点,第二极连接于所述第二电源,栅极连接于所述第三时序控制端;第九晶体管,所述第九晶体管的第一极连接于所述第一电源,第二极连接于信号输出端,栅极连接于所述第一节点;第十晶体管,所述第十晶体管的第一极连接于所述信号输出端,第二极连接于所述第二时序控制端,栅极连接于所述第二节点;第一电容,所述第一电容的第一极连接于所述第一电源,第二极连接于所述第一节点;第二电容,所述第二电容的第一极连接于所述第二节点,第二极连接于所述信号输出端
。2.
根据权利要求1所述的扫描驱动电路,其特征在于,所述第七晶体管的第一极连接于所述第一节点
。3.
根据权利要求1所述的扫描驱动电路,其特征在于,所述移位寄存器单元还包括:第十一晶体管,所述第十一晶体管的第一极连接于所述第一节点,第二极连接于所述第七晶体管的第一极,栅极连接于所述第一节点
。4.
根据权利要求2或3所述的扫描驱动电路,其特征在于,还包括一时序控制器,所述时序控制器包括第一时序控制信号线

第二时序控制信号线和第三时序控制信号线
。5.
根据权利要求4所述的扫描驱动电路,其特征在于,所述第一时序控制信号线用于输出第一时序控制信号;所述第二时序控制信号线用于输出第二时序控制信号;所述第三时序控制信号线用于输出第三时序控制信号
。6.
根据权利要求5所述的扫...

【专利技术属性】
技术研发人员:曾迎祥肖丽娜王琦刘杰
申请(专利权)人:上海和辉光电股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1