一种降低待机功耗的电路制造技术

技术编号:38977299 阅读:9 留言:0更新日期:2023-10-03 22:12
本实用新型专利技术涉及一种LCD控制电路,具体说是实现唤醒、待机切换的降低待机功耗的电路。它包括电源VCC和开关芯片U1,电源VCC与开关芯片U1适配连接,电源VCC经过开关芯片U1形成VCC_LCD,为LCD屏幕提供电能,开关芯片U1适配连接有使能电路,使能电路向开关芯片U1发送使能信号。其特点是,使能电路包括电源VDD,电源VDD与使能电路的输出端间有高电平电路和低电平电路,高电平电路和低电平电路均有按键,按下高电平电路的按键,使能电路的输出端输出高电平使能EN_高,VCC与VCC_LCD形成通路,LCD屏幕得电处于工作状态,按下低电平电路的按键,使能电路的输出端输出低电平使能EN_低,VCC与VCC_LCD形成断路,LCD屏幕失电处于待机状态。该电路的待机功耗较低。该电路的待机功耗较低。该电路的待机功耗较低。

【技术实现步骤摘要】
一种降低待机功耗的电路


[0001]本技术涉及一种LCD控制电路,具体说是实现唤醒、待机切换的降低待机功耗的电路。

技术介绍

[0002]目前,传统的唤醒、待机切换的LCD控制电路包括电源VCC和开关芯片U1,电源VCC与开关芯片U1适配连接,电源VCC经过开关芯片U1形成VCC_LCD,为LCD屏幕提供电能,开关芯片U1适配连接有MCU,MCU向开关芯片U1发送使能信号,用于控制电源VCC与VCC_LCD是否形成通路。这种控制电路利用MCU控制开关芯片U1是否通断,MCU在待机时会消耗电能,导致电路的待机功耗较高。

技术实现思路

[0003]本技术要解决的技术问题是提供一种降低待机功耗的电路,该电路的待机功耗较低。
[0004]为解决上述问题,提供以下技术方案:
[0005]本技术的降低待机功耗的电路包括电源VCC和开关芯片U1,电源VCC与开关芯片U1适配连接,电源VCC经过开关芯片U1形成VCC_LCD,为LCD屏幕提供电能,开关芯片U1适配连接有使能电路,使能电路向开关芯片U1发送使能信号,用于控制电源VCC与VCC_LCD是否形成通路。其特点是,所述使能电路包括电源VDD,电源VDD与使能电路的输出端间有高电平电路和低电平电路,高电平电路和低电平电路均有按键,按下高电平电路的按键,使能电路的输出端输出高电平使能EN_高,VCC与VCC_LCD形成通路,LCD屏幕得电处于工作状态,按下低电平电路的按键,使能电路的输出端输出低电平使能EN_低,VCC与VCC_LCD形成断路,LCD屏幕失电处于待机状态。
[0006]所述高电平电路包括第一电阻、第二电阻、PMOS管、二极管和按键,所述电源VDD与第一电阻的一端和PMOS管的源级相连,第一电阻的另一端与PMOS管的栅极和第二电阻的一端相连,第二电阻的另一端与二极管的正极相连,二极管的负极与按键的一头相连,按键的另一头接地。所述PMOS管的漏级即与所述使能电路的输出端OUT相连。
[0007]所述低电平电路的前端结构与高电平电路的结构相同,低电平电路的PMOS管的漏级与反相器INV的输入端相连,反相器的输出端与所述使能电路的输出端OUT相连。
[0008]所述开关芯片U1型号为DIO7553ST6,开关芯片U1的1脚接所述电源VCC,开关芯片U1的6脚输出所述VCC_LCD,开关芯片U1的3脚接使能电路的输出端。
[0009]所述开关芯片U1的1脚通过电容C1接地
[0010]所述开关芯片U1的3脚通过电阻R1接地。
[0011]采取以上方案,具有以下优点:
[0012]由于本技术的降低待机功耗的电路的电源VDD与使能电路的输出端间有高电平电路和低电平电路,高电平电路和低电平电路均有按键,按下高电平电路的按键,使能电
路的输出端输出高电平使能EN_高,VCC与VCC_LCD形成通路,LCD屏幕得电处于工作状态,按下低电平电路的按键,使能电路的输出端输出低电平使能EN_低,VCC与VCC_LCD形成关断,LCD屏幕失电处于待机状态。这种电路利用按键实现待机与正常工作的切换,无需使用MCU控制,从而避免了待机时,MCU产生的功耗,使得电路的待机功耗较低。
附图说明
[0013]图1是本技术的降低待机功耗的电路的电路图;
[0014]图2是本技术的降低待机功耗的电路中使能电路的电路图。
具体实施方式
[0015]以下结合附图1和2对本技术作进一步详细描述。
[0016]如图1所示,本技术的降低待机功耗的电路包括电源VCC和开关芯片U1。开关芯片U1型号为DIO7553ST6,开关芯片U1的1脚为电源输入引脚,与电源VCC相连,开关芯片U1的1脚通过电容C1接地,利用电容C1进行滤波整形,确保输入电源稳定。开关芯片U1的6脚为电源输出脚,输出VCC_LCD。开关芯片U1的3脚为使能接收脚,与使能电路的输出端相连,且开关芯片U1的3脚通过电阻R1接地。开关芯片U1采用2脚为接地脚,接GND。开关芯片U1的5脚为阈值电流脚,通过电阻R2接地。开关芯片U1的4脚故障反馈信号脚,形成FAULT信号。电源VCC经过开关芯片U1形成VCC_LCD,为LCD屏幕提供电能。
[0017]使能电路包括电源VDD,电源VDD与使能电路的输出端间有高电平电路1和低电平电路2。高电平电路1包括第一电阻R3、第二电阻R4、PMOS管Q1、二极管D1和按键SW1,电源VDD与第一电阻R3的一端和PMOS管Q1的源级相连,第一电阻R3的另一端与PMOS管Q1的栅极和第二电阻R4的一端相连,第二电阻R4的另一端与二极管D1的正极相连,二极管D1的负极与按键SW1的一头相连,按键SW1的另一头接地。PMOS管Q1的漏级即与使能电路的输出端OUT相连。按下按键SW1,VDD通过第一电阻R3、第二电阻R4、二极管D1和按键SW1到地,形成通路,PMOS管Q1的栅极电压下降,PMOS管Q1的源极电压不变,PMOS管Q1导通,VDD通过PMOS管Q1形成高电平使能EN_高,高电平使能EN_高通过使能电路的输出端OUT和U1的3脚进入芯片U1,VCC与VCC_LCD形成通路,LCD屏幕得电进入工作状态。松开按键SW1,没有其它指令,芯片U1始终处于导通状态,LCD屏幕正常工作。
[0018]低电平电路2包括第一电阻R5、第二电阻R6、PMOS管Q2、二极管D2和按键SW2,电源VDD与第一电阻R5的一端和PMOS管Q2的源级相连,第一电阻R5的另一端与PMOS管Q2的栅极和第二电阻R6的一端相连,第二电阻R6的另一端与二极管D2的正极相连,二极管D2的负极与按键SW2的一头相连,按键SW2的另一头接地。PMOS管Q2的漏级即与反相器INV的输入端相连,反相器INV的输出端与使能电路的输出端OUT相连。按下按键SW2,VDD通过第一电阻R5、第二电阻R6、二极管D2和按键SW2到地,形成通路,2MOS管Q2的栅极电压下降,PMOS管Q2的源极电压不变,PMOS管Q2导通,VDD通过PMOS管Q2形成高电平信号,高电平信号经过反相器INV变成高电平使能EN_低,高电平使能EN_低通过使能电路的输出端OUT和U1的3脚进入芯片U1,VCC与VCC_LCD形成断路,LCD屏幕失电进入待机状态。松开按键SW2,没有其它指令,芯片U2始终处于断路状态,LCD待机。
[0019]PMOS管Q1和PMOS管Q2在未导通时,电源VDD与地为断路,从而不会消耗电能,节约
能耗。本实施例中电源VDD为锂电池。
[0020]本技术的降低待机功耗的电路适用于培训室的监控电路,当有学员培训时,按下按键SW1,使LCD处于工作状态,从而呈现监控画面。当无学员培训时,按下按键SW2,使LCD处于待机状态,大大降低待机功耗。
本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种降低待机功耗的电路,包括电源VCC和开关芯片U1,电源VCC与开关芯片U1适配连接,电源VCC经过开关芯片U1形成VCC_LCD,为LCD屏幕提供电能,开关芯片U1适配连接有使能电路,使能电路向开关芯片U1发送使能信号,用于控制电源VCC与VCC_LCD是否形成通路;其特征在于,所述使能电路包括电源VDD,电源VDD与使能电路的输出端间有高电平电路和低电平电路,高电平电路和低电平电路均有按键,按下高电平电路的按键,使能电路的输出端输出高电平使能EN_高,VCC与VCC_LCD形成通路,LCD屏幕得电处于工作状态,按下低电平电路的按键,使能电路的输出端输出低电平使能EN_低,VCC与VCC_LCD形成断路,LCD屏幕失电处于待机状态。2.如权利要求1所述的降低待机功耗的电路,其特征在于,所述高电平电路包括第一电阻、第二电阻、PMOS管、二极管和按键,所述电源VDD与第一电阻的一端和PMOS管的源级相连,第...

【专利技术属性】
技术研发人员:严曙松季明达
申请(专利权)人:无锡天任电子有限公司
类型:新型
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1