源极驱动器及其操作方法技术

技术编号:38717472 阅读:15 留言:0更新日期:2023-09-08 15:00
本发明专利技术公开一种源极驱动器及其操作方法。所述源极驱动器包括斩波电路及源极驱动电路,斩波电路接收帧串流包括的第一子像素与第二子像素,二者在空间或时间上相邻。斩波电路将第一子像素的原灰阶数据加上第一值作为第一子像素新灰阶数据,并将第二子像素的原灰阶数据减去第二值作为第二子像素新灰阶数据。源极驱动电路将第一子像素新灰阶数据的第一部分位转换为第一高电压与第一低电压,并将第二子像素新灰阶数据的第一部分位转换为第二高电压与第二低电压,所述四个电压位于无电压极性区分的电压范围。源极驱动电路依据第一高电压与第一低电压获得第一子像素对应的第一驱动电压并依据第二高电压与第二低电压获得第二子像素对应的第二驱动电压。子像素对应的第二驱动电压。子像素对应的第二驱动电压。

【技术实现步骤摘要】
源极驱动器及其操作方法
[0001]本申请是申请日为2019年01月17日、申请号为201910044356.8、专利技术名称为“源极驱动器及其操作方法”的专利技术专利申请的分案申请。


[0002]本专利技术涉及一种显示装置,且特别涉及一种源极驱动器(source driver)及其操作方法。

技术介绍

[0003]为了使显示装置拥有更高阶的颜色深度,源极驱动器要能够处理更多的数据位。差动差分放大器(differential difference amplifier,简称为DDA)常常被应用于高数据位数量的源极驱动器中,以便减少数字模拟转换器(digital to analog converter,简称为DAC)的电路面积。
[0004]图1是一种源极驱动器100的电路方块(circuit block)示意图。在此假设源极驱动器100可以处理8位灰阶数据(子像素数据)Din。源极驱动器100包括电平移位器(level shifter)130、DAC 110以及DDA 120。在源极驱动器100中,灰阶数据Din的一部分位(例如8位中的6位)(数字码D1)通过电平移位器130被提供给DAC 110,而此灰阶数据Din的另一部分位(例如8位中的2位)(数字码D2)通过电平移位器130被提供给DDA 120。DAC 110可以将灰阶数据Din中的这6位数据(数字码D1)转换为对应高电压VH与对应低电压VL。
[0005]DDA 120可以依据灰阶数据Din中的这2位数据(数字码D2)而在对应高电压VH与对应低电压VL之间内插出相关于灰阶数据Din的驱动电压Vout。这个驱动电压Vout将被传送到显示面板10的一条数据线(源极线)。当不同数字码D2输入DDA 120时,理想上DDA 120所输出的驱动电压Vout应该具有线性特性。然而,DDA电路所输出的内插电压往往是非线性的。由DDA 120输出的内插电压(驱动电压Vout)的非线性可能容易导致视效上的伽马色阶(gamma color level)不顺。

技术实现思路

[0006]本专利技术提供一种源极驱动器及其操作方法,以改善显示质量。
[0007]本专利技术的一实施例提供一种源极驱动器。所述源极驱动器包括斩波(chopper)电路以及源极驱动电路。斩波电路用以接收帧串流(frame stream)。帧串流包括第一子像素的原灰阶数据与第二子像素的原灰阶数据。第一子像素与第二子像素在时间上或在空间上相邻。斩波电路还用以将第一子像素的原灰阶数据加上第一值作为第一子像素的新灰阶数据。斩波电路将第二子像素的原灰阶数据减去第二值作为第二子像素的新灰阶数据。其中,第一值与第二值均为正值或均为负值。源极驱动电路用以接收第一子像素的新灰阶数据和第二子像素的新灰阶数据。源极驱动电路根据第一子像素的新灰阶数据产生第一子像素的第一驱动电压,以及根据第二子像素的新灰阶数据产生第二子像素的第二驱动电压。
[0008]本专利技术的一实施例提供一种源极驱动器的操作方法。所述操作方法包括:由斩波
电路接收帧串流,其中帧串流包括第一子像素的原灰阶数据与第二子像素的原灰阶数据,第一子像素与第二子像素在时间上或在空间上相邻;由斩波电路将第一子像素的原灰阶数据加上第一值作为第一子像素的新灰阶数据;由斩波电路将第二子像素的原灰阶数据减去第二值作为第二子像素的新灰阶数据,其中第一值与第二值均为正值或均为负值;由源极驱动电路依据第一子像素的新灰阶数据产生第一驱动电压;以及由源极驱动电路根据第二子像素的新灰阶数据产生第二驱动电压。
[0009]基于上述,本专利技术诸实施例所述源极驱动器及其操作方法分别对在时间上(和/或是在空间上)相邻的两组灰阶数据进行调增与调减,以便抵销源极驱动电路所造成非线性误差。在视觉效果上,所述非线性误差可以被有效抵销,因此所述源极驱动器可以改善面板显示质量。
[0010]为让本专利技术的上述特征和优点能更明显易懂,下文特举实施例,并配合附图作详细说明如下。
附图说明
[0011]图1是一种源极驱动器的电路方块(circuit block)示意图。
[0012]图2绘示了图1所示差动差分放大器所输出的驱动电压的特性曲线示意图。
[0013]图3是依照本专利技术的一实施例的一种源极驱动器的电路方块示意图。
[0014]图4是依照本专利技术的一实施例所绘示一种源极驱动器的操作方法的流程示意图。
[0015]图5绘示了图3所示源极运算放大器电路所输出的驱动电压的特性曲线示意图。
[0016]图6是依照本专利技术一实施例所绘示在帧串流中的所述新灰阶数据的第二部分位与实际特性曲线的示意图。
[0017]图7是依照本专利技术另一实施例所绘示在帧串流中的所述新灰阶数据的第二部分位与实际特性曲线的示意图。
[0018]图8是依照本专利技术又一实施例所绘示在帧串流中的所述新灰阶数据的第二部分位与实际特性曲线的示意图。
[0019]图9是依照本专利技术一实施例所绘示在时间上相邻的两个帧的示意图。
[0020]图10是依照本专利技术另一实施例所绘示在时间上相邻的两个帧的示意图。
[0021]图11是依照本专利技术另一实施例所绘示在时间上相邻的两个帧的示意图。
[0022]图12是依照本专利技术另一实施例所绘示在时间上相邻的两个帧的示意图。
[0023]图13是依照本专利技术另一实施例所绘示在时间上相邻的两个帧的示意图。
[0024]图14是依照本专利技术另一实施例所绘示在时间上相邻的两个帧的示意图。
[0025]图15是依照本专利技术另一实施例所绘示在时间上相邻的两个帧的示意图。
[0026]图16是依照本专利技术另一实施例所绘示在时间上相邻的两个帧的示意图。
[0027]图17、图18与图19是依照本专利技术不同实施例所绘示在时间上相邻的两个帧的示意图。
[0028]图20是依照本专利技术又一实施例所绘示在时间上相邻的五个帧的示意图。
[0029]图21是依照本专利技术再一实施例所绘示一个帧的不同子像素的示意图。
[0030]图22是依照本专利技术更一实施例所绘示一个帧的不同子像素的示意图。
[0031]图23绘示了图3所示源极运算放大器电路所输出的驱动电压的特性曲线示意图。
[0032]【符号说明】
[0033]10:显示面板
[0034]100:源极驱动器
[0035]110:数字模拟转换器(DAC)
[0036]120:差动差分放大器(DDA)
[0037]201、202:特性曲线
[0038]300:源极驱动器
[0039]310:斩波电路
[0040]320:源极驱动电路
[0041]501、502、2301、2302:特性曲线
[0042]A、B、B

、C、C

、D、D

、E、E

、F、F

、G:本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种源极驱动器,其特征在于,该源极驱动器包括:斩波电路,用以接收帧串流,其中该帧串流包括第一子像素的原灰阶数据与第二子像素的原灰阶数据,该第一子像素与该第二子像素分别是在第一帧与第二帧中相同位置的两个子像素或分别是在相同帧中位置相邻的两个子像素,该斩波电路还用以将该第一子像素的该原灰阶数据加上第一值作为该第一子像素的新灰阶数据,以及将该第二子像素的该原灰阶数据减去第二值作为该第二子像素的新灰阶数据,其中该第一值与该第二值均为正值或均为负值;以及源极驱动电路,包括:数字模拟转换电路,具有输入端耦接至该斩波电路的输出端,用以将该第一子像素的该新灰阶数据的第一部分位转换为第一高电压与第一低电压,以及将该第二子像素的该新灰阶数据的第一部分位转换为第二高电压与第二低电压,其中,该第一高电压、该第一低电压、该第二高电压和该第二低电压位于无电压极性区分的电压范围;以及源极运算放大器电路,耦接至该数字模拟转换电路,用以依据该第一高电压与该第一低电压去获得该第一子像素的该第一驱动电压,以及依据该第二高电压与该第二低电压去获得该第二子像素的该第二驱动电压,其中,该第一驱动电压与该第二驱动电压位于该无电压极性区分的电压范围。2.如权利要求1所述的源极驱动器,其特征在于,当该第一子像素与该第二子像素分别是在相同帧中位置相邻的两个子像素,该第一子像素与该第二子像素之间还存在至少一个子像素。3.如权利要求1所述的源极驱动器,其特征在于,该第一子像素在该第一帧中,该第二子像素在该第二帧中,第三子像素在第三帧中,第四子像素在第四帧中,该第一帧、该第二帧、该第三帧与该第四帧在时间上相邻,该第一子像素、该第二子像素、该第三子像素与该第四子像素在空间上位于相同位置,该斩波电路将该第三子像素的一原灰阶数据加上第三值作为该第三子像素的新灰阶数据,以及该斩波电路将该第四子像素的原灰阶数据减去第四值作为该第四子像素的新灰阶数据,其中该第三值与该第四值均为正值。4.如权利要求1所述的源极驱动器,其特征在于,该第一子像素在该第一帧中,该第二子像素在该第二帧中,第三子像素在第三帧中,第四子像素在第四帧中,该第一帧、该第二帧、该第三帧与该第四帧在时间上相邻,该第一子像素、该第二子像素、该第三子像素与该第四子像素在空间上位于相同位置,该斩波电路将该第三子像素的原灰阶数据减去第三值作为该第三子像素的新灰阶数据,以及该斩波电路将该第四子像素的原灰阶数据加上第四值作为该第四子像素的新灰阶数据,其中该第三值与该第四值均为正值。5.如权利要求1所述的源极驱动器,其特征在于,当该第一子像素与该第二子像素分别是在该第一帧中位置相邻的两个子像素,第三子像素与第四子像素位于第二帧中,该第一帧与该第二帧在时间上相邻,该第一子像素与该第三子像素在空间上具有相同位置,且该第二子像素与该第四子像素在空间上具有相同位置,该斩波电路将该第三子像素的原灰阶数据加上第三值作为该第三子像素的新灰阶数据,以及该斩波电路将该第四子像素的原灰阶数据减去第四值作为该第四子像素的新灰阶数据,其中该第三值与该第四值均为正值。6.如权利要求1所述的源极驱动器,其特征在于,该当该第一子像素与该第二子像素分别是在该第一帧中位置相邻的两个子像素,第三子像素与第四子像素位于第二帧中,该第
一帧与该第二帧在时间上相邻,该第一子像素与该第三子像素在空间上具有相同位置,该第二子像素与该第四子像素在空间上具有相同位置,该斩波电路将该第三子像素的原灰阶数据减去第三值作为该第三子像素的新灰阶数据,以及该斩波电路将该第四子像素的原灰阶数据加上第四值作为该第四子像素的新灰阶数据,其中该第三值与该第四值均为正值。7.如权利要求1所述的源极驱动器,其特征在于,该源极运算放大器电路用以依据该第一子像素的该新灰阶数据的第二部分位而藉由内插该第一高电压与该第一低电压来产生该第一驱动电压,以及还用以依据该第二子像素的该新灰阶数据的第二部分位而藉由内插该第二高电压与该第二低电压来产生该第二驱动电压。8.如权利要求7所述的源极驱动器,其特征在于,该第一子像素与该第二子像素中的任一个的该新灰阶数据的该第二部分位的位数量为n,以及该第一值与该第二值为2
(n

2)
。9.如权利要求1所述的源极驱动器,其特征在于,该第一值等于该第二值。10.如权利要求1所述的源极驱动器,其特征在于,该第一值不等于该第二值。11.如权利要求1所述的源极驱动器,其特征在于,该斩波电路将在第一帧中的所有子像素的原灰阶数据各自加上该第一值作为在该第一帧中的这些子像素的新灰阶数据,以及该斩波电路将在第二帧中的所有子像素的原灰阶数据各自减去该第二值作为在该第二帧中的这些子像素的新灰阶数据。12.如权利要求1所述的源极驱动器,其特征在于,该斩波电路将在相同帧中的奇数行与偶数行其中一个的所有子像素的原灰阶数据各自加上该第一值,以及该斩波电路将在该相同帧中的奇数与偶数行其中另一个的所有子像素的原灰阶数据各自减去该第二值。13.如权利要求1所述的源极驱动器,其特征在于,该斩波电路将在相同帧中的第4i

3行与第4i

2行的所有子像素的原灰阶数据各自加上该第一值,以及该斩波电路将在该相同帧中的第4i

1行与第4i行的所有子像素的原灰阶数据各自减去该第二值,其中i为正整数。14.如权利要求1所述的源极驱动器,其特征在于,该斩波电路将在相同帧中的第4i

3行与第4i行的所有子像素的原灰阶数据各自加上该第一值,以及该斩波电路将在该相同帧中的第4i

1行与第4i

2行的所有子像素的原灰阶数据各自减去该第二值,其中i为正整数。15.如权利要求1所述的源极驱动器,其特征在于,该斩波电路将在相同帧中的第8i

7行、第8i

4行、第8i

2行与第8i

1行的所有子像素的原灰阶数据各自加上该第一值,以及该斩波电路将在该相同帧中的第8i

6行、第8i

5行、第8i

3行与第8i行的所有子像素的原灰阶数据各自减去该第二值,其中i为正整数。16.如权利要求1所述的源极驱动器,其特征在于,该斩波电路将在相同帧中的第6i

5列、第6i

4列与第6i

3列的所有子像素的原灰阶数据各自加上该第一值,以及该斩波电路将在该相同帧中的第6i

2列、第6i

【专利技术属性】
技术研发人员:李人维廖仁豪
申请(专利权)人:联咏科技股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1