【技术实现步骤摘要】
源极驱动器及其操作方法
[0001]本申请是申请日为2019年01月17日、申请号为201910044356.8、专利技术名称为“源极驱动器及其操作方法”的专利技术专利申请的分案申请。
[0002]本专利技术涉及一种显示装置,且特别涉及一种源极驱动器(source driver)及其操作方法。
技术介绍
[0003]为了使显示装置拥有更高阶的颜色深度,源极驱动器要能够处理更多的数据位。差动差分放大器(differential difference amplifier,简称为DDA)常常被应用于高数据位数量的源极驱动器中,以便减少数字模拟转换器(digital to analog converter,简称为DAC)的电路面积。
[0004]图1是一种源极驱动器100的电路方块(circuit block)示意图。在此假设源极驱动器100可以处理8位灰阶数据(子像素数据)Din。源极驱动器100包括电平移位器(level shifter)130、DAC 110以及DDA 120。在源极驱动器100中,灰阶数据Din的一部分位(例如8位中的6位)(数字码D1)通过电平移位器130被提供给DAC 110,而此灰阶数据Din的另一部分位(例如8位中的2位)(数字码D2)通过电平移位器130被提供给DDA 120。DAC 110可以将灰阶数据Din中的这6位数据(数字码D1)转换为对应高电压VH与对应低电压VL。
[0005]DDA 120可以依据灰阶数据Din中的这2位数据(数字码D2)而在对应高电压V ...
【技术保护点】
【技术特征摘要】 【专利技术属性】
1.一种源极驱动器,其特征在于,该源极驱动器包括:斩波电路,用以接收帧串流,其中该帧串流包括第一子像素的原灰阶数据与第二子像素的原灰阶数据,该第一子像素与该第二子像素分别是在第一帧与第二帧中相同位置的两个子像素或分别是在相同帧中位置相邻的两个子像素,该斩波电路还用以将该第一子像素的该原灰阶数据加上第一值作为该第一子像素的新灰阶数据,以及将该第二子像素的该原灰阶数据减去第二值作为该第二子像素的新灰阶数据,其中该第一值与该第二值均为正值或均为负值;以及源极驱动电路,包括:数字模拟转换电路,具有输入端耦接至该斩波电路的输出端,用以将该第一子像素的该新灰阶数据的第一部分位转换为第一高电压与第一低电压,以及将该第二子像素的该新灰阶数据的第一部分位转换为第二高电压与第二低电压,其中,该第一高电压、该第一低电压、该第二高电压和该第二低电压位于无电压极性区分的电压范围;以及源极运算放大器电路,耦接至该数字模拟转换电路,用以依据该第一高电压与该第一低电压去获得该第一子像素的该第一驱动电压,以及依据该第二高电压与该第二低电压去获得该第二子像素的该第二驱动电压,其中,该第一驱动电压与该第二驱动电压位于该无电压极性区分的电压范围。2.如权利要求1所述的源极驱动器,其特征在于,当该第一子像素与该第二子像素分别是在相同帧中位置相邻的两个子像素,该第一子像素与该第二子像素之间还存在至少一个子像素。3.如权利要求1所述的源极驱动器,其特征在于,该第一子像素在该第一帧中,该第二子像素在该第二帧中,第三子像素在第三帧中,第四子像素在第四帧中,该第一帧、该第二帧、该第三帧与该第四帧在时间上相邻,该第一子像素、该第二子像素、该第三子像素与该第四子像素在空间上位于相同位置,该斩波电路将该第三子像素的一原灰阶数据加上第三值作为该第三子像素的新灰阶数据,以及该斩波电路将该第四子像素的原灰阶数据减去第四值作为该第四子像素的新灰阶数据,其中该第三值与该第四值均为正值。4.如权利要求1所述的源极驱动器,其特征在于,该第一子像素在该第一帧中,该第二子像素在该第二帧中,第三子像素在第三帧中,第四子像素在第四帧中,该第一帧、该第二帧、该第三帧与该第四帧在时间上相邻,该第一子像素、该第二子像素、该第三子像素与该第四子像素在空间上位于相同位置,该斩波电路将该第三子像素的原灰阶数据减去第三值作为该第三子像素的新灰阶数据,以及该斩波电路将该第四子像素的原灰阶数据加上第四值作为该第四子像素的新灰阶数据,其中该第三值与该第四值均为正值。5.如权利要求1所述的源极驱动器,其特征在于,当该第一子像素与该第二子像素分别是在该第一帧中位置相邻的两个子像素,第三子像素与第四子像素位于第二帧中,该第一帧与该第二帧在时间上相邻,该第一子像素与该第三子像素在空间上具有相同位置,且该第二子像素与该第四子像素在空间上具有相同位置,该斩波电路将该第三子像素的原灰阶数据加上第三值作为该第三子像素的新灰阶数据,以及该斩波电路将该第四子像素的原灰阶数据减去第四值作为该第四子像素的新灰阶数据,其中该第三值与该第四值均为正值。6.如权利要求1所述的源极驱动器,其特征在于,该当该第一子像素与该第二子像素分别是在该第一帧中位置相邻的两个子像素,第三子像素与第四子像素位于第二帧中,该第
一帧与该第二帧在时间上相邻,该第一子像素与该第三子像素在空间上具有相同位置,该第二子像素与该第四子像素在空间上具有相同位置,该斩波电路将该第三子像素的原灰阶数据减去第三值作为该第三子像素的新灰阶数据,以及该斩波电路将该第四子像素的原灰阶数据加上第四值作为该第四子像素的新灰阶数据,其中该第三值与该第四值均为正值。7.如权利要求1所述的源极驱动器,其特征在于,该源极运算放大器电路用以依据该第一子像素的该新灰阶数据的第二部分位而藉由内插该第一高电压与该第一低电压来产生该第一驱动电压,以及还用以依据该第二子像素的该新灰阶数据的第二部分位而藉由内插该第二高电压与该第二低电压来产生该第二驱动电压。8.如权利要求7所述的源极驱动器,其特征在于,该第一子像素与该第二子像素中的任一个的该新灰阶数据的该第二部分位的位数量为n,以及该第一值与该第二值为2
(n
‑
2)
。9.如权利要求1所述的源极驱动器,其特征在于,该第一值等于该第二值。10.如权利要求1所述的源极驱动器,其特征在于,该第一值不等于该第二值。11.如权利要求1所述的源极驱动器,其特征在于,该斩波电路将在第一帧中的所有子像素的原灰阶数据各自加上该第一值作为在该第一帧中的这些子像素的新灰阶数据,以及该斩波电路将在第二帧中的所有子像素的原灰阶数据各自减去该第二值作为在该第二帧中的这些子像素的新灰阶数据。12.如权利要求1所述的源极驱动器,其特征在于,该斩波电路将在相同帧中的奇数行与偶数行其中一个的所有子像素的原灰阶数据各自加上该第一值,以及该斩波电路将在该相同帧中的奇数与偶数行其中另一个的所有子像素的原灰阶数据各自减去该第二值。13.如权利要求1所述的源极驱动器,其特征在于,该斩波电路将在相同帧中的第4i
‑
3行与第4i
‑
2行的所有子像素的原灰阶数据各自加上该第一值,以及该斩波电路将在该相同帧中的第4i
‑
1行与第4i行的所有子像素的原灰阶数据各自减去该第二值,其中i为正整数。14.如权利要求1所述的源极驱动器,其特征在于,该斩波电路将在相同帧中的第4i
‑
3行与第4i行的所有子像素的原灰阶数据各自加上该第一值,以及该斩波电路将在该相同帧中的第4i
‑
1行与第4i
‑
2行的所有子像素的原灰阶数据各自减去该第二值,其中i为正整数。15.如权利要求1所述的源极驱动器,其特征在于,该斩波电路将在相同帧中的第8i
‑
7行、第8i
‑
4行、第8i
‑
2行与第8i
‑
1行的所有子像素的原灰阶数据各自加上该第一值,以及该斩波电路将在该相同帧中的第8i
‑
6行、第8i
‑
5行、第8i
‑
3行与第8i行的所有子像素的原灰阶数据各自减去该第二值,其中i为正整数。16.如权利要求1所述的源极驱动器,其特征在于,该斩波电路将在相同帧中的第6i
‑
5列、第6i
‑
4列与第6i
‑
3列的所有子像素的原灰阶数据各自加上该第一值,以及该斩波电路将在该相同帧中的第6i
‑
2列、第6i
技术研发人员:李人维,廖仁豪,
申请(专利权)人:联咏科技股份有限公司,
类型:发明
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。