一种复位电路、芯片、耳机和耳机组件制造技术

技术编号:38679560 阅读:12 留言:0更新日期:2023-09-02 22:53
本发明专利技术涉及一种复位电路、芯片、耳机和耳机组件。复位电路包括:第一充电触点,接收充电仓发送的工作信号,工作信号包括复位信号和通讯信号,复位信号包括N个跳变沿,N为正整数,跳变沿包括上升沿或下降沿;过滤电路,其输入端与第一节点耦接,并用于过滤掉通讯信号和输出复位信号,第一节点与第一充电触点耦接;第一移位寄存器,与过滤电路的输出端耦接,在接收到过滤电路输出的第一个跳变沿时开始统计接收到的跳变沿的个数,且在接收到过滤电路输出的第N个跳变沿时确定接收到复位信号并输出使电源管理系统复位的控制信号。本发明专利技术的复位电路不会受到通讯信号的干扰,能够准确有效地接收复位信号,且兼容高低速传输频率,扩大了使用范围。用范围。用范围。

【技术实现步骤摘要】
一种复位电路、芯片、耳机和耳机组件


[0001]本专利技术涉及耳机
,尤其涉及一种复位电路、芯片、耳机和耳机组件。

技术介绍

[0002]在充电仓中时,TWS(true wireless stereo,真无线立体声)耳机的电源管理芯片可处于低功耗模式,在进行正常工作时,TWS耳机的电源管理芯片需要接收充电仓发送的复位指令以保证退出低功耗模式,进而使整个电源管理系统恢复至启动状态的初始态。
[0003]由于耳机与充电仓之间一般使用充电触点进行通讯,即耳机的充电触点与充电仓的充电触点耦接形成信号线路,这样通讯信号和复位信号会通过一条线路传输,会受到通讯信号干扰,导致不易识别复位信号,并且,无法兼容高低速传输频率,不能适配不同充电仓,使用范围受到限制。

技术实现思路

[0004]本专利技术的目的是为了克服上述技术问题,提供一种复位电路、芯片、耳机和耳机组件,复位电路识别复位信号时不会受到通讯信号的干扰,能准确有效地接收复位信号,且能够兼容高低速传输频率,以便适配不同充电仓,从而扩大了使用范围。
[0005]为了实现上述目的,本专利技术第一方面提供了一种复位电路,所述复位电路包括:第一充电触点,用于与充电仓的第二充电触点耦接以接收所述充电仓发送的工作信号,所述工作信号包括复位信号和至少一段通讯信号,所述复位信号包括N个跳变沿,N为正整数,所述跳变沿包括上升沿或下降沿;过滤电路,所述过滤电路的输入端与第一节点耦接,所述第一节点与所述第一充电触点耦接,所述过滤电路用于过滤掉所述至少一段通讯信号并输出所述复位信号;第一移位寄存器,与所述过滤电路的输出端耦接,用于在接收到所述过滤电路输出的第一个跳变沿时开始统计接收到的跳变沿的个数,且在接收到所述过滤电路输出的第N个跳变沿时确定接收到所述复位信号并输出控制信号,所述控制信号用于使电源管理系统复位。
[0006]可选地,所述通讯信号为第一脉冲信号,所述复位信号为第二脉冲信号,所述第一脉冲信号的逻辑高电平持续时间与所述第二脉冲信号的逻辑高电平持续时间不同;所述第一脉冲信号的逻辑高电平持续时间小于第一设定时长,所述第二脉冲信号的逻辑高电平持续时间大于所述第一设定时长,所述过滤电路用于将所述逻辑高电平持续时间小于所述第一设定时长的脉冲信号过滤掉,并使所述逻辑高电平持续时间大于所述第一设定时长的脉冲信号通过。
[0007]可选地,每段所述通讯信号包括至少M个所述跳变沿,M为正整数,且N小于M;所述工作信号还包括结束信号,所述结束信号位于每段所述通讯信号之后,并用于指示所述通讯信号发送完毕,所述结束信号包括所述跳变沿,所述过滤电路还用于输出所述结束信号;所述复位电路还包括第二移位寄存器,所述第二移位寄存器与所述第一节点耦接,所述第一移位寄存器用于在接收到所述第一个跳变沿时保持输出触发信号给所述第二移位寄存
器,所述触发信号用于使所述第二移位寄存器开始统计接收到的所述工作信号中的跳变沿的个数,并且,所述第二移位寄存器在接收到L个所述跳变沿时输出第一重置信号,所述第一重置信号用于使所述第一移位寄存器统计的跳变沿个数恢复至初始值,L为正整数,N≤L≤M。
[0008]可选地,在所述第一移位寄存器统计的跳变沿个数恢复至初始值时,停止输出所述触发信号给所述第二移位寄存器,以使所述第二移位寄存器统计跳变沿的个数恢复至初始值。
[0009]可选地,所述结束信号包括持续时间大于第一设定时长的逻辑高电平,所述复位信号为第二脉冲信号,所述结束信号的逻辑高电平的持续时间和所述第二脉冲信号的逻辑高电平的持续时间均小于第二设定时长,所述复位电路还包括计时电路,所述计时电路的输入端与所述第一充电触点耦接,其中:所述计时电路用于在所述第一充电触点接收逻辑高电平信号的时间大于所述第二设定时长时,通过所述计时电路的第一输出端输出第二重置信号,所述第二重置信号用于使所述第一移位寄存器统计的跳变沿个数恢复至初始值;和/或,所述计时电路用于在所述第一充电触点接收逻辑低电平信号的时间大于第二设定时长时,通过所述计时电路的第二输出端输出第三重置信号,所述第三重置信号用于使所述第一移位寄存器统计的跳变沿个数恢复至初始值。
[0010]可选地,所述复位电路还包括:锁存器,用于接收所述控制信号以根据所述控制信号保持输出控制指令,所述控制指令用于控制所述电源管理系统复位。
[0011]可选地,所述复位电路还包括第一逻辑电路,所述第一逻辑电路用于在接收到所述控制指令、所述复位电路的第二移位寄存器输出的第一重置信号、所述复位电路的计时电路输出的第二重置信号和第三重置信号中的至少一者时输出重置指令给所述第一移位寄存器,所述重置指令用于使所述第一移位寄存器统计的跳变沿个数恢复至初始值。
[0012]可选地,所述控制指令还用于使所述第一移位寄存器统计的所述跳变沿的个数恢复至初始值;其中:所述锁存器还用于接收所述电源管理系统在复位完成后发出的清空指令,所述清空指令用于使所述锁存器停止输出所述控制指令给所述第一移位寄存器和所述电源管理系统;和/或,所述电源管理系统复位完成后停止输出供电信号给所述锁存器,使所述锁存器停止输出所述控制指令给所述第一移位寄存器和所述电源管理系统。
[0013]可选地,所述复位电路还包括比较电路,所述比较电路包括:第二逻辑电路,其输出端耦接第二节点;第一比较器,所述第一比较器的第一输入端与所述第一充电触点耦接,所述第一比较器的第二输入端接第一参考电压,所述第一比较器的输出端与所述第二逻辑电路的第一输入端耦接;第二比较器,所述第二比较器的第一输入端与所述第一充电触点耦接,所述第二比较器的第二输入端接第二参考电压,所述第二比较器的输出端与所述第二逻辑电路的第二输入端耦接,所述第二参考电压与所述第一参考电压不同。
[0014]可选地,所述第二参考电压与所述第一参考电压大于设定电压,所述比较电路还包括:开关器件,其输出端与所述第二节点耦接,所述第二逻辑电路的输出端与所述开关器件的第一输入端耦接;串联的两个反相器,所述串联的两个反相器的输入端与所述第一充电触点耦接,所述串联的两个反相器的输出端与所述开关器件的第二输入端耦接。
[0015]本专利技术第二方面提供一种芯片,所述芯片包括芯片主体、电源管理系统和上述的复位电路,所述复位电路和所述电源管理系统设置在所述芯片主体上。
[0016]本专利技术第三方面提供一种耳机,所述耳机包括上述第二方面提供的芯片。
[0017]本专利技术第四方面提供一种耳机组件,所述无线耳机组件包括充电仓和上述的耳机。
[0018]在上述方案中,本专利技术的复位电路可先将工作信号中的通讯信号过滤掉,再统计跳变沿如上升沿的个数,以便确定是否接收到复位信号,这样识别复位信号时不会受到通讯信号的干扰,从而实现在单线通讯状态结束后准确有效地接收到复位信号;并且,通过对过滤电路进行设计,可过滤掉高速传输频率和/或低速传输频率的通讯信号,实现兼容高低速传输频率,可适配不同充电仓,从而扩大了使用范围。
[0019]本专利技术的其他特征和优点将在本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种复位电路,其特征在于,包括:第一充电触点,用于与充电仓的第二充电触点耦接以接收所述充电仓发送的工作信号,所述工作信号包括复位信号和至少一段通讯信号,所述复位信号包括N个跳变沿,N为正整数,所述跳变沿包括上升沿或下降沿;过滤电路,所述过滤电路的输入端与第一节点耦接,所述第一节点与所述第一充电触点耦接,所述过滤电路用于过滤掉所述至少一段通讯信号并输出所述复位信号;第一移位寄存器,与所述过滤电路的输出端耦接,并用于在接收到所述过滤电路输出的第一个跳变沿时开始统计接收到的跳变沿的个数,且在接收到所述过滤电路输出的第N个跳变沿时确定接收到所述复位信号并输出控制信号,所述控制信号用于使电源管理系统复位。2.根据权利要求1所述的复位电路,其特征在于,所述通讯信号为第一脉冲信号,所述复位信号为第二脉冲信号,所述第一脉冲信号的逻辑高电平持续时间与所述第二脉冲信号的逻辑高电平持续时间不同;所述第一脉冲信号的逻辑高电平持续时间小于第一设定时长,所述第二脉冲信号的逻辑高电平持续时间大于所述第一设定时长,所述过滤电路用于将所述逻辑高电平持续时间小于所述第一设定时长的脉冲信号过滤掉,并使所述逻辑高电平持续时间大于所述第一设定时长的脉冲信号通过。3.根据权利要求1所述的复位电路,其特征在于,每段所述通讯信号包括至少M个所述跳变沿,M为正整数,且N小于M;所述工作信号还包括结束信号,所述结束信号位于每段所述通讯信号之后,并用于指示所述通讯信号发送完毕,所述结束信号包括所述跳变沿,所述过滤电路还用于输出所述结束信号;所述复位电路还包括第二移位寄存器,所述第二移位寄存器与所述第一节点耦接,所述第一移位寄存器用于在接收到所述第一个跳变沿时保持输出触发信号给所述第二移位寄存器,所述触发信号用于使所述第二移位寄存器开始统计接收到的所述工作信号中的跳变沿的个数,并且,所述第二移位寄存器在接收到L个所述跳变沿时输出第一重置信号,所述第一重置信号用于使所述第一移位寄存器统计的跳变沿个数恢复至初始值,L为正整数,N≤L≤M。4.根据权利要求3所述的复位电路,其特征在于,在所述第一移位寄存器统计的跳变沿个数恢复至初始值时,停止输出所述触发信号给所述第二移位寄存器,以使所述第二移位寄存器统计跳变沿的个数恢复至初始值。5.根据权利要求3所述的复位电路,其特征在于,所述结束信号包括持续时间大于第一设定时长的逻辑高电平,所述复位信号为第二脉冲信号,所述结束信号的逻辑高电平的持续时间和所述第二脉冲信号的逻辑高电平的持续时间均小于第二设定时长,所述复位电路还包括计时电路,所述计时电路的输入端与所述第一充电触点耦接,其中:所述计时电路用于在所述第一充电触点接收逻辑高电平信号的时间大于所述第二设定时长时,通过所述计时电路的第一输出端输出第二重置信号,所述第二重置信号用于使所述第一移位寄存器统计的跳变沿个数...

【专利技术属性】
技术研发人员:李荣正马亚奇
申请(专利权)人:合肥中感微电子有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1