开始带预定开始极性的帧的传输及相关系统、方法和装置制造方法及图纸

技术编号:38678479 阅读:15 留言:0更新日期:2023-09-02 22:52
本发明专利技术公开了用于传送10SPE苏醒的来源的系统、方法和装置。此类通信可在具有分离式布置的10SPE物理层(PHY)模块的低引脚数硬件接口上执行。10SPE PHY的控制器侧可响应于苏醒的所传送的来源而向前执行本地或远程10SPE苏醒。还公开了用于经由低引脚数连接将PHY控制器操作性地耦接到PHY收发器的数字接口,其中该数字接口包括用于检查所述数字接口的电路的完整性的电路。还公开了10SPE PHY的PHY收发器,其中该收发器包括用于控制帧的开始极性的电路。电路。电路。

【技术实现步骤摘要】
开始带预定开始极性的帧的传输及相关系统、方法和装置


[0001]本公开总体上涉及单对以太网网络。一些示例涉及用于具有分离式布置的10SPE物理层模块的有限连接数接口。一些示例涉及开始具有预定开始极性的帧的传输以及在以太网PHY的物理层收发器处控制该传输。

技术介绍

[0002]广泛地使用互连来促进网络的装置、子系统与系统之间的通信。一般来讲,电信号通过耦接到物理介质(例如,总线、同轴电缆或双绞线(非限制地,通常简称为

线路



总线

))的装置在该物理介质上传输。
[0003]根据开放系统互连模型(OSI模型),基于以太网的计算机联网技术使用基带传输(即,电信号是离散的电脉冲)来传输数据分组并最终传输在网络装置之间传送的消息。根据OSI模型,称为物理层(PHY)装置的专用电路或控制器用于在线路的模拟域与根据分组信令操作的数据链路层(本文中还简称为

链路层

)的数字域之间交接。虽然数据链路层可包括一个或多个子层,但是在基于以太网的计算机联网中,数据链路层通常至少包括提供对物理层的控制抽象的介质访问控制(MAC)层。举非限制性示例,当在网络上向另一装置传输数据时,MAC控制器可为物理介质准备帧,添加纠错元素,并实施冲突避免。此外,当从另一装置接收数据时,MAC控制器可确保所接收的数据的完整性并为更高层准备帧。
[0004]存在实施物理层和链路层(并且可包括不限于其他层)的各种网络拓扑。自1990代初期以来,外围部件互连(PCI)标准和并行高级技术附件(并行ATA)标准均可以实施多站总线拓扑。自2000年代初期以来的趋势是使用点对点总线拓扑,例如,PCI Express标准(PCIe)和串行ATA(SATA)标准,来实施点对点拓扑。
[0005]典型的点到点总线拓扑可实施每个装置之间的线路(例如,非限制地,专用点到点)或装置与交换机之间的线路(例如,非限制地,交换的点对点)。在多站总线拓扑中,物理传输介质是共享总线,并且每个网络装置例如经由基于物理介质的类型(例如,不限于同轴电缆或双绞线)而选择的电路而耦接到共享总线。
[0006]点对点总线拓扑(诸如,专用点对点拓扑或交换点对点拓扑)需要比多站拓扑更多的电线和更昂贵的材料,部分原因在于装置之间的链路数量更多。在某些应用(诸如汽车)中,可能存在使得难以直接连接装置的物理约束,并且因此在网络或子网络中不需要直接连接或不需要那么多的直接连接的拓扑(例如,不限于多站拓扑)可能不太容易受到此类约束的影响或妨碍。
[0007]基带网络(例如,不限于多站网络)上的装置共享相同的物理传输介质,并且通常使用该介质的整个带宽进行传输(换句话讲,用于基带传输的数字信号占用介质的整个带宽)。因此,基带网络上只有一个装置可在给定时刻传输。因此,有时使用介质访问控制方法来处置对此类共享传输介质的争用。
附图说明
[0008]为了容易地识别对任何特定元素或动作的讨论,参考标记中最重要的一个或多个数字是指首次介绍该元素的图号。
[0009]图1是描绘了根据一个或多个示例的包括测试脉冲控制电路的物理层收发器的一部分的框图。
[0010]图2是描绘了根据一个或多个示例的用于在PHY收发器处执行电缆诊断的一部分的过程的流程图。
[0011]图3说明描绘了用于控制PHY收发器开始帧传输所处的开始极性的过程的流程图。
[0012]图4说明根据一个示例的主题的一方面。
[0013]图5是描绘了用于执行针对一个或多个示例公开的特征或元件中的一些或全部的电路的框图。
具体实施方式
[0014]在以下具体实施方式中,参考了形成本公开的一部分的附图,并且在附图中以举例的方式示出了可实践本公开的示例中的具体示例。充分详细地描述了这些示例以使本领域技术人员能够实践本公开。然而,可利用其他示例,并且可在不脱离本公开的范围的情况下作出结构、材料和过程的变化。
[0015]本文所呈现的图示并不打算是任何特定方法、系统、装置或结构的实际视图,而仅仅是用于描述本公开的示例的理想化表示。本文所呈现的附图不一定按比例绘制。为了方便读者,各附图中的类似结构或部件可保持相同或相似的编号;然而,编号的相似性并不意味着该结构或部件在尺寸、组成、配置或任何其他属性方面一定相同。
[0016]以下描述可包括示例以帮助使本领域技术人员能够实践所公开的示例。术语

示例性



比如



例如

的使用意味着相关描述是说明性的,并且虽然本公开的范围旨在涵盖示例和法律等同形式,但使用此类术语并不旨在将示例或本公开的范围限制于指定的部件、步骤、特征、功能等。
[0017]将容易理解,如本文一般描述并且在附图中说明的示例的部件可被布置和设计成广泛多种不同的配置。因此,对各种示例的以下描述无意限制本公开的范围,而是仅代表各种示例。虽然示例的各个方面可在附图中呈现,但是附图不一定按比例绘制,除非特别指明。
[0018]此外,所示出和描述的特定具体实施仅为示例,并且不应理解为实施本公开的唯一方式,除非本文另外指明。元件、电路和功能可通过框图形式示出,以免以不必要的细节使本公开混淆不清。相反,所示出和描述的特定具体实施仅为示例性的,并且不应理解为实施本公开的唯一方式,除非本文另外指明。另外,块定义和各个块之间的逻辑的分区是特定具体实施的示例。对于本领域技术人员将显而易见的是,本公开可通过许多其他分区解决方案来实践。在大多数情况下,已省略了关于定时考虑等细节,其中此类细节不是获得对本公开的完全理解所必需的,并且在相关领域的普通技术人员的能力范围内。
[0019]本领域技术人员将理解,可使用多种不同技术和技艺中的任一者来表示信息和信号。为了清晰地呈现和描述,一些附图可将信号说明为单个信号。本领域技术人员将理解,信号可表示信号总线,其中总线可具有多种位宽度,并且本公开可在包括单个数据信号在
内的任意数量的数据信号上实施。
[0020]可使用通用处理器、专用处理器、数字信号处理器(DSP)、集成电路(IC)、专用集成电路(ASIC)、现场可编程门阵列(FPGA)或其他可编程逻辑装置、离散门或晶体管逻辑部件、离散硬件部件,或其设计成执行本文描述的功能的任何组合来实施或执行结合本文公开的示例而描述的各种说明性逻辑块、模块和电路。通用处理器(在本文还可称为

主机处理器

或简称

主机

)可以是微处理器,但在替代方案中,该处理器可以是任何常规的处理器、控制器、微控制器或状态机。还可将处理器实施为计算装置的组合,诸如DSP与微处理器的组合、多个微处理器、与DSP核心结合的一个或多个微处理器,或任何其他此类配置。在包括处理器的通用计算机被配置为执本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种10SPE物理层收发器的信号调节器,所述信号调节器包括:传输器,所述传输器传输10SPE帧;和极性控制器,所述极性控制器控制所述传输器以开始传输展现预定开始极性的下一个帧。2.根据权利要求1所述的信号调节器,其中所述传输器生成与所述下一个帧相对应的差分曼彻斯特编码信号,其中由所述差分曼彻斯特编码信号展现的初始状态转变至少部分地响应于参考信号的配置状态。3.根据权利要求2所述的信号调节器,其中所述极性控制器包括:极性设置寄存器;和信号生成器,所述信号生成器响应于所述极性设置寄存器的值而生成展现所述配置状态的所述参考信号。4.根据权利要求3所述的信号调节器,其中所述极性设置寄存器能够由10SPE物理层控制器编程。5.根据权利要求2所述的信号调节器,其中所述传输器进行以下操作:向第一引脚施加第一电压信号;向第二引脚施加第二电压信号;将由所述第一电压信号展现的电压电平从第一电平改变为第二电平;以及将由所述第二电压信号展现的电压电平从所述第二电平改变为所述第一电平。6.根据权利要求5所述的信号调节器,其中:所述第一电平和所述第二电平的相应值对应于至少部分地响应于展现第一状态的所述参考信号的第一开始极性,并且所述第一电平和所述第二电平的所述相应值对应于至少部分地响应于展现第二状态的所述参考信号的第二开始极性。7.一种传输10SPE帧的方法,所述方法包括:接收与预定开始极性相对应的极性设置以用于开始传输10SPE帧;配置传输器以开始传输具有所述预定开始极性的下一个10SPE帧;以及开始展现所述预定开始极性的所述下一个10SPE帧的所述传输。8.根据权利要求7所述的方法,其中所述配置所述传输器以开始具有所述预定开始极性的所述下一个10SPE帧的所述传输包括:配置所述传输器以响应于参考信号的状态而开始具有所述预定开始极性的所述下一个10SPE帧的所述传输。9.根据权利要求8所述的方法,所述方法包括将所述参考信号的所述状态配置为第一状态或第二状态。10.根据权利要求8所述的方法,所述方法包括...

【专利技术属性】
技术研发人员:V
申请(专利权)人:微芯片技术股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1