像素驱动电路、显示面板、显示装置及电子设备制造方法及图纸

技术编号:38591650 阅读:13 留言:0更新日期:2023-08-26 23:30
本公开是关于一种像素驱动电路、显示面板、显示装置及电子设备,像素驱动电路包括发光元件、驱动模块、第一发光控制模块、第二发光控制模块、存储电容模块、稳压模块、数据加载模块、初始化模块和重置模块;第一发光控制模块耦接于供电电源与驱动模块的第一端之间;第二发光控制模块耦接于驱动模块的第二端与发光元件之间;存储电容模块耦接于驱动模块的控制端与发光元件之间;稳压模块耦接于驱动模块的第一端和驱动模块的控制端之间;数据加载模块和初始化模块均与驱动模块的第二端耦接;重置模块与发光元件耦接。由于采用了较少的模块即可降低频闪的问题,从而降低了电路结构的复杂度。度。度。

【技术实现步骤摘要】
像素驱动电路、显示面板、显示装置及电子设备


[0001]本公开涉及显示
,尤其涉及一种像素驱动电路、显示面板、显示装置及电子设备。

技术介绍

[0002]目前,像素驱动电路在显示的过程中,当出现高低帧画面频繁切换时会出现闪屏的问题,需要通过较多的模块来降低闪屏的问题导致电路结构复杂。

技术实现思路

[0003]为克服相关技术中存在的问题,本公开提供了一种像素驱动电路、显示面板、显示装置及电子设备。
[0004]根据本公开的第一方面,提供了一种像素驱动电路,所述像素驱动电路包括发光元件、驱动模块、第一发光控制模块、第二发光控制模块、存储电容模块、稳压模块、数据加载模块、初始化模块和重置模块;
[0005]所述第一发光控制模块耦接于供电电源与所述驱动模块的第一端之间;
[0006]所述第二发光控制模块耦接于所述驱动模块的第二端与所述发光元件之间;
[0007]所述存储电容模块耦接于所述驱动模块的控制端与所述发光元件之间;
[0008]所述稳压模块耦接于所述驱动模块的第一端和所述驱动模块的控制端之间;
[0009]所述数据加载模块和所述初始化模块均与所述驱动模块的第二端耦接;
[0010]所述重置模块与所述发光元件耦接;
[0011]其中,所述第一发光控制模块的控制端用于耦接第一使能信号线;
[0012]所述第二发光控制模块的控制端用于耦接第二使能信号线;
[0013]所述数据加载模块、所述初始化模块以及所述重置模块的控制端均用于耦接第一扫描信号线;
[0014]所述稳压模块的控制端用于耦接第二扫描信号线。
[0015]本公开的一些实施例中,所述驱动模块、所述第一发光控制模块、所述第二发光控制模块、所述稳压模块、所述数据加载模块、所述初始化模块和所述重置模块中的晶体管均为N型晶体管。
[0016]本公开的一些实施例中,所述驱动模块包括驱动晶体管;所述第一发光控制模块包括:
[0017]第一发光控制晶体管,所述第一发光控制晶体管的第一端与所述供电电源耦接,所述第一发光控制晶体管的第二端与所述驱动晶体管的第一端耦接形成第一节点。
[0018]本公开的一些实施例中,所述第二发光控制模块包括:
[0019]第二发光控制晶体管,所述第二发光控制晶体管的第一端与所述驱动晶体管的第二端耦接形成第二节点,所述第二发光控制晶体管的第二端与所述发光元件的阳极耦接形成第三节点。
[0020]本公开的一些实施例中,所述存储电容模块包括:
[0021]存储电容,所述存储电容的第一端与所述驱动晶体管的控制端耦接形成第四节点,所述存储电容的第二端与所述第三节点耦接,所述存储电容用于调整所述驱动晶体管的控制端的电压。
[0022]本公开的一些实施例中,所述稳压模块包括:
[0023]稳压晶体管,所述稳压晶体管耦接于所述第一节点和所述第四节点之间,所述稳压晶体管用于控制所述存储电容进行充电和放电。
[0024]本公开的一些实施例中,所述数据加载模块包括:
[0025]数据加载晶体管,所述数据加载晶体管的第一端用于与数据信号线耦接,所述数据加载晶体管的第二端与所述第二节点耦接,所述数据加载晶体管用于向所述驱动晶体管提供数据电压。
[0026]本公开的一些实施例中,所述初始化模块包括:
[0027]初始化晶体管,所述初始化晶体管的第一端用于与初始化信号线耦接,所述初始化晶体管的第二端与所述第三节点耦接,所述初始化晶体管用于初始化所述驱动晶体管的第二端的电压。
[0028]本公开的一些实施例中,所述重置模块包括:
[0029]重置晶体管,所述重置晶体管的第一端用于与重置信号线耦接,所述重置晶体管的第二端与所述第四节点耦接,所述重置晶体管用于重置所述发光元件的阳极的电压。
[0030]根据本公开的第二方面,提供了一种显示面板,所述显示面板包括:
[0031]第一阵列基板上栅驱动集成电路,所述第一阵列基板上栅驱动集成电路包括第一使能信号线;
[0032]第二阵列基板上栅驱动集成电路,所述第二阵列基板上栅驱动集成电路包括第二使能信号线;
[0033]第三阵列基板上栅驱动集成电路,所述第三阵列基板上栅驱动集成电路包括第一扫描信号线;
[0034]第四阵列基板上栅驱动集成电路,所述第四阵列基板上栅驱动集成电路包括第二扫描信号线;和,
[0035]如上所述的像素驱动电路。
[0036]根据本公开的第三方面,提供了一种显示装置,包括如上所述的显示面板。
[0037]根据本公开的第四方面,提供了一种电子设备,包括如上所述的显示装置。
[0038]本公开的实施例提供的技术方案可以包括以下有益效果:
[0039]像素驱动电路包括发光元件、驱动模块、第一发光控制模块、第二发光控制模块、存储电容模块、稳压模块、数据加载模块、初始化模块和重置模块。通过初始化模块与数据加载模块在第一扫描信号线控制下的配合,能够对驱动模块进行复位与数据加载,从而在高低帧画面频繁切换时降低了闪屏的问题。由于采用了较少的模块即可降低频闪的问题,从而降低了电路结构的复杂度。
[0040]应当理解的是,以上的一般描述和后文的细节描述仅是示例性和解释性的,并不能限制本公开。
附图说明
[0041]此处的附图被并入说明书中并构成本说明书的一部分,示出了符合本专利技术的实施例,并与说明书一起用于解释本专利技术的原理。
[0042]图1是相关技术中一种像素驱动电路的结构示意图;
[0043]图2是相关技术中各控制信号的时序图;
[0044]图3是本公开一示例性实施例提供的像素驱动电路的结构示意图;
[0045]图4是本公开一示例性实施例提供的像素驱动电路的结构示意图;
[0046]图5是本公开一示例性实施例提供的像素驱动电路信号的时序图;
[0047]图6是本公开一示例性实施例提供的像素驱动电路的系统框图。
[0048]图中:
[0049]T1
’‑
相关技术中驱动晶体管;T2
’‑
相关技术中第一发光控制晶体管;T3
’‑
相关技术中第二发光控制晶体管;T4
’‑
相关技术中第一稳压晶体管;T5
’‑
相关技术中第二稳压晶体管;T6
’‑
相关技术中数据加载晶体管;T7
’‑
相关技术中初始化晶体管;T8
’‑
相关技术中重置晶体管;OLED
’‑
相关技术中发光元件;Cst
’‑
相关技术中存储电容;Vdd
’‑
相关技术中供电电源;Vss
’‑
相关技术中公共端;Vr
’‑
相关技术中参考电源;Vdata
’‑
相关技术中数据信号线;DVH<本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种像素驱动电路,其特征在于,所述像素驱动电路包括发光元件、驱动模块、第一发光控制模块、第二发光控制模块、存储电容模块、稳压模块、数据加载模块、初始化模块和重置模块;所述第一发光控制模块耦接于供电电源与所述驱动模块的第一端之间;所述第二发光控制模块耦接于所述驱动模块的第二端与所述发光元件之间;所述存储电容模块耦接于所述驱动模块的控制端与所述发光元件之间;所述稳压模块耦接于所述驱动模块的第一端和所述驱动模块的控制端之间;所述数据加载模块和所述初始化模块均与所述驱动模块的第二端耦接;所述重置模块与所述发光元件耦接;其中,所述第一发光控制模块的控制端用于耦接第一使能信号线;所述第二发光控制模块的控制端用于耦接第二使能信号线;所述数据加载模块、所述初始化模块以及所述重置模块的控制端均用于耦接第一扫描信号线;所述稳压模块的控制端用于耦接第二扫描信号线。2.根据权利要求1所述的像素驱动电路,其特征在于,所述驱动模块、所述第一发光控制模块、所述第二发光控制模块、所述稳压模块、所述数据加载模块、所述初始化模块和所述重置模块中的晶体管均为N型晶体管。3.根据权利要求1所述的像素驱动电路,其特征在于,所述驱动模块包括驱动晶体管;所述第一发光控制模块包括:第一发光控制晶体管,所述第一发光控制晶体管的第一端与所述供电电源耦接,所述第一发光控制晶体管的第二端与所述驱动晶体管的第一端耦接形成第一节点。4.根据权利要求3所述的像素驱动电路,其特征在于,所述第二发光控制模块包括:第二发光控制晶体管,所述第二发光控制晶体管的第一端与所述驱动晶体管的第二端耦接形成第二节点,所述第二发光控制晶体管的第二端与所述发光元件的阳极耦接形成第三节点。5.根据权利要求4所述的像素驱动电路,其特征在于,所述存储电容模块包括:存储电容,所述存储电容的第一端与所述驱动晶体管的控制端...

【专利技术属性】
技术研发人员:赵东方
申请(专利权)人:北京小米移动软件有限公司
类型:新型
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1