移位寄存器、栅极驱动电路和显示装置制造方法及图纸

技术编号:38408640 阅读:19 留言:0更新日期:2023-08-07 11:16
本公开实施例提供了一种移位寄存器,该移位寄存器包括:调压电路、发光级联输出电路、第一发光驱动输出电路和第二发光驱动输出电路;其中,调压电路配置为调整第一节点和第二节点处的电压,发光级联输出电路配置为根据第一节点和第二节点处电压向发光级联信号输出端写入相应信号,第一发光驱动输出电路配置为根据第一节点和第二节点处电压向发光控制驱动信号输出端写入相应信号,第二发光驱动输出电路配置为响应于强制输出控制端所提供信号的控制,将所述第一电源端提供的第一工作电压写入至发光控制驱动信号输出端,以使得发光控制驱动信号输出端输出有效电平信号。本公开实施例还提供了一种栅极驱动电路和显示装置。还提供了一种栅极驱动电路和显示装置。还提供了一种栅极驱动电路和显示装置。

【技术实现步骤摘要】
移位寄存器、栅极驱动电路和显示装置


[0001]本专利技术涉及显示
,特别涉及一种移位寄存器、栅极驱动电路和显示装置。

技术介绍

[0002]有源矩阵有机发光二极体面板(Active Matrix Organic Light Emitting Diode,简称:AMOLED)的应用越来越广泛。AMOLED的像素显示器件为有机发光二极管(Organic Light

Emitting Diode,简称OLED),AMOLED能够发光是通过驱动薄膜晶体管在饱和状态下产生驱动电流,该驱动电流驱动发光器件发光。

技术实现思路

[0003]第一方面,本公开实施例提供了一种移位寄存器,包括:
[0004]调压电路,与发光信号输入端、第一时钟信号端、第二时钟信号端、第一节点、第二节点连接,配置为响应于所述发光信号输入端、所述第一时钟信号端、所述第二时钟信号端所提供信号的控制,调整所述第一节点和所述第二节点处的电压;
[0005]发光级联输出电路,与第一电源端、第二电源端、发光级联信号输出端、第一节点、第二节点连接,配置为响应于所述第一节点处电压的控制将所述第二电源端提供的第二工作电压写入至所述发光级联信号输出端,以及响应于第二节点处电压的控制将所述第一电源端提供的第一工作电压写入至所述发光级联信号输出端;
[0006]第一发光驱动输出电路,与第一电源端、第二电源、发光控制驱动信号输出端、第二节点、第六节点连接,配置为响应于所述第六节点处电压的控制将所述第二电源端提供的第二工作电压写入至所述发光控制驱动信号输出端,以及响应于第二节点处电压的控制将所述第一电源端提供的第一工作电压写入至所述发光控制驱动信号输出端;所述第六节点与所述第一节点连接;
[0007]第二发光驱动输出电路,与第一电源端、所述发光控制驱动信号输出端、强制输出控制端连接,配置为响应于所述强制输出控制端所提供信号的控制,将所述第一电源端提供的第一工作电压写入至所述发光控制驱动信号输出端。
[0008]在一些实施例中,移位寄存器还包括:节点控制电路,所述节点控制电路位于所述第六节点和所述第一节点之间,所述第六节点通过所述节点控制电路与所述第一节点连接;
[0009]所述节点控制电路还与所述第二电源端、所述强制输出控制端连接,所述节点控制电路配置为响应于所述强制输出控制端所提供信号的控制,使得所述第六节点与所述第一节点之间断路并将所述第二电源端提供的第二工作电压写入至所述第六节点。
[0010]在一些实施例中,所述节点控制电路包括第一写入子电路、第二写入子电路、第二十四晶体管和第二十五晶体管;
[0011]所述第一写入子电路,与第二电源端、所述强制输出控制端、所述第二十四晶体管的控制极连接,配置为响应于所述强制输出控制端所提供信号的控制,将所述第二电源端
提供的第二工作电压写入至所述第二十四晶体管的控制极;
[0012]所述第二写入子电路,与第二电源、所述强制输出控制端、所述第六节点连接,配置为响应于所述强制输出控制端所提供信号的控制,将所述第二电源端提供的第二工作电压写入至所述第六节点;
[0013]所述第二十四晶体管的第一极与所述第一节点连接,所述第二十四晶体管的第二极与所述第六节点连接;
[0014]所述第二十五晶体管的控制极与第一电源端或第二时钟信号端连接,所述第二十五晶体管的第一极与所述第二十五晶体管的控制极连接,所述第二十五晶体管的第二极与所述第二十六晶体管的第二极连接。
[0015]在一些实施例中,所述第一写入子电路包括第二十六晶体管,所述第二写入子电路包括第二十七晶体管;
[0016]所述第二十六晶体管的控制极与所述强制输出控制端连接,所述第二十六晶体管的第一极与所述第二电源端连接,所述第二十六晶体管的第二极与所述第二十四晶体管的控制极连接;
[0017]所述第二十七晶体管的控制极与所述强制输出控制端连接,所述第二十七晶体管的第一极与所述第二电源端连接,所述第二十七晶体管的第二极与所述第六节点连接。
[0018]在一些实施例中,所述强制输出控制端包括第一控制端和第二控制端;
[0019]所述第一写入子电路包括:串联在所述第二电源端与所述第二十四晶体管的控制极之间的两个第二十六晶体管,所述第二写入子电路包括:串联在所述第二电源端与所述第六节点的之间的两个第二十七晶体管;
[0020]所述两个第二十六晶体管中的一个第二十六晶体管的控制极与所述第一控制端连接,所述两个第二十六晶体管中另一个第二十六晶体管的控制极与所述第二控制端连接;
[0021]所述两个第二十七晶体管中的一个第二十七晶体管的控制极与所述第一控制端连接,所述两个第二十七晶体管中另一个第二十七晶体管的控制极与所述第二控制端连接。
[0022]在一些实施例中,还包括第二十八晶体管;
[0023]所述第二十八晶体管的控制极与所述第二节点连接,所述第二十八晶体管的第一极与所述第二电源端连接,所述第二十八晶体管的第二极与所述第六节点连接。
[0024]在一些实施例中,所述第二发光驱动输出电路包括第二十三晶体管;
[0025]所述第二十三晶体管的控制极与所述强制输出控制端连接,所述第二十三晶体管的第一极与所述第一电源端连接,所述第二十三晶体管的第二极与所述发光控制驱动信号输出端连接。
[0026]在一些实施例中,所述强制输出控制端包括第一控制端和第二控制端;
[0027]所述第二发光驱动输出电路包括:串联在所述第一电源端与所述发光控制驱动信号输出端之间的两个第二十三晶体管,
[0028]所述两个第二十三晶体管中的一个第二十三晶体管的控制极与所述第一控制端连接,所述两个第二十三晶体管中另一个第二十三晶体管的控制极与所述第二控制端连接。
[0029]在一些实施例中,所述调压电路包括:
[0030]第一输入电路,与发光信号输入端、第一时钟信号端、第二节点连接,配置为响应于所述第一时钟信号端所提供信号的控制将所述发光信号输入端所提供信号写入至所述第二节点;
[0031]第二输入电路,与第一时钟信号端、第一电源端、第二节点连接,配置为响应于所述第一时钟信号端所提供信号的控制将所述第一电源端提供的第一工作电压写入至第三节点,以及响应于所述第二节点处电压的控制将所述第一时钟信号端所提供信号写入至第三节点;
[0032]第一电压控制电路,与第二时钟信号端、第二电源端、第一节点、第二节点、第三节点连接,配置为响应于所述第三节点处电压和所述第二时钟信号端所提供信号的控制将所述第二时钟信号端所提供信号写入至第一节点,以及响应于所述第二节点处电压的控制将所述第二电源端提供的第二工作电压写入至第一节点;
[0033]第二电压控制电路,与第二时钟信号端、第二电源端、第三节点连接,配置为响应于所述第三节点处电压和所述第二时钟信号端所提供信号将所述第二电源端提供的第二工作电压写入至所述第二节点本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种移位寄存器,其特征在于,包括:调压电路,与发光信号输入端、第一时钟信号端、第二时钟信号端、第一节点、第二节点连接,配置为响应于所述发光信号输入端、所述第一时钟信号端、所述第二时钟信号端所提供信号的控制,调整所述第一节点和所述第二节点处的电压;发光级联输出电路,与第一电源端、第二电源端、发光级联信号输出端、第一节点、第二节点连接,配置为响应于所述第一节点处电压的控制将所述第二电源端提供的第二工作电压写入至所述发光级联信号输出端,以及响应于第二节点处电压的控制将所述第一电源端提供的第一工作电压写入至所述发光级联信号输出端;第一发光驱动输出电路,与第一电源端、第二电源、发光控制驱动信号输出端、第二节点、第六节点连接,配置为响应于所述第六节点处电压的控制将所述第二电源端提供的第二工作电压写入至所述发光控制驱动信号输出端,以及响应于第二节点处电压的控制将所述第一电源端提供的第一工作电压写入至所述发光控制驱动信号输出端;所述第六节点与所述第一节点连接;第二发光驱动输出电路,与第一电源端、所述发光控制驱动信号输出端、强制输出控制端连接,配置为响应于所述强制输出控制端所提供信号的控制,将所述第一电源端提供的第一工作电压写入至所述发光控制驱动信号输出端。2.根据权利要求1所述移位寄存器,其特征在于,还包括:节点控制电路,所述节点控制电路位于所述第六节点和所述第一节点之间,所述第六节点通过所述节点控制电路与所述第一节点连接;所述节点控制电路还与所述第二电源端、所述强制输出控制端连接,所述节点控制电路配置为响应于所述强制输出控制端所提供信号的控制,使得所述第六节点与所述第一节点之间断路并将所述第二电源端提供的第二工作电压写入至所述第六节点。3.根据权利要求2所述的移位寄存器,其特征在于,所述节点控制电路包括第一写入子电路、第二写入子电路、第二十四晶体管和第二十五晶体管;所述第一写入子电路,与第二电源端、所述强制输出控制端、所述第二十四晶体管的控制极连接,配置为响应于所述强制输出控制端所提供信号的控制,将所述第二电源端提供的第二工作电压写入至所述第二十四晶体管的控制极;所述第二写入子电路,与第二电源、所述强制输出控制端、所述第六节点连接,配置为响应于所述强制输出控制端所提供信号的控制,将所述第二电源端提供的第二工作电压写入至所述第六节点;所述第二十四晶体管的第一极与所述第一节点连接,所述第二十四晶体管的第二极与所述第六节点连接;所述第二十五晶体管的控制极与第一电源端或第二时钟信号端连接,所述第二十五晶体管的第一极与所述第二十五晶体管的控制极连接,所述第二十五晶体管的第二极与所述第二十六晶体管的第二极连接。4.根据权利要求3所述的移位寄存器,其特征在于,所述第一写入子电路包括第二十六晶体管,所述第二写入子电路包括第二十七晶体管;所述第二十六晶体管的控制极与所述强制输出控制端连接,所述第二十六晶体管的第一极与所述第二电源端连接,所述第二十六晶体管的第二极与所述第二十四晶体管的控制
极连接;所述第二十七晶体管的控制极与所述强制输出控制端连接,所述第二十七晶体管的第一极与所述第二电源端连接,所述第二十七晶体管的第二极与所述第六节点连接。5.根据权利要求3所述的移位寄存器,其特征在于,所述强制输出控制端包括第一控制端和第二控制端;所述第一写入子电路包括:串联在所述第二电源端与所述第二十四晶体管的控制极之间的两个第二十六晶体管,所述第二写入子电路包括:串联在所述第二电源端与所述第六节点的之间的两个第二十七晶体管;所述两个第二十六晶体管中的一个第二十六晶体管的控制极与所述第一控制端连接,所述两个第二十六晶体管中另一个第二十六晶体管的控制极与所述第二控制端连接;所述两个第二十七晶体管中的一个第二十七晶体管的控制极与所述第一控制端连接,所述两个第二十七晶体管中另一个第二十七晶体管的控制极与所述第二控制端连接。6.根据权利要求2所述的移位寄存器,其特征在于,还包括第二十八晶体管;所述第二十八晶体管的控制极与所述第二节点连接,所述第二十八晶体管的第一极与所述第二电源端连接,所述第二十八晶体管的第二极与所述第六节点连接。7.根据权利要求1所述的移位寄存器,其特征在于,所述第二发光驱动输出电路包括第二十三晶体管;所述第二十三晶体管的控制极与所述强制输出控制端连接,所述第二十三晶体管的第一极与所述第一电源端连接,所述第二十三晶体管的第二极与所述发光控制驱动信号输出端连接。8.根据权利要求1所述的移位寄存器,其特征在于,所述强制输出控制端包括第一控制端和第二控制端;所述第二发光驱动输出电路包括:串联在所述第一电源端与所述发光控制驱动信号输出端之间的两个第二十三晶体管,所述两个第二十三晶体管中的一个第二十三晶体管的控制极与所述第一控制端连接,所述两个第二十三晶体管中另一个第二十三晶体管的控制极与所述第二控制端连接。9.根据权利要求1所述的移位寄存器,其特征在于,所述调压电路包括:第一输入电路,与发光信号输入端、第一时钟信号端、第二节点连接,配置为响应于所述第一时钟信号端所提供信号的控制将所述发光信号输入端所提供信号写入至所述第二节点;第二输入电路,与第一时钟信号端、第一电源端、第二节点连接,配置为响应于所述第一时钟信号端所提供信号的控制将所述第一电源端提供的第一工作电压写入至第三节点,以及响应于所述第二节点处电压的控制将所述第一时钟信号端所提供信号写入至第三节点;第一电压控制电路,与第二时钟信号端、第二电源端、第一节点、第二节点、第三节点连接,配置为响应于所述第三节点处电压和所述第二时钟信号端所提供信号的控制将所述第二时钟信号端所提供信号写入至第一节点,以及响应于所述第二节点处电压的控制将所述第二电源端提供的第二工作电压写入至第一节点;第二电压控制电路,与第二时钟信号端、第二电源端、第三节点连接,配置为响应于所
述第三节点处电压和所述第二时钟信号端所提供信号将所述第二电源端提供的第二工作电压写入至所述第二节点。10.根据权利要求9所述的移位寄存器,其特征在于,所述第一输入电路包括第一晶体管,所述第二输入电路包括第二晶体管和第三晶体管,所述第一电压控制电路包括第四晶体管、第五晶体管、第六晶体管和第三电容,所述第二电压控制电路包括第七晶体管和第八晶体管,所述发光级联输出电路包括第九晶体管和第十晶体管,所述第一发光驱动输出电路包括第二十一晶体管和第二十二晶体管;所述第一晶体管的控制极与第一时钟信号端连接,所述第一晶体管的第一极与发光信号输入端连接,所述第一晶体管的第二极与所述第二节点连接;所述第二晶体管的控制极与所述第一时钟信号端连接,所述第二晶体管的第一极与所述第二电源端连接,所述第二晶体管的第二极与所述第三节点连接;所述第三晶体管的控制极与所述第二节点电连接,所述第三晶体管的第一极与所述第三节点连接,所述第三晶体管的第二极与所述第一时钟信号端连接;所述第四晶体管的控制极与所述第三节点连接,所述第四晶体管的第一极与所述第二时钟信号端连接,所述第四晶体管的第二极与第四节点连接;所述第五晶体管的控制极与所述第二时钟信号端连接,所述第五晶体管的第一极与第四节点连接,所述第五晶体管的第二极与所述第一节点连接;所述第六晶体管的控制极与所述第二节点连接,所述第六晶体管的第一极与所述第一节点连接,所述第六晶体管的第二极与第二电源端连接;所述第三电容的第一端与所述第三节点连接,所述第三电容的第二端与所述第四节点连接;所述第七晶体管的控制极与所述第三节点连接,所述第七晶体管的第一极与第二电源端连接,所述第七晶体管的第二极与所述第八晶体管的第一极端连接;所述第八晶体管的控制极与所述第二时钟信号端连接,所述第八晶体管的第二极与所述第二节点连接;所述第九晶体管的控制极与所述第一节点连接,所述第九晶体管的第一极与所述第二电源端连接,所述第九晶体管的第二极与所述发光级联信号输出端连接;所述第十晶体管的控制极与所述第二节点连接,所述第十晶体管的第一极与所述发光级联信号输出端连接,所述第十晶体管的第二极与所述第一电源端连接;所述第二十一晶体管的控制极与所述第六节点连接,所述第二十一晶体管的第一极与所述第二电源端连接,所述第二十一晶体管的第二极与所述发光控制驱动信号输出端连接;所述第二十二晶体管的控制极与所述第二节点连接,所述第二十二晶体管的第一极与所述发光控制驱动信号输出端连接,所述第二十二晶体管的第二极与所述第一电源端连接。11.根据权利要求9所述的移位寄存器,其特征在于,所述调压电路还包括第一防漏电电路,所述第一输入电路、所述第二输入电路、所述第二节点控制电压连接于第五节点,所述第一防漏电电路位于所述第五节点和所述第二节点之间,所述第一输入电路、所述第二输入电路、所述第二电压控制电路均通过所述第一防漏电电路与所述第二节点连接;
所述第一防漏电电路还与所述第一电源端、第三电源端连接连接,所述第一防漏电电路配置为在所述第二节点处电压的控制下将所述第三电源端提供的第三工作电压写入至第一防漏电节点,所述第一防漏电节点位于所述第二节点与所述第五节点之间;和/或,所述调压电路还包括第二防漏电电路,所述输出电路通过所述第二防漏电电路与第二电源端连接,所述发光级联输出电路与所述第二防漏电电路连接于第二防漏电节点;所述第二防漏电电路还与第一节点、第一电源端、第二电源端连接,第二防漏电电路还与发光级联信号输出端或发光控制驱动信号输出端连接,所述第二防漏电电路配置为响应于所述发光级联信号输出端或所述发光控制驱动信号输出端处电压的控制,将所述第一电源端提供的第一工作电压写入至第二防...

【专利技术属性】
技术研发人员:冯雪欢李永谦
申请(专利权)人:京东方科技集团股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1