一种谐波信号源产生电路制造技术

技术编号:38151153 阅读:10 留言:0更新日期:2023-07-13 09:15
本申请公开了一种谐波信号源产生电路。包括:主控CPU、A相CPU、A相RAM、锁相环、CPLD计数器、扫描电路和D/A转换器,其中由主控CPU向A相CPU发出所需输出谐波信号的命令,命令中主要包含谐波次数、谐波幅值和谐波相位信息,A相CPU对传送命令解码后,通过锁相环和CPLD计数电路输出对应谐波次数的基准频率给扫描电路,扫描电路根据接收到的基准频率进行寻址,在A相RAM中读取对应的谐波频率,经D/A转换器后输出不同次数的谐波信号。出不同次数的谐波信号。出不同次数的谐波信号。

【技术实现步骤摘要】
一种谐波信号源产生电路


[0001]本专利技术涉及电力系统电能质量检测
,并且更具体地,涉及一种谐波信号源产生电路。

技术介绍

[0002]谐波的复杂性和不确定性将严重影响电能的精确计量。国家电网公司已对新一代物联网电能表提出了必须具备谐波检测功能的新要求,谐波电能表检定装置则是对电能表进行溯源而不可或缺的设备。参考标准《JJF 1245.1安装式交流电能表型式评价大纲有功电能表报审稿2018.11.08》对高次谐波的检测要求,要求检定装置在升源后可瞬间改变谐波次数,即做到零时间等待。然而,目前检定装置中谐波信号源的产生方法,一般仅从如何正确产生包含不同次数谐波的信号波形来考虑,还没有一种既可实现高次谐波正确输出,又可实现高次谐波快速改变的谐波信号源产生方法。

技术实现思路

[0003]针对现有技术的不足,本专利技术提供一种谐波信号源产生电路。
[0004]根据本申请的一个方面,提供了一种谐波信号源产生电路,包括:主控CPU、A相CPU、A相RAM、锁相环、CPLD计数器、扫描电路和D/A转换器,其中
[0005]由主控CPU向A相CPU发出所需输出谐波信号的命令,命令中主要包含谐波次数、谐波幅值和谐波相位信息,A相CPU对传送命令解码后,通过锁相环和CPLD计数电路输出对应谐波次数的基准频率给扫描电路,扫描电路根据接收到的基准频率进行寻址,在A相RAM中读取对应的谐波频率,经D/A转换器后输出不同次数的谐波信号。
[0006]可选地,A相CPU通过预设数量的地址线与锁相环的CPLD计数器连接。
[0007]可选地,CPLD计数器上设置有计数软件,用于插入计数点,并且谐波次数越低插入的计数点越多。
[0008]可选地,A相RAM包括:数据RAM和地址RAM,其中
[0009]数据RAM包括RAM0区和RAM1区,用于实现谐波相位的改变;
[0010]地址RAM为双口RAM,与RAM0区和RAM1区相对应。
[0011]可选地,RAM0区和RAM1区实现谐波相位的改变包括:
[0012]将存放在RAM0区的波形幅值数据依次复制到RAM1区,并将地址线中“AN”的电平从“0”切换到“1”;或者
[0013]将存放在RAM1区的波形幅值数据依次复制到RAM0区,并将地址线中“AN”的电平从“1”切换到“0”。
[0014]从而,本专利技术提供的谐波电流源产生电路,由主控CPU向A相CPU发出所需输出谐波信号的命令,命令中主要包含谐波次数、谐波幅值和谐波相位等信息。A相CPU对传送命令解码后,通过锁相环和CPLD计数电路输出对应谐波次数的基准频率给扫描电路,扫描电路根据接收到的基准频率寻址,在RAM中读取对应的谐波频率,经D/A转换器后输出不同次数的
谐波信号。如需要改变高次谐波的输出相位,A相CPU发送RAM区切换信号给双口RAM,若当前输出波形存放在RAM0区,则CPU通过后台查询并得到相位调整后的高次谐波波形数据,并将其存放在RAM1区,需要输出时,只要改变双口RAM地址线的最高位,即可以达到“瞬时”改变高次谐波输出相位的目的。进而实现高次谐波正确输出,又可实现高次谐波快速改变的谐波信号源的产生。
[0015]根据下文结合附图对本申请的具体实施例的详细描述,本领域技术人员将会更加明了本申请的上述以及其他目的、优点和特征。
附图说明
[0016]后文将参照附图以示例性而非限制性的方式详细描述本申请的一些具体实施例。附图中相同的附图标记标示了相同或类似的部件或部分。本领域技术人员应该理解,这些附图未必是按比例绘制的。附图中:
[0017]图1是根据本申请实施例所述的谐波信号源产生电路的原理图;
[0018]图2是根据本申请实施例所述的谐波频率快速改变的实现方法。
具体实施方式
[0019]需要说明的是,在不冲突的情况下,本公开中的实施例及实施例中的特征可以相互组合。下面将参考附图并结合实施例来详细说明本公开。
[0020]为了使本
的人员更好地理解本公开方案,下面将结合本公开实施例中的附图,对本公开实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本公开一部分的实施例,而不是全部的实施例。基于本公开中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都应当属于本公开保护的范围。
[0021]需要说明的是,本公开的说明书和权利要求书及上述附图中的术语“第一”、“第二”等是用于区别类似的对象,而不必用于描述特定的顺序或先后次序。应该理解这样使用的术语在适当情况下可以互换,以便这里描述的本公开的实施例。此外,术语“包括”和“具有”以及他们的任何变形,意图在于覆盖不排他的包含,例如,包含了一系列步骤或单元的过程、方法、系统、产品或设备不必限于清楚地列出的那些步骤或单元,而是可包括没有清楚地列出的或对于这些过程、方法、产品或设备固有的其它步骤或单元。
[0022]需要注意的是,这里所使用的术语仅是为了描述具体实施方式,而非意图限制根据本申请的示例性实施方式。如在这里所使用的,除非上下文另外明确指出,否则单数形式也意图包括复数形式,此外,还应当理解的是,当在本说明书中使用术语“包含”和/或“包括”时,其指明存在特征、步骤、操作、器件、组件和/或它们的组合。
[0023]图1是根据本申请一个实施例的谐波信号源产生电路的示意图,参考图1所示,谐波信号源产生电路,包括:主控CPU、A相CPU、A相RAM、锁相环、CPLD计数器、扫描电路和D/A转换器,其中
[0024]由主控CPU向A相CPU发出所需输出谐波信号的命令,命令中主要包含谐波次数、谐波幅值和谐波相位信息,A相CPU对传送命令解码后,通过锁相环和CPLD计数电路输出对应谐波次数的基准频率给扫描电路,扫描电路根据接收到的基准频率进行寻址,在A相RAM中
读取对应的谐波频率,经D/A转换器后输出不同次数的谐波信号。
[0025]可选地,A相CPU通过预设数量的地址线与锁相环的CPLD计数器连接。
[0026]可选地,CPLD计数器上设置有计数软件,用于插入计数点,并且谐波次数越低插入的计数点越多。
[0027]可选地,A相RAM包括:数据RAM和地址RAM,其中
[0028]数据RAM包括RAM0区和RAM1区,用于实现谐波相位的改变;
[0029]地址RAM为双口RAM,与RAM0区和RAM1区相对应。
[0030]可选地,RAM0区和RAM1区实现谐波相位的改变包括:
[0031]将存放在RAM0区的波形幅值数据依次复制到RAM1区,并将地址线中“AN”的电平从“0”切换到“1”;或者
[0032]将存放在RAM1区的波形幅值数据依次复制到RAM0区,并将地址线中“AN”的电平从“1”切换到“0”。
[0033]具体地,本专利技术要解决的技术问题:提供一种用于谐波电能表检定、可快速改变高次本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种谐波信号源产生电路,其特征在于,包括:主控CPU、A相CPU、A相RAM、锁相环、CPLD计数器、扫描电路和D/A转换器,其中由所述主控CPU向所述A相CPU发出所需输出谐波信号的命令,所述命令中主要包含谐波次数、谐波幅值和谐波相位信息,所述A相CPU对传送命令解码后,通过所述锁相环和所述CPLD计数电路输出对应谐波次数的基准频率给扫描电路,扫描电路根据接收到的所述基准频率进行寻址,在所述A相RAM中读取对应的谐波频率,经所述D/A转换器后输出不同次数的谐波信号。2.根据权利要求1所述的谐波信号源产生电路,其特征在于,所述A相CPU通过预设数量的地址线与所述锁相环的所述CPLD计数器连接。3.根据权利要求2所述的谐波信号源产生电路,其特征在于,所述预设数量为5,用于实现谐波相位的切换。4.根据权...

【专利技术属性】
技术研发人员:姜洪浪王磊王晓东王爽张江涛赵婷黄洪涛张玉冠潘仙林左嘉陈方方王晔罗冉冉
申请(专利权)人:中国计量科学研究院
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1