时钟恢复电路及通信设备制造技术

技术编号:37865255 阅读:4 留言:0更新日期:2023-06-15 20:55
本申请提供一种时钟恢复电路及通信设备。时钟恢复电路包括时钟鉴相单元和时钟调整电路。所述时钟鉴相单元包括处理模块和计算单元,所述处理模块用于对待恢复的时钟信号进行处理,以用于输出采样相位不同的第一欠采样信号和第二欠采样信号;所述计算单元用于根据所述第一欠采样信号和所述第二欠采样信号的能量差异或幅度差异估计第一采样时钟的时间误差信号。所述时钟调整电路用于根据所述时间误差信号对所述第一采样时钟进行调整。本申请的实施例可以针对多种调制格式的信号实现时钟恢复,系统稳定性和鲁棒性高。系统稳定性和鲁棒性高。系统稳定性和鲁棒性高。

【技术实现步骤摘要】
时钟恢复电路及通信设备


[0001]本申请涉及电子
,尤其涉及一种时钟恢复电路及通信设备。

技术介绍

[0002]在通信系统中,发信机可以在本地时钟的驱动下发送数据信号,接收机通过锁相环产生的时钟信号对所述数据信号进行采样,并检测采样位置与发送时钟采样位置的偏差,并可以利用该时间差来调整锁相环产生时钟的相位和频率,由此可以恢复发信机的时钟。因此,准确地检测接收采样位置与发送时钟采样位置的偏差,以驱动锁相环实现时钟同步,对于通信系统实现正常通信极为关键。
[0003]现有的时钟恢复电路对时钟偏差的检测缺少足够高的鲁棒性。此外,现有的时钟恢复电路的成本和功耗较高,实现复杂度高。

技术实现思路

[0004]有鉴于此,本申请提供一种时钟恢复电路及通信设备,采用本申请的实施例,能够快速完成接收机的本地时钟和发信机时钟的同步,并且功耗低,节约成本。
[0005]第一方面,本申请的实施例提供一种时钟恢复电路,所述时钟恢复电路包括时钟鉴相单元和时钟调整电路。所述时钟鉴相单元包括处理模块和计算单元;所述处理模块用于对待恢复的时钟信号进行处理,以用于输出采样相位不同的第一欠采样信号和第二欠采样信号;所述计算单元用于根据所述第一欠采样信号和所述第二欠采样信号的能量差异或幅度差异估计第一采样时钟的时间误差信号。所述时钟调整电路用于根据所述时间误差信号对所述第一采样时钟进行调整。
[0006]采用本申请的实施例,可以根据所述时钟鉴相单元输出的时间误差信号对采样时钟进行调整,使得时间误差不断变小,以恢复出所需的时钟信号,完成时钟恢复,本申请的实施例能够快速完成接收机的本地时钟和发信机时钟的同步,并且功耗低,节约成本。
[0007]在一种可能的设计中,所述处理模块包括第一处理单元和第二处理单元,所述第一处理单元用于对待恢复的时钟信号进行信号处理,以输出第一欠采样信号;所述第二处理单元用于对所述待恢复的时钟信号进行信号处理,以输出第二欠采样信号,所述第一欠采样信号与所述第二欠采样信号的采样相位不同。基于这样的设计,本申请的时钟恢复电路可以通过两个采样相位不同的欠采样信号,即可以计算出所述第一采样时钟的时间误差信号,进而可以完成时钟恢复。
[0008]在一种可能的设计中,所述第一处理单元用于通过第一相位的第二采样时钟对所述待恢复的时钟信号进行欠采样,输出第一欠采样信号,所述第二处理单元用于通过第二相位的第三采样时钟对所述待恢复的时钟信号进行欠采样,输出第二欠采样信号,所述计算单元用于根据所述第一欠采样信号和所述第二欠采样信号的能量差异或幅度差异估计所述第一采样时钟的时间误差信号。基于这样的设计,本申请的时钟恢复电路可以通过采用两个不同相位的采样时钟来得到两个欠采样信号,这样就可以计算两个欠采样信号的能
量差,进而更加精准得到所述时间误差信号。
[0009]在一种可能的设计中,所述时钟调整电路还用于对所述第一采样时钟进行分频,以产生第二采样时钟给所述第一处理单元,所述时钟调整电路还用于将所述第一采样时钟进行延迟,并将延迟后的第一采样时钟进行分频以产生所述第三采样时钟,以输出所述第三采样时钟给所述第二处理单元。
[0010]在一种可能的设计中,所述时钟恢复电路还包括解调单元,所述解调单元电连接于第一采样保持单元,所述解调单元用于对接收到的信号进行解调,解调得到的基带信号经过所述第一采样保持单元采样后得到时钟重建后的采样信号。
[0011]在一种可能的设计中,所述时钟恢复电路还包括功率检测单元,所述功率检测单元用于获取所述基带信号的功率幅度,并通过该功率幅度进行时钟恢复。采用这样的设计,所述功率检测单元可以获取高频调制信号对应的基带信号的瞬时功率,通过该瞬时功率信号进行时钟恢复。
[0012]在一种可能的设计中,所述时钟恢复电路还包括第一采样保持单元,所述时钟鉴相单元还包括延迟单元,所述第一采样保持单元用于接收基带信号,并根据所述第一采样时钟对所述基带信号进行采样保持,以输出过采样信号给所述时钟鉴相单元,所述第一处理单元用于在多个所述过采样信号中抽取一个输出,以输出所述第一欠采样信号;所述延迟单元用于对所述过采样信号进行延时,并将延时后的过采样信号传输给所述第二处理单元;所述第二处理单元用于在所述延时后的多个过采样信号中抽取一个输出,以输出所述第二欠采样信号。基于这样的设计,可以根据所述时钟鉴相单元输出的时间误差信号对采样时钟进行调整,使得时间误差不断变小,以恢复出所需的时钟信号,完成时钟恢复,本申请的实施例能够快速完成接收机的本地时钟和发信机时钟的同步,并且功耗低,节约成本。
[0013]在一种可能的设计中,所述时钟鉴相单元还包括第一功率处理单元和第二功率处理单元,所述第一功率处理单元电连接于所述第一处理单元,所述第二功率处理单元电连接于所述第二处理单元,所述第一功率处理单元用于计算所述第一欠采样信号的第一功率,所述第二功率处理单元用于计算所述第二欠采样信号的第二功率。基于这样的设计,计算单元通过计算两个功率的能量差,进而可以得到时钟误差信号,来实现时钟恢复。
[0014]在一种可能的设计中,所述计算单元连接于所述第一功率处理单元和所述第二功率处理单元,所述计算单元用于计算所述第一功率与所述第二功率之间的功率能量差,以输出所述时钟误差信号给所述时钟调整电路。基于这样的设计,计算单元通过计算两个功率的能量差,进而可以得到时钟误差信号,来实现时钟恢复。
[0015]在一种可能的设计中,所述时钟鉴相单元还包括时钟合路单元和串并转换单元,所述时钟合路单元用于输出第四采样时钟给所述处理模块,所述处理模块用于通过所述第四采样时钟对所述待恢复的时钟信号进行欠采样,以输出所述第一欠采样信号和所述第二欠采样信号给所述串并转换单元,所述串并转换元用于将所述第一欠采样信号和所述第二欠采样信号并行输出给所述计算单元。
[0016]在一种可能的设计中,所述时钟恢复电路还包括第一采样保持单元,所述时钟鉴相单元还包括串并转换单元,所述第一采样保持单元用于接收基带信号,并用于通过所述第一采样时钟对所述基带信号进行采样保持,以输出过采样信号给所述时钟鉴相单元;所述处理模块用于在多个所述过采样信号中抽取两个输出,以输出采样相位不同的所述第一
欠采样信号和所述第二欠采样信号给所述串并转换单元。
[0017]在一种可能的设计中,所述时钟鉴相单元还包括第一功率处理单元和第二功率处理单元,所述串并转换元用于将所述第一欠采样信号和所述第二欠采样信号并行输出给所述第一功率处理单元和所述第二功率处理单元,所述第一功率处理单元用于计算所述第一欠采样信号的第一功率,所述第二功率处理单元用于计算所述第二欠采样信号的第二功率,所述计算单元用于计算所述第一功率与所述第二功率之间的功率能量差,以输出所述时钟误差信号给所述时钟调整电路。
[0018]在一种可能的设计中,所述时钟鉴相单元还包括第一滤波单元,所述第一滤波单元用于滤除所述待恢复的时钟信号的带内频谱分量。基于这样的设计,所述高通滤波单本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种时钟恢复电路,其特征在于,所述时钟恢复电路包括:时钟鉴相单元,所述时钟鉴相单元包括处理模块和计算单元;所述处理模块用于对待恢复的时钟信号进行处理,以用于输出采样相位不同的第一欠采样信号和第二欠采样信号;所述计算单元用于根据所述第一欠采样信号和所述第二欠采样信号的能量差异或幅度差异估计第一采样时钟的时间误差信号;时钟调整电路,所述时钟调整电路用于根据所述时间误差信号对所述第一采样时钟进行调整。2.根据权利要求1所述的时钟恢复电路,其特征在于,所述处理模块包括第一处理单元和第二处理单元,所述第一处理单元用于对待恢复的时钟信号进行信号处理,以输出第一欠采样信号;所述第二处理单元用于对所述待恢复的时钟信号进行信号处理,以输出第二欠采样信号,所述第一欠采样信号与所述第二欠采样信号的采样相位不同。3.根据权利要求2所述的时钟恢复电路,其特征在于,所述第一处理单元用于通过第一相位的第二采样时钟对所述待恢复的时钟信号进行欠采样,输出第一欠采样信号,所述第二处理单元用于通过第二相位的第三采样时钟对所述待恢复的时钟信号进行欠采样,输出第二欠采样信号,所述计算单元用于根据所述第一欠采样信号和所述第二欠采样信号的能量差异或幅度差异估计所述第一采样时钟的时间误差信号。4.根据权利要求3所述的时钟恢复电路,其特征在于,所述时钟调整电路还用于对所述第一采样时钟进行分频,以产生第二采样时钟给所述第一处理单元,所述时钟调整电路还用于将所述第一采样时钟进行延迟,并将延迟后的第一采样时钟进行分频以产生所述第三采样时钟,以输出所述第三采样时钟给所述第二处理单元。5.根据权利要求2

4任意一项所述的时钟恢复电路,其特征在于,所述时钟恢复电路还包括解调单元,所述解调单元电连接于第一采样保持单元,所述解调单元用于对接收到的信号进行解调,解调得到的基带信号经过所述第一采样保持单元采样后得到时钟重建后的采样信号。6.根据权利要求5所述的时钟恢复电路,其特征在于,所述时钟恢复电路还包括功率检测单元,所述功率检测单元用于获取所述基带信号的功率幅度,并通过该功率幅度进行时钟恢复。7.根据权利要求2所述的时钟恢复电路,其特征在于,所述时钟恢复电路还包括第一采样保持单元,所述时钟鉴相单元还包括延迟单元,所述第一采样保持单元用于接收基带信号,并根据所述第一采样时钟对所述基带信号进行采样保持,以输出过采样信号给所述时钟鉴相单元,所述第一处理单元用于在多个所述过采样信号中抽取一个输出,以输出所述第一欠采样信号;所述延迟单元用于对所述过采样信号进行延时,并将延时后的过采样信号传输给所述第二处理单元;所述第二处理单元用于在所述延时后的多个过采样信号中抽取一个输出,以输出所述第二欠采样信号。8.根据权利要求2

7任意一项所述的时钟恢复电路,其特征在于,所述时钟鉴相单元还包括第一功...

【专利技术属性】
技术研发人员:吕瑞
申请(专利权)人:华为技术有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1