减弱噪声的电路、方法和液晶显示装置制造方法及图纸

技术编号:37859219 阅读:10 留言:0更新日期:2023-06-15 20:49
本发明专利技术公开了一种减弱噪声的电路、方法和液晶显示装置。其中,电路包括:集成电源管理电路、所述集成电源管理电路的输出总线、与所述输出总线的输出端口连接的多个子线路、以及分散设置于每条子线路上的滤波电容,所述滤波电容用于对每条子线路上的电流进行滤波。本发明专利技术提供的方案由于将总线上进行滤波的电容分散设置于每条子线路上,对每条子线路上的电流进行滤波,可使电容的布局分散,仅在电容所在的局部区域产生振动,不会集中产生振动,从而减弱噪音。弱噪音。弱噪音。

【技术实现步骤摘要】
减弱噪声的电路、方法和液晶显示装置


[0001]本专利技术涉及液晶面板
,尤其涉及一种减弱噪声的电路、方法和液晶显示装置。

技术介绍

[0002]目前,在液晶面板电路系统的阶调控制电压支路上,会放置多个片式多层陶瓷电容器电容(简称MLCC电容)来进行纹波的过滤。多个电容产生振动,会引起较大的噪音。而企业对于液晶面板产品的噪声要求相当严格。若产品噪声指标达不到规定要求,将导致产品无法出货,影响企业生产制造,造成严重后果。
[0003]对于该问题,企业即不能减少MLCC电容的数量,如果MLCC电容数量不足,会导致无法满足纹波的规格;又不能直接上件钽电容,会增加制造成本,对产品的市场规划和定位没有益处。因此,企业目前处于两难困境。

技术实现思路

[0004]为解决当前液晶面板产品MLCC电容振动噪声大的技术问题,本专利技术实施例提供一种减弱噪声的电路、方法和液晶显示装置。
[0005]本专利技术实施例的技术方案是这样实现的:
[0006]本专利技术实施例提供了一种减弱噪声的电路,所述电路包括:集成电源管理电路、所述集成电源管理电路的输出总线、与所述输出总线的输出端口连接的多个子线路、以及分散设置于每条子线路上的滤波电容,所述滤波电容用于对每条子线路上的电流进行滤波。
[0007]在一实施例中,所述滤波电容包括片式多层陶瓷电容器。
[0008]在一实施例中,将与所述输出总线的输出端口直接相连的多个子线路定义为一级子线路;
[0009]将所述滤波电容设置于所述一级子线路上。
[0010]在一实施例中,利用如下公式确定所述一级子线路上所述滤波电容的个数:
[0011]P=N/M*Q
[0012]其中,P表示一级子线路上滤波电容的个数,N表示一级子线路上的电流值,M表示输出总线上的电流值,Q表示原设置于总线上的滤波电容的个数。
[0013]在一实施例中,将与所述输出总线的输出端口间接相连的多个子线路定义为N级子线路;其中,N大于1;
[0014]将所述滤波电容设置于所述N级子线路上。
[0015]在一实施例中,利用如下公式确定所述N级子线路上所述滤波电容的个数:
[0016]P

=N

/M

*Q

[0017]其中,P

表示N级子线路上滤波电容的个数,N

表示N级子线路上的电流值,M

表示输出总线上的电流值,Q

表示原设置于总线上的滤波电容的个数。
[0018]在一实施例中,将与所述输出总线的输出端口直接相连的多个子线路定义为一级
子线路;将与所述输出总线的输出端口间接相连的多个子线路定义为N级子线路;其中,N大于1;
[0019]将所述滤波电容设置于部分所述一级子线路上,和与另一部分所述一级子线路连接的N级子线路上。
[0020]在一实施例中,利用如下公式确定所述一级子线路上和所述N级子线路上所述滤波电容的个数:
[0021]P”=N”/M”*Q”[0022]其中,P”表示一级或者N级子线路上滤波电容的个数,N”表示一级或者N级子线路上的电流值,M”表示输出总线上的电流值,Q”表示原设置于总线上的滤波电容的个数。
[0023]本专利技术实施例还提供了一种减弱噪声方法,所述方法包括:在与集成电源管理电路输出总线的输出端口连接的多个子线路上、分散设置滤波电容,所述滤波电容用于对每条子线路上的电流进行滤波。
[0024]本专利技术实施例还提供了一种液晶显示装置,所述液晶显示装置包括上述任一项实施例所述的电路。
[0025]本专利技术实施例提供的减弱噪声的电路、方法和液晶显示装置,电路包括集成电源管理电路、所述集成电源管理电路的输出总线、与所述输出总线的输出端口连接的多个子线路、以及分散设置于每条子线路上的滤波电容,所述滤波电容用于对每条子线路上的电流进行滤波。本专利技术提供的方案由于将总线上进行滤波的电容分散设置于每条子线路上,对每条子线路上的电流进行滤波,可使电容的布局分散,仅在电容所在的局部区域产生振动,不会集中产生振动,从而减弱噪音。
附图说明
[0026]图1为本专利技术实施例减弱噪声的电路的结构示意图;
[0027]图2为现有技术中滤波电容的放置位置示意图;
[0028]图3为本专利技术实施例改善方案一中的滤波电容放置位置示意图;
[0029]图4为本专利技术实施例改善方案二的滤波电容放置位置示意图;
[0030]图5为本专利技术实施例第一种减弱噪声方法的流程示意图;
[0031]图6为本专利技术实施例第二种减弱噪声方法的流程示意图;
[0032]图7为本专利技术实施例第三种减弱噪声方法的流程示意图。
具体实施方式
[0033]下面将结合附图及实施例对本专利技术作进一步详细的描述。
[0034]本专利技术实施例提供了一种减弱噪声的电路,参见图1,该电路包括:
[0035]集成电源管理电路PMIC、所述集成电源管理电路的输出总线A、与所述输出总线的输出端口连接的多个子线路B,以及分散设置于每条子线路B上的滤波电容MLCC,所述滤波电容MLCC用于对每条子线路B上的电流进行滤波。
[0036]本实施例通过分析噪音产生的原因,发现由于MLCC电容本身的物理特性,无法阻值其本身产生振动,因此只能通过减弱其振动产生的影响,来降低噪声。基于MLCC电容工作的振动特性,本实施例采用分散电容的位置,将设置于总线上的滤波电容分散设置于每条
[0054]其中,P”表示一级或者N级子线路上滤波电容的个数,N”表示一级或者N级子线路上的电流值,M”表示输出总线上的电流值,Q”表示原设置于总线上的滤波电容的个数。
[0055]例如,总线电流经过2次分流。总线电流为800mA,原总线上的滤波电容为8个,总线电流经过第1次分流,分为2个一级子线路,每个一级子线路上的电流值为400mA;每个一级子线路电流经过第2次分流,再依次分为2个二级子线路,每个二级子线路上的电流值为200mA。滤波电容可分散设置于第一次分流后的一个一级子线路上,和与另一一级子线路连接的2个二级子线路上。一个一级子线路所设置的滤波电容个数可以为8乘以400mA除以800mA,为4个,2个二级子线路所设置的滤波电容个数可以为8乘以200mA除以800mA,为2个。
[0056]即本实施例通过改变电路板上元件的布局,使得电容的排列相对分散,在每一支路的电容的振动幅度减小,从而减弱总体振动效果,达到降低产品噪音的效果。
[0057]本实施例方案不会增加任何物料成本,仅是通过优化电路布局,改变MLCC电容的放置位置,从而实现对噪音的改善。本实施例方案不会增加成本和产品开发周期,可搭配其他优化噪音的方法,取得较为理想的噪音改善效果。例如,可将本实施例方法与以下方式相搭配,来达到较优的噪声改造效果:将总线路上的电容焊本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种减弱噪声的电路,其特征在于,所述电路包括:集成电源管理电路、所述集成电源管理电路的输出总线、与所述输出总线的输出端口连接的多个子线路、以及分散设置于每条子线路上的滤波电容,所述滤波电容用于对每条子线路上的电流进行滤波。2.根据权利要求1所述的电路,其特征在于,所述滤波电容包括片式多层陶瓷电容器。3.根据权利要求1所述的电路,其特征在于,将与所述输出总线的输出端口直接相连的多个子线路定义为一级子线路;将所述滤波电容设置于所述一级子线路上。4.根据权利要求3所述的电路,其特征在于,利用如下公式确定所述一级子线路上所述滤波电容的个数:P=N/M*Q其中,P表示一级子线路上滤波电容的个数,N表示一级子线路上的电流值,M表示输出总线上的电流值,Q表示原设置于总线上的滤波电容的个数。5.根据权利要求1所述的电路,其特征在于,将与所述输出总线的输出端口间接相连的多个子线路定义为N级子线路;其中,N大于1;将所述滤波电容设置于所述N级子线路上。6.根据权利要求5所述的电路,其特征在于,利用如下公式确定所述N级子线路上所述滤波电容的个数:P

=N

/M

*Q

其中,P
...

【专利技术属性】
技术研发人员:陈强袁海江
申请(专利权)人:惠科股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1