显示面板的驱动电路、显示面板及显示装置制造方法及图纸

技术编号:41682788 阅读:19 留言:0更新日期:2024-06-14 15:35
本申请涉及一种显示面板的驱动电路、显示面板及显示装置。该驱动电路包括多条栅线和时序控制器,所述显示面板的像素架构为双栅极架构,所述驱动电路中,栅线与扫描线一一对应,所述栅线用于向所述扫描线提供扫描信号,栅线G4n+2和栅线G4n+3之间设置有输出交换电路,n为大于或等于0的整数,所述时序控制器与所述输出交换电路连接,所述输出交换电路用于在接收到所述时序控制器发出的双线栅功能选择信号时,交换所述栅线G4n+2与所述栅线G4n+3的输出。本申请通过交换栅线G4n+2与栅线G4n+3的输出,使得DRD架构在进行双线栅输出时不会错冲,完美适配双线栅功能,解决了双栅极架构开启双线栅功能会发生错冲的技术问题。

【技术实现步骤摘要】

本申请涉及显示面板,尤其涉及一种显示面板的驱动电路、显示面板及显示装置


技术介绍

1、目前市场内常用的面板架构为strip架构和z架构,目前存在dual gate架构(即drd架构,双栅极架构)玻璃,对比上述玻璃架构使用cof(chip on film,芯片软封装技术)数量少,成本更低,但是目前主流的drd架构由于同一行像素中,连接在同一条数据线上的两个相邻像素却连接到了两条相邻的栅线上,一旦开启dlg(dual line gate,双线栅)功能会发生错冲的问题。

2、针对drd架构开启dlg功能会发生错冲的问题,目前尚未提出有效的解决方案。


技术实现思路

1、本申请提供了一种显示面板的驱动电路、显示面板及显示装置,以解决双栅极架构开启双线栅功能会发生错冲的技术问题。

2、根据本申请实施例的一个方面,本申请提供了一种显示面板的驱动电路,包括多条栅线和时序控制器,所述显示面板的像素架构为双栅极架构,所述双栅极架构中同一行像素的每两个像素与一条数据线连接,同一行像素中与同一数据线连接的两本文档来自技高网...

【技术保护点】

1.一种显示面板的驱动电路,包括多条栅线和时序控制器,其特征在于,所述显示面板的像素架构为双栅极架构,所述双栅极架构中同一行像素的每两个像素与一条数据线连接,同一行像素中与同一数据线连接的两个相邻像素分别与不同的扫描线连接,所述驱动电路中,栅线与所述扫描线一一对应,所述栅线用于向所述扫描线提供扫描信号,栅线G4n+2和栅线G4n+3之间设置有输出交换电路,n为大于或等于0的整数,所述时序控制器与所述输出交换电路连接,所述输出交换电路用于在接收到所述时序控制器发出的双线栅功能选择信号时,交换所述栅线G4n+2与所述栅线G4n+3的输出。

2.根据权利要求1所述的显示面板的驱动电...

【技术特征摘要】

1.一种显示面板的驱动电路,包括多条栅线和时序控制器,其特征在于,所述显示面板的像素架构为双栅极架构,所述双栅极架构中同一行像素的每两个像素与一条数据线连接,同一行像素中与同一数据线连接的两个相邻像素分别与不同的扫描线连接,所述驱动电路中,栅线与所述扫描线一一对应,所述栅线用于向所述扫描线提供扫描信号,栅线g4n+2和栅线g4n+3之间设置有输出交换电路,n为大于或等于0的整数,所述时序控制器与所述输出交换电路连接,所述输出交换电路用于在接收到所述时序控制器发出的双线栅功能选择信号时,交换所述栅线g4n+2与所述栅线g4n+3的输出。

2.根据权利要求1所述的显示面板的驱动电路,其特征在于,所述输出交换电路包括输出截断组件、输出切换组件以及切换控制组件,所述输出截断组件分别设置在所述栅线g4n+2和所述栅线g4n+3上,所述输出切换组件的输入端连接在所述栅线g4n+2和所述栅线g4n+3上所述输出截断组件的位置之前,所述输出切换组件的输出端连接在所述栅线g4n+2和所述栅线g4n+3上所述输出截断组件的位置之后,所述切换控制组件与所述输出切换组件连接。

3.根据权利要求2所述的显示面板的驱动电路,其特征在于,所述输出截断组件包括第一晶体管和第二晶体管,所述第一晶体管的第一端与所述栅线g4n+3的输入端连接,所述第一晶体管的第二端与所述栅线g4n+3的输出端连接,所述第一晶体管的控制端通过所述切换控制组件与所述时序控制器连接,所述第二晶体管的第一端与所述栅线g4n+2的输入端连接,所述第二晶体管的第二端与所述栅线g4n+2的输出端连接,所述第二晶体管的控制端通过所述切换控制组件与所述时序控制器连接。

4.根据权利要求3所述的显示面板的驱动电路,其特征在于,所述输出切换组件...

【专利技术属性】
技术研发人员:刘欢边凯婷谭燕陈甜叶利丹
申请(专利权)人:惠科股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1