一种管道镜基于同一并行数据总线的双摄像头电路结构制造技术

技术编号:37730394 阅读:10 留言:0更新日期:2023-06-02 09:21
本实用新型专利技术涉及管道镜配件技术领域,揭示了一种管道镜基于同一并行数据总线的双摄像头电路结构,包括主摄像头、副摄像头、主副摄像头电源供给模块、同一并行数据总线的双摄像头接口,所述主摄像头和副摄像头均连接所述主副摄像头电源供给模块,所述主摄像头和副摄像头的8位数据总线采用同一摄像头数据接口,通过所述同一并行数据总线的双摄像头接口同时挂在后端数据处理芯片。本实用新型专利技术提供的双摄像头电路结构,采用背靠背设置主副两个摄像头,通过分时复用同一并行数据总线的方式,仅使用单一的摄像头数据接口即可实现对双摄像头的支持,大大减小了电路尺寸和体积,最大程度满足一次拍摄可以采集更多的管道图像信息。足一次拍摄可以采集更多的管道图像信息。足一次拍摄可以采集更多的管道图像信息。

【技术实现步骤摘要】
一种管道镜基于同一并行数据总线的双摄像头电路结构


[0001]本技术涉及管道镜配件
,特别涉及一种管道镜基于同一并行数据总线的双摄像头电路结构。

技术介绍

[0002]管道内窥镜主要用于汽车、航空发动机、管道、机械零件等,深入通风管道、空调管道、水管、工业管道内部探测焊缝、腐蚀、堵塞、差异、异物等情况视频检测。
[0003]市面上当前的管道内窥镜,基本采用前端带一个摄像头,或者一侧带一个摄像头的结构方式。在拍摄管道内壁图像时,只能拍摄到小半圈的管道内壁图像,在需要采集一整圈管道内壁图像时,需要360
°
转动管道摄像探头,操作者方便性受影响,并降低图像采集效果。

技术实现思路

[0004]本技术提供了一种管道镜基于同一并行数据总线的双摄像头电路结构,采用背靠背设置主副两个摄像头,通过分时复用同一并行(parallel)数据总线的方式,并且后端图像处理器DSP无需升级,仅使用单一的摄像头数据接口,即可实现对双摄像头的支持,大大减小了电路尺寸和体积,又兼顾了同时拍摄两侧管道内壁的需求,最大程度满足一次拍摄可以采集更多的管道图像信息。
[0005]本技术提供了一种管道镜基于同一并行数据总线的双摄像头电路结构,包括主摄像头、副摄像头、主副摄像头电源供给模块、同一并行数据总线的双摄像头接口,所述主摄像头和副摄像头均连接所述主副摄像头电源供给模块,所述主摄像头和副摄像头的8位数据总线采用同一摄像头数据接口,通过所述同一并行数据总线的双摄像头接口同时挂在后端数据处理芯片。
[0006]进一步地,所述主摄像头和副摄像头垂直同步、水平同步,像素时钟同时接到所述后端数据处理芯片相应的控制脚上。
[0007]进一步地,所述后端数据处理芯片采用串行摄像头控制总线的方式,同时将时钟线、数据线接于所述主摄像头和副摄像头的相应控制脚上,并分出另外两根控制线,分别接于主摄像头的休眠脚和副摄像头的休眠脚上。
[0008]进一步地,所述主摄像头包括芯片U19、电容C4441

C4446、电阻R4458、电阻R4459;
[0009]所述芯片U19的SIO_D引脚连接所述电阻R4459的一端,所述芯片U19的SIO_C引脚连接所述电阻R4458的一端,所述电阻R4459的另一端和所述电阻R4458的另一端均连接DOVDD,所述芯片U19的AVDD引脚分别连接所述电容C4441的一端、电容C4444的一端和DVDD,所述芯片U19的VREF1引脚连接所述电容C4443的一端,所述芯片U19的VREF2引脚连接所述电容C4445的一端,所述电容C4441的另一端、电容C4444的另一端、电容C4443的另一端、电容C4445的另一端均连接SGND,所述芯片U19的DOVDD引脚分别连接所述电容C4442的一端、电容C4446的一端和VDDD_SEN,所述电容C4442的另一端、电容C4446的另一端、芯片U19的
DOGND引脚均连接DGND。
[0010]进一步地,所述副摄像头包括芯片U20、电容C4447

C4452、电阻R4460、电阻R4461;
[0011]所述芯片U20的SIO_D引脚连接所述电阻R4461的一端,所述芯片U20的SIO_C引脚连接所述电阻R4460的一端,所述电阻R4461的另一端和所述电阻R4460的另一端均连接DOVDD,所述芯片U20的AVDD引脚分别连接所述电容C4447的一端、电容C4450的一端和DVDD,所述芯片U20的VREF1引脚连接所述电容C4449的一端,所述芯片U20的VREF2引脚连接所述电容C4451的一端,所述电容C4447的另一端、电容C4450的另一端、电容C4449的另一端、电容C4451的另一端均连接SGND,所述芯片U20的DOVDD引脚分别连接所述电容C4448的一端、电容C4452的一端和VDDD_SEN,所述电容C4448的另一端、电容C4452的另一端、芯片U20的DOGND引脚均连接DGND。
[0012]进一步地,所述同一并行数据总线的双摄像头接口包括8位并行数据线、垂直同步VSYNC、水平同步HREF、像素时钟PCLK、主摄像头休眠控制脚PWDN1、副摄像头休眠控制脚PWDN2,主副双摄像头共享电源Dovdd、Avdd、Dvdd,共享串行摄像头控制总线SCCB的时钟线SIC_C,数据线SIC_D。
[0013]进一步地,所述主副摄像头电源供给模块包括芯片U12、电容C4410、电容C4411、电容C4412、电容C4413、电阻R4406、电阻R4407、电阻R4408、电阻R4409、电阻R4410、电阻R4411、芯片U10、电容C4414、电容C4415、电容C4416、电容C4417、电阻R4412、电阻R4413、电阻R4414、电阻R4415、电阻R4416、电阻R4417、芯片Y4400、电阻R4454、电阻R4455、电阻R4453、电容C4440、电阻R4456、电阻R4457;
[0014]所述芯片U12的1引脚连接所述电阻R4406的一端、电容C4410的一端,所述电容C4410的另一端接地,所述电阻R4406的另一端分别连接电阻R4407的一端和CAM_EN,所述电阻R4407的另一端分别连接所述电阻R4408的一端和芯片U12的3引脚,所述电阻R4408的另一端连接所述电阻R4410的一端并接地,所述电阻R4410的另一端分别连接所述电阻R4409的一端、电容C4411的一端和芯片U12的4引脚,所述电阻R4409的另一端分别连接所述电容C4411的另一端、电容C4412的一端、电容C4413的一端、电阻R4411的一端和芯片U12的5引脚,所述电容C4412的另一端连接所述电容C4413的另一端并接地,所述电阻R4411的另一端连接DOVDD;
[0015]所述芯片U10的1引脚连接所述电阻R4412的一端、电容C4414的一端,所述电容C4414的另一端接地,所述电阻R4412的另一端分别连接电阻R4413的一端和CAM_EN,所述电阻R4413的另一端分别连接所述电阻R4414的一端和芯片U10的3引脚,所述电阻R4414的另一端连接地,所述芯片U10的4引脚分别连接所述电阻R4416的一端、电阻R4415的一端、电容C4415的一端,所述电阻R4416的另一端接地,所述电阻R4415的另一端分别连接所述电容C4415的另一端、电容C4416的一端、电容C4417的一端、电阻R4417的一端和芯片U10的5引脚,所述电容C4416的另一端连接所述电容C4417的另一端并接地,所述电阻R4417的另一端连接DVDD;
[0016]所述芯片Y4400的4引脚分别连接所述电阻R4454的一端、电阻R4455的一端、电容C4440的一端,所述R4454的另一端连接V33,所述电阻R4455的另一端连接芯片Y4400的1引脚,所述电容C4440的另一端连接DGND,所述芯片Y4400本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种管道镜基于同一并行数据总线的双摄像头电路结构,其特征在于,包括主摄像头、副摄像头、主副摄像头电源供给模块、同一并行数据总线的双摄像头接口,所述主摄像头和副摄像头均连接所述主副摄像头电源供给模块,所述主摄像头和副摄像头的8位数据总线采用同一摄像头数据接口,通过所述同一并行数据总线的双摄像头接口同时挂在后端数据处理芯片。2.根据权利要求1所述的管道镜基于同一并行数据总线的双摄像头电路结构,其特征在于,所述主摄像头和副摄像头垂直同步、水平同步,像素时钟同时接到所述后端数据处理芯片相应的控制脚上。3.根据权利要求1所述的管道镜基于同一并行数据总线的双摄像头电路结构,其特征在于,所述后端数据处理芯片采用串行摄像头控制总线的方式,同时将时钟线、数据线接于所述主摄像头和副摄像头的相应控制脚上,并分出另外两根控制线,分别接于主摄像头的休眠脚和副摄像头的休眠脚上。4.根据权利要求1所述的管道镜基于同一并行数据总线的双摄像头电路结构,其特征在于,所述主摄像头包括芯片U19、电容C4441

C4446、电阻R4458、电阻R4459;所述芯片U19的SIO_D引脚连接所述电阻R4459的一端,所述芯片U19的SIO_C引脚连接所述电阻R4458的一端,所述电阻R4459的另一端和所述电阻R4458的另一端均连接DOVDD,所述芯片U19的AVDD引脚分别连接所述电容C4441的一端、电容C4444的一端和DVDD,所述芯片U19的VREF1引脚连接所述电容C4443的一端,所述芯片U19的VREF2引脚连接所述电容C4445的一端,所述电容C4441的另一端、电容C4444的另一端、电容C4443的另一端、电容C4445的另一端均连接SGND,所述芯片U19的DOVDD引脚分别连接所述电容C4442的一端、电容C4446的一端和VDDD_SEN,所述电容C4442的另一端、电容C4446的另一端、芯片U19的DOGND引脚均连接DGND。5.根据权利要求1所述的管道镜基于同一并行数据总线的双摄像头电路结构,其特征在于,所述副摄像头包括芯片U20、电容C4447

C4452、电阻R4460、电阻R4461;所述芯片U20的SIO_D引脚连接所述电阻R4461的一端,所述芯片U20的SIO_C引脚连接所述电阻R4460的一端,所述电阻R4461的另一端和所述电阻R4460的另一端均连接DOVDD,所述芯片U20的AVDD引脚分别连接所述电容C4447的一端、电容C4450的一端和DVDD,所述芯片U20的VREF1引脚连接所述电容C4449的一端,所述芯片U20的VREF2引脚连接所述电容C4451的一端,所述电容C4447的另一端、电容C4450的另一端、电容C4449的另一端、电容C4451的另一端均连接SGND,所述芯片U20的DOVDD引脚分别连接所述电容C4448的一端、电容C4452的一端和VDDD_SEN,所述电容C4448的另一端、电容C4452的另一端、芯片U20的DOGND引脚均连接DGND。6.根据权利要求1所述的管道镜基于同一并行数据总线的双摄像头电路结构,其特征在于,所述同一并行数据总线的双摄像头接口包括8位并行...

【专利技术属性】
技术研发人员:宋雄毅
申请(专利权)人:上海毅视光电科技有限公司
类型:新型
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1