PCIe信号一致性测试方法、装置及电子设备制造方法及图纸

技术编号:37721405 阅读:23 留言:0更新日期:2023-06-02 00:20
本发明专利技术实施例涉及一种PCIe信号一致性测试方法、装置及电子设备,包括:获取待测PCIe信号的第一拓扑以及影响所述待测PCIe信号的第二拓扑;判断是否存在使能所述第二拓扑的资源,得到判断结果;基于所述判断结果确定对所述待测PCIe信号进行信号一致性测试的测试策略;基于所述测试策略对所述待测PCIe信号进行信号一致性测试。由此,通过实测或评估的方法将其它相关拓扑的影响因素考虑进去,可以提升测试可信度和产品验证质量,从而避免整机运行出现故障。出现故障。出现故障。

【技术实现步骤摘要】
PCIe信号一致性测试方法、装置及电子设备


[0001]本专利技术实施例涉及数字系统安全领域,尤其涉及一种PCIe信号一致性测试方法、装置及电子设备。

技术介绍

[0002]在传统数字系统设计中,高速互联现象常常可以忽略不计,因为它们对系统的性能影响很微弱。然而,随着计算机技术的不断发展,在众多决定系统性能的因素里,高速互联现象正起着主导作用,常常导致一些不可预见问题的出现,极大的增加了系统设计的复杂性。因此在高速链路设计验证中,要统筹考虑各个模块的相互影响,通过测试和评估手段评估高速信号链路稳定性,提高整系统设计成功率,缩短研发周期。
[0003]在服务器系统PCIE链路测试过程中,发送端信号一致性测试是一项必测项,通过测试治具将主板PCIE信号引出至示波器,示波器对抓取到的信号进行分析,并生成测试报告。如果测试项都能测试通过,则代表被测信号链路的完整性较好,可以进行产品的下一阶段,反之则需要优化。但是信号在测试过程中受到多种因素影响,比如各板卡的互连接触稳定性,测试环境等。因此,PCIE信号测试的可信度极大影响评估结论,如果测试的可本文档来自技高网...

【技术保护点】

【技术特征摘要】
1.一种PCIe信号一致性测试方法,其特征在于,包括:获取待测PCIe信号的第一拓扑以及影响所述待测PCIe信号的第二拓扑;判断是否存在使能所述第二拓扑的资源,得到判断结果;基于所述判断结果确定对所述待测PCIe信号进行信号一致性测试的测试策略;基于所述测试策略对所述待测PCIe信号进行信号一致性测试。2.根据权利要求1所述的方法,其特征在于,所述基于所述判断结果确定对所述待测PCIe信号进行信号一致性测试的测试策略,包括:若所述判断结果为存在使能所述第二拓扑的资源,则确定所述测试策略为直接对所述待测PCIe信号进行信号一致性测试;若所述判断结果为不存在使能所述第二拓扑的资源,则确定所述测试策略为基于预设规则对所述待测PCIe信号进行信号一致性测试。3.根据权利要求2所述的方法,其特征在于,所述基于所述测试策略对所述待测PCIe信号进行信号一致性测试,包括:若确定所述测试策略为直接对所述待测PCIe信号进行信号一致性测试,则基于预设测试项测试所述待测PCIe信号在传输结束后与传输之前是否一致;若一致,则确定所述待测PCIe信号的信号一致性测试通过;若不一致,则确定所述待测PCIe信号的信号一致性测试未通过。4.根据权利要求2所述的方法,其特征在于,所述基于所述测试策略对所述待测PCIe信号进行信号一致性测试,包括:若确定所述测试策略为基于预设规则对所述待测PCIe信号进行信号一致性测试,则基于所述资源运行所述第二拓扑;在所述第二拓扑和所述第一拓扑运行状态下,获取所述待测PCIe信号在传输结束后与传输之前的测试项;基于所述预设规则对传输结束后的测试项进行更新;判断更新后的测试项与PCIe信号在传输之前的测试项是否一致;若一致,则确定所述待测PCIe信号的信号一致性测试通过;若不一致,则确定所述待测PCIe信号的信号一致性测试未通过。5.根据权利要求3

...

【专利技术属性】
技术研发人员:荣世立张晓辉李岩
申请(专利权)人:苏州浪潮智能科技有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1