芯片故障处理方法及设备技术

技术编号:37712959 阅读:12 留言:0更新日期:2023-06-02 00:06
本申请提供一种芯片故障处理方法及设备,该方法包括:对RTL代码进行综合,生成门级网表,RTL代码对应部署于目标芯片上的多个逻辑电路单元,门级网表包括多个逻辑电路单元分别对应的逻辑电路网表;在门级网表中添加逻辑电路网表关联的多路选择器组;在第一逻辑电路单元发生故障的情况下,获取第一逻辑电路单元对应的修改后RTL代码,并对修改后RTL代码进行综合,获取新逻辑电路网表;取消第一逻辑电路单元对应的逻辑电路网表与对应的第一多路选择器组的关联,建立第一逻辑电路单元对应的新逻辑电路网表与第一多路选择器组的关联。本申请可以实现快速定位问题,对错误进行快速修正,提高处理效率、加快开发进度。提高处理效率、加快开发进度。提高处理效率、加快开发进度。

【技术实现步骤摘要】
芯片故障处理方法及设备


[0001]本申请涉及计算机
,尤其涉及一种芯片故障处理方法及设备。

技术介绍

[0002]在芯片设计过程中,芯片所对应的RTL(Register Transfer Level,寄存器传输层)代码在设计完成后进行综合生成门级网表,根据门级网表来加工生成芯片。芯片开发的具体流程可参见图1所示,除RTL代码开发外,每个环节的耗时以周/月进行计算。
[0003]如果在芯片开发后期或者芯片流片回来之后,发现芯片存在缺陷,需要进行工程修改。目前,在发现芯片存在缺陷时,可以修改RTL代码,通过修改后的RTL代码来生成芯片对应的门级网表;也可以修改门级网表。

技术实现思路

[0004]在采用修改RTL代码的方式进行工程修改时,需要在修改RTL代码后重新进行代码综合来修改门级网表,综合需要时间(例如几天或者十几天),如果这种修改在芯片开发后期可能会影响芯片流片时间,如果在芯片流片后则需要重新流片,影响芯片的开发进度以及开发周期。门级网表的修改难度大,一方面体现在门级网表的复杂度引起的可读性差,难以定位错误,定位后也难以修改;另一方面对门级网表修改后还需要重新进行后端物理实现设计,可能因牵一发动全身而导致物理实现的大量变更,甚至需要重新验证,从而消耗大量研发时间。由此可见,现有的工程修改方式存在耗时长、影响开发进度以及难以定位和修改错误的问题。
[0005]鉴于上述问题,本申请实施例提供一种克服上述问题或者至少部分地解决上述问题的芯片故障处理方法、装置及设备。
[0006]第一方面,本申请实施例提供一种芯片故障处理方法,包括:
[0007]对RTL代码进行综合,生成门级网表,所述RTL代码对应部署于目标芯片上的多个逻辑电路单元,所述门级网表包括多个逻辑电路单元分别对应的逻辑电路网表;
[0008]在所述门级网表中添加逻辑电路网表关联的多路选择器组;
[0009]在第一逻辑电路单元发生故障的情况下,获取所述第一逻辑电路单元对应的修改后RTL代码,并对所述第一逻辑电路单元对应的修改后RTL代码进行综合,获取所述第一逻辑电路单元对应的新逻辑电路网表;
[0010]取消所述第一逻辑电路单元对应的逻辑电路网表与对应的第一多路选择器组的关联,建立所述第一逻辑电路单元对应的新逻辑电路网表与所述第一多路选择器组的关联。
[0011]可选地,所述逻辑电路单元包括输入部分、逻辑电路部分以及输出部分;所述逻辑电路网表包括网表形式的输入部分、逻辑电路部分以及输出部分;所述多路选择器组包括输入多路选择器和输出多路选择器。
[0012]可选地,所述在所述门级网表中添加逻辑电路网表关联的多路选择器组,包括:
[0013]针对每个逻辑电路网表,在所述门级网表中添加所述逻辑电路网表的输入多路选择器和输出多路选择器;
[0014]通过所述输入多路选择器连通所述逻辑电路网表的输入部分和逻辑电路部分、通过所述输出多路选择器连通所述逻辑电路网表的输出部分和逻辑电路部分。
[0015]可选地,所述建立所述第一逻辑电路单元对应的新逻辑电路网表与所述第一多路选择器组的关联,包括:
[0016]通过第一输入多路选择器连通所述第一逻辑电路单元对应的逻辑电路网表的输入部分和所述新逻辑电路网表、通过第一输出多路选择器连通所述第一逻辑电路单元对应的逻辑电路网表的输出部分和所述新逻辑电路网表;
[0017]其中,所述第一多路选择器组包括所述第一输入多路选择器和所述第一输出多路选择器。
[0018]可选地,所述在第一逻辑电路单元发生故障的情况下,获取所述第一逻辑电路单元对应的修改后RTL代码,包括:
[0019]在对所述目标芯片仿真验证过程中发生或发现逻辑电路单元故障时,将发生故障的逻辑电路单元确定为所述第一逻辑电路单元,标记所述第一逻辑电路单元对应的RTL代码;
[0020]输出对所述第一逻辑电路单元对应的RTL代码进行修改的提示信息;
[0021]在对所述第一逻辑电路单元对应的RTL代码进行修改后,获取所述第一逻辑电路单元对应的修改后RTL代码。
[0022]可选地,对所述目标芯片仿真验证过程中发生或发现逻辑电路单元故障,包括:
[0023]对所述门级网表进行验证或者对设计版图进行验证的过程中发生或发现逻辑电路单元故障。
[0024]可选地,所述对所述第一逻辑电路单元对应的修改后RTL代码进行综合,获取所述第一逻辑电路单元对应的新逻辑电路网表,包括以下方案其中之一:
[0025]对所述修改后RTL代码中与逻辑电路部分对应的代码进行综合,获取仅包括网表形式的新逻辑电路部分的新逻辑电路网表;
[0026]对所述修改后RTL代码进行综合,获取包括网表形式的输入部分、新逻辑电路部分以及输出部分的新逻辑电路网表;
[0027]其中,所述第一多路选择器组连通所述第一逻辑电路单元对应的逻辑电路网表的输入部分和所述新逻辑电路部分、所述第一多路选择器组连通所述第一逻辑电路单元对应的逻辑电路网表的输出部分和所述新逻辑电路部分。
[0028]可选地,在所述新逻辑电路网表包括输入部分、新逻辑电路部分以及输出部分的情况下,在建立所述第一逻辑电路单元对应的新逻辑电路网表与所述第一多路选择器组的关联之前,所述方法还包括:
[0029]从所述新逻辑电路网表中提取所述新逻辑电路部分,并将所述新逻辑电路部分添加到至所述第一逻辑电路单元对应的逻辑电路网表中。
[0030]可选地,在所述新逻辑电路网表仅包括新逻辑电路部分的情况下,在建立所述第一逻辑电路单元对应的新逻辑电路网表与所述第一多路选择器组的关联之前,所述方法还包括:
[0031]直接将所述新逻辑电路网表添加至所述第一逻辑电路单元对应的逻辑电路网表中。
[0032]可选地,所述逻辑电路单元中的输入部分与所述逻辑电路网表中网表形式的输入部分,基于第一关键字或者第一标识形成关联关系;
[0033]所述逻辑电路单元中的输出部分与所述逻辑电路网表中网表形式的输出部分,基于第二关键字或者第二标识形成关联关系;
[0034]所述逻辑电路单元中的逻辑电路部分与所述逻辑电路网表中网表形式的逻辑电路部分,基于第三关键字或者第三标识形成关联关系。
[0035]可选地,在对RTL代码进行综合之前,还包括:将所述RTL代码划分为多组逻辑代码,以得到多个逻辑电路单元,每个逻辑电路单元对应于一组逻辑代码。
[0036]可选地,所述输入部分以及所述输出部分为指定元器件所对应的部分,其中,所述指定元器件为不影响时序的元器件。
[0037]可选地,所述逻辑电路单元与所述门级网表中对应的逻辑电路网表基于标识信息或者关键字形成关联关系。
[0038]可选地,在建立所述第一逻辑电路单元对应的新逻辑电路网表与所述第一多路选择器组的关联之后,所述方法还包括:
[0039]对所述目标芯片仿真验证;
[0040]在仿本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种芯片故障处理方法,其特征在于,包括:对RTL代码进行综合,生成门级网表,所述RTL代码对应部署于目标芯片上的多个逻辑电路单元,所述门级网表包括多个逻辑电路单元分别对应的逻辑电路网表;在所述门级网表中添加逻辑电路网表关联的多路选择器组;在第一逻辑电路单元发生故障的情况下,获取所述第一逻辑电路单元对应的修改后RTL代码,并对所述第一逻辑电路单元对应的修改后RTL代码进行综合,获取所述第一逻辑电路单元对应的新逻辑电路网表;取消所述第一逻辑电路单元对应的逻辑电路网表与对应的第一多路选择器组的关联,建立所述第一逻辑电路单元对应的新逻辑电路网表与所述第一多路选择器组的关联。2.根据权利要求1所述的方法,其特征在于,所述逻辑电路单元包括输入部分、逻辑电路部分以及输出部分;所述逻辑电路网表包括网表形式的输入部分、逻辑电路部分以及输出部分;所述多路选择器组包括输入多路选择器和输出多路选择器。3.根据权利要求2所述的方法,其特征在于,所述在所述门级网表中添加逻辑电路网表关联的多路选择器组,包括:针对每个逻辑电路网表,在所述门级网表中添加所述逻辑电路网表的输入多路选择器和输出多路选择器;通过所述输入多路选择器连通所述逻辑电路网表的输入部分和逻辑电路部分、通过所述输出多路选择器连通所述逻辑电路网表的输出部分和逻辑电路部分。4.根据权利要求3所述的方法,其特征在于,所述建立所述第一逻辑电路单元对应的新逻辑电路网表与所述第一多路选择器组的关联,包括:通过第一输入多路选择器连通所述第一逻辑电路单元对应的逻辑电路网表的输入部分和所述新逻辑电路网表、通过第一输出多路选择器连通所述第一逻辑电路单元对应的逻辑电路网表的输出部分和所述新逻辑电路网表;其中,所述第一多路选择器组包括所述第一输入多路选择器和所述第一输出多路选择器。5.根据权利要求2至4任一项所述的方法,其特征在于,所述对所述第一逻辑电路单元对应的修改后RTL代码进行综合,获取所述第一逻辑电路单元对应的新逻辑电路网表,包括以下方案其中之一:对所述修改后RTL代码中与逻辑电路部分对应的代码进行综合,获取仅包括网表形式的新逻辑电路部分的新逻辑电路网表;对所述修改后RTL...

【专利技术属性】
技术研发人员:何路郭小平聂英豪宋易
申请(专利权)人:湖南胜云光电科技有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1