转换电路和逐次逼近型模数转换器制造技术

技术编号:37703674 阅读:31 留言:0更新日期:2023-06-01 23:50
本申请提供一种转换电路和逐次逼近型模数转换器,属于电子技术领域。该转换电路包括:同步时钟控制模块、采样模块、量化输出模块;同步时钟控制模块用于输入同步时钟信号,对同步时钟信号进行反相处理,并将同步时钟信号和反相后的同步时钟信号分别交叉输出到量化输出模块中各低位电容对应的寄存器,并将同步时钟信号输出到量化输出模块中各高位电容对应的寄存器;采样模块用于输入待转换模拟信号,对待转换模拟信号进行采样,并输出时域离散信号到量化输出模块;量化输出模块用于根据同步时钟信号以及反相后的同步时钟信号依次对各电容进行量化,并根据时域离散信号输出与各电容对应的数字码。可以达到提高ADC的量化速度和转换速度的效果。转换速度的效果。转换速度的效果。

【技术实现步骤摘要】
转换电路和逐次逼近型模数转换器


[0001]本申请涉及电子
,具体而言,涉及一种转换电路和逐次逼近型模数转换器。

技术介绍

[0002]模数转换器(ADC,Analog

to

digital converter)可以将模拟信号转换为数字信号,是电子系统的重要组成部分。而逐次逼近型模数转换器(SAR ADC,Successive approximation analog

to

digital converter)被大量应用在小型的集成电路芯片中。
[0003]相关技术中,传统SAR ADC可以通过二进制加权电容阵列中各电容的数字权重加减得到数字量的输出信号。一般,若传统SAR ADC是基于同步时钟信号进行控制的,那么就会在一个时钟周期内建立一位电容并进行一次数字量化,直至对电容阵列中的所有电容都进行量化,这样SAR ADC就可以输出相应的数字信号。另外,因为SAR ADC的最高位电容的容值最大,需要的量化时间也最长,因此,时钟周期一般要大于或等于最高位电本文档来自技高网...

【技术保护点】

【技术特征摘要】
1.一种转换电路,其特征在于,包括:同步时钟控制模块、采样模块、量化输出模块;所述量化输出模块分别与所述采样模块、所述同步时钟控制模块连接;所述同步时钟控制模块用于输入同步时钟信号,对所述同步时钟信号进行反相处理,并将所述同步时钟信号和反相后的同步时钟信号分别交叉输出到所述量化输出模块中各低位电容对应的寄存器,并将所述同步时钟信号输出到所述量化输出模块中各高位电容对应的寄存器;所述采样模块用于输入待转换模拟信号,对所述待转换模拟信号进行采样,并输出时域离散信号到所述量化输出模块;所述量化输出模块用于根据所述同步时钟信号以及所述反相后的同步时钟信号依次对各电容进行量化,并根据所述时域离散信号输出与各电容对应的数字码。2.如权利要求1所述的转换电路,其特征在于,所述量化输出模块包括寄存器单元、比较单元、多位电容单元;所述寄存器单元分别与所述同步时钟控制模块、所述比较单元、所述多位电容单元连接,所述多位电容单元还与所述采样模块连接;其中,所述比较单元用于比较所述多位电容单元中各电容上极板电压与参考电压的大小,并将比较结果输出到所述寄存器单元;所述寄存器单元中与各高位电容对应的寄存器用于在所述比较结果、所述同步时钟信号的作用下,确定控制所述多位电容单元中各高位电容的开关时序;所述寄存器单元中与各低位电容对应的寄存器用于在所述比较结果、所述同步时钟信号以及所述反相后的同步时钟信号的作用下,确定控制所述多位电容单元中各低位电容的开关时序;所述寄存器单元中的各寄存器还用于按照所述开关时序依次向所述多位电容单元输出一位控制所述高位电容和所述低位电容进行量化的数字码;所述多位电容单元用于在各所述数字码的作用下,调整各电容的上极板电压,并将各电容的上极板电压输出到所述比较单元。3.如权利要求2所述的转换电路,其特征在于,所述多位电容单元包括数字逻辑控制单元和多位电容阵列单元;所述多位电容阵列单元与所述数字逻辑控制单元连接;所述数字逻辑控制单元用于根据所述寄存器单元输出的数字码切换所述多位电容阵列单元的上极板电压,以实现二进制搜索量化过程;所述多位电容阵列单元用于在所述数字逻辑控制单元的控制下基于电荷重分配原理,切换各电容的上极板电压,并将各电容的上极板电压输出到所述比较单元。4.如权利要求3所述的转换电路,其特征在于,所述多位电容阵列单元包括第...

【专利技术属性】
技术研发人员:邱政曾舸峰虞少平杨博文邹庆
申请(专利权)人:浙江地芯引力科技有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1