驱动模组、驱动方法和显示装置制造方法及图纸

技术编号:37671156 阅读:8 留言:0更新日期:2023-05-26 04:32
本发明专利技术提供一种驱动模组、驱动方法和显示装置。驱动模组包括驱动电路和输出控制电路;所述驱动电路分别与第一节点、第二节点和进位输出端电连接,用于在所述第一节点的电位和所述第二节点的电位的控制下,控制所述进位输出端输出进位信号;所述输出控制电路分别与所述进位输出端、所述第二节点、输出控制端和驱动信号输出端电连接,用于在所述第二节点的电位和所述输出控制端提供的输出控制信号的控制下,根据所述进位输出端提供的进位信号,控制所述驱动信号输出端输出驱动信号。本发明专利技术可以在不影响驱动电路的移位寄存器功能的前提下,达到显示区域中的不同区域有不同的刷新频率的效果,能够降低显示面板的功耗。能够降低显示面板的功耗。能够降低显示面板的功耗。

【技术实现步骤摘要】
驱动模组、驱动方法和显示装置


[0001]本专利技术涉及显示
,尤其涉及一种驱动模组、驱动方法和显示装置。

技术介绍

[0002]在相关的显示面板中,在某些应用场景下,显示区域既需要高刷的动态图像,又存在低刷静态图像时,相关的驱动模组无法在同一个显示区域中的不同区域实现不同的刷新率。

技术实现思路

[0003]在一个方面中,本专利技术实施例提供一种驱动模组,包括驱动电路和输出控制电路;
[0004]所述驱动电路分别与第一节点、第二节点和进位输出端电连接,用于在所述第一节点的电位和所述第二节点的电位的控制下,控制所述进位输出端输出进位信号;
[0005]所述输出控制电路分别与所述进位输出端、所述第二节点、输出控制端和驱动信号输出端电连接,用于在所述第二节点的电位和所述输出控制端提供的输出控制信号的控制下,根据所述进位输出端提供的进位信号,控制所述驱动信号输出端输出驱动信号。
[0006]可选的,所述输出控制电路还与第一节点和输出控制时钟信号端电连接,还用于在所述第一节点的电位和所述输出控制时钟信号端提供的输出控制时钟信号的控制下,控制所述驱动信号输出端输出驱动信号。
[0007]可选的,所述输出控制电路包括第一控制电路和第二控制电路;
[0008]所述第一控制电路分别与第二节点、第一电压端和驱动信号输出端电连接,用于在所述第二节点的电位的控制下,控制所述驱动信号输出端与所述第一电压端之间连通;
[0009]所述第二控制电路分别与输出控制端、进位输出端和驱动信号输出端电连接,用于在所述输出控制端提供的输出控制信号的控制下,控制所述进位输出端与所述驱动信号输出端之间连通。
[0010]可选的,所述输出控制电路包括第一控制电路、第二控制电路、第三控制电路、第四控制电路和储能电路;
[0011]所述第一控制电路分别与第一节点、第一电压端和控制节点电连接,用于在所述第一节点的电位的控制下,控制所述第一电压端与所述控制节点之间连通;
[0012]所述第二控制电路分别与所述进位输出端、所述控制节点和第二电压端电连接,用于在所述进位输出端提供的进位信号的控制下,控制所述控制节点与所述第二电压端之间连通;
[0013]所述第三控制电路分别与所述控制节点、输出控制端和驱动信号输出端电连接,用于在所述控制节点的电位的控制下,控制所述驱动信号输出端与所述输出控制端之间连通;
[0014]所述第四控制电路分别与所述第二节点、所述驱动信号输出端和第一电压端电连接,用于在所述第二节点的电位的控制下,控制所述驱动信号输出端与所述第一电压端之
间连通;
[0015]所述储能电路的第一端与所述控制节点电连接,所述储能电路的第二端与所述输出控制时钟信号端电连接,所述储能电路用于储存电能。
[0016]可选的,所述第一控制电路包括第一晶体管,所述第二控制电路包括第二晶体管;
[0017]所述第一晶体管的栅极与所述第二节点电连接,所述第一晶体管的第一极与第一电压端电连接,所述第一晶体管的第二极与所述驱动信号输出端电连接;
[0018]所述第二晶体管的栅极与所述输出控制端电连接,所述第二晶体管的第一极与所述进位输出端电连接,所述第二晶体管的第二极与所述驱动信号输出端电连接。
[0019]可选的,所述第一控制电路包括第一晶体管,所述第二控制电路包括第二晶体管,所述第三控制电路包括第三晶体管,所述第四控制电路包括第四晶体管;所述储能电路包括第一电容;
[0020]所述第一晶体管的栅极与所述第一节点电连接,所述第一晶体管的第一极与第一电压端电连接,所述第一晶体管的第二极与控制节点电连接;
[0021]所述第二晶体管的栅极与所述进位输出端电连接,所述第二晶体管的第一极与第二电压端电连接,所述第二晶体管的第二极与所述控制节点电连接;
[0022]所述第三晶体管的栅极与所述控制节点电连接,所述第三晶体管的第一极与所述输出控制端电连接,所述第三晶体管的第二极与所述驱动信号输出端电连接;
[0023]所述第四晶体管的栅极与所述第二节点电连接,所述第四晶体管的第一极与第一电压端电连接,所述第四晶体管的第二极与所述驱动信号输出端电连接;
[0024]所述第一电容的第一端与所述控制节点电连接,所述第一电容的第二端与所述输出控制时钟信号端电连接。
[0025]可选的,所述驱动电路还包括第三节点控制电路、第四节点控制电路、第一节点控制电路、第五节点控制电路、第二节点控制电路、输出电路和输出复位电路;
[0026]所述第三节点控制电路分别与第一时钟信号端、第一电压端、第三节点和第二节点电连接,用于在所述第一时钟信号端提供的第一时钟信号的控制下,控制所述第三节点与所述第一电压端之间连通,在所述第二节点的电位的控制下,控制所述第三节点与所述第一时钟信号端之间连通;
[0027]所述第四节点控制电路分别与第三节点、第四节点和第二时钟信号端电连接,用于在所述第三节点的电位的控制下,控制所述第四节点与所述第二时钟信号端之间连通,并根据所述第三节点的电位,控制所述第四节点的电位;
[0028]所述第一节点控制电路分别与第四节点、第二时钟信号端、第一节点、第二节点和第二电压端电连接,用于在所述第二时钟信号端提供的第二时钟信号的控制下,控制所述第四节点与所述第一节点之间连通,并维持所述第一节点的电位,在第二节点的电位的控制下,控制所述第一节点与所述第二电压端之间连通;
[0029]所述第五节点控制电路分别与第三节点、第二电压端、第五节点、第二时钟信号端和第二节点电连接,用于在所述第三节点的电位的控制下,控制所述第五节点与所述第二电压端之间连通,在所述第二节点的电位的控制下,控制所述第五节点与所述第二时钟信号端之间连通,并根据所述第二节点的电位控制所述第五节点的电位;
[0030]所述第二节点控制电路分别与第一时钟信号端、输入端和第二节点电连接,用于
在所述第一时钟信号端提供的第一时钟信号的控制下,控制所述第二节点与所述输入端之间连通;
[0031]所述输出电路分别与第一节点、进位输出端和第二电压端电连接,用于在所述第一节点的电位的控制下,控制所述进位输出端与所述第二电压端之间连通;
[0032]所述输出复位电路分别与第二节点、进位输出端和第一电压端电连接,用于在所述第二节点的电位的控制下,控制所述进位输出端与所述第一电压端之间连通。
[0033]可选的,所述第三节点控制电路包括第五晶体管和第六晶体管;
[0034]所述第五晶体管的栅极与所述第一时钟信号端电连接,所述第五晶体管的第一极与所述第一电压端电连接,所述第五晶体管的第二极与所述第三节点电连接;
[0035]所述第六晶体管的栅极与第二节点电连接,所述第六晶体管的第一极与第一时钟信号端电连接,所述第六晶体管的第二极与所述第三节点电连接;
[0036]所述第四节点控制电路包括第七晶体管和第二电容;本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种驱动模组,其特征在于,包括驱动电路和输出控制电路;所述驱动电路分别与第一节点、第二节点和进位输出端电连接,用于在所述第一节点的电位和所述第二节点的电位的控制下,控制所述进位输出端输出进位信号;所述输出控制电路分别与所述进位输出端、所述第二节点、输出控制端和驱动信号输出端电连接,用于在所述第二节点的电位和所述输出控制端提供的输出控制信号的控制下,根据所述进位输出端提供的进位信号,控制所述驱动信号输出端输出驱动信号。2.如权利要求1所述的驱动模组,其特征在于,所述输出控制电路还与第一节点和输出控制时钟信号端电连接,还用于在所述第一节点的电位和所述输出控制时钟信号端提供的输出控制时钟信号的控制下,控制所述驱动信号输出端输出驱动信号。3.如权利要求1所述的驱动模组,其特征在于,所述输出控制电路包括第一控制电路和第二控制电路;所述第一控制电路分别与第二节点、第一电压端和驱动信号输出端电连接,用于在所述第二节点的电位的控制下,控制所述驱动信号输出端与所述第一电压端之间连通;所述第二控制电路分别与输出控制端、进位输出端和驱动信号输出端电连接,用于在所述输出控制端提供的输出控制信号的控制下,控制所述进位输出端与所述驱动信号输出端之间连通。4.如权利要求2所述的驱动模组,其特征在于,所述输出控制电路包括第一控制电路、第二控制电路、第三控制电路、第四控制电路和储能电路;所述第一控制电路分别与第一节点、第一电压端和控制节点电连接,用于在所述第一节点的电位的控制下,控制所述第一电压端与所述控制节点之间连通;所述第二控制电路分别与所述进位输出端、所述控制节点和第二电压端电连接,用于在所述进位输出端提供的进位信号的控制下,控制所述控制节点与所述第二电压端之间连通;所述第三控制电路分别与所述控制节点、输出控制端和驱动信号输出端电连接,用于在所述控制节点的电位的控制下,控制所述驱动信号输出端与所述输出控制端之间连通;所述第四控制电路分别与所述第二节点、所述驱动信号输出端和第一电压端电连接,用于在所述第二节点的电位的控制下,控制所述驱动信号输出端与所述第一电压端之间连通;所述储能电路的第一端与所述控制节点电连接,所述储能电路的第二端与所述输出控制时钟信号端电连接,所述储能电路用于储存电能。5.如权利要求3所述的驱动模组,其特征在于,所述第一控制电路包括第一晶体管,所述第二控制电路包括第二晶体管;所述第一晶体管的栅极与所述第二节点电连接,所述第一晶体管的第一极与第一电压端电连接,所述第一晶体管的第二极与所述驱动信号输出端电连接;所述第二晶体管的栅极与所述输出控制端电连接,所述第二晶体管的第一极与所述进位输出端电连接,所述第二晶体管的第二极与所述驱动信号输出端电连接。6.如权利要求4所述的驱动模组,其特征在于,所述第一控制电路包括第一晶体管,所述第二控制电路包括第二晶体管,所述第三控制电路包括第三晶体管,所述第四控制电路包括第四晶体管;所述储能电路包括第一电容;
所述第一晶体管的栅极与所述第一节点电连接,所述第一晶体管的第一极与第一电压端电连接,所述第一晶体管的第二极与控制节点电连接;所述第二晶体管的栅极与所述进位输出端电连接,所述第二晶体管的第一极与第二电压端电连接,所述第二晶体管的第二极与所述控制节点电连接;所述第三晶体管的栅极与所述控制节点电连接,所述第三晶体管的第一极与所述输出控制端电连接,所述第三晶体管的第二极与所述驱动信号输出端电连接;所述第四晶体管的栅极与所述第二节点电连接,所述第四晶体管的第一极与第一电压端电连接,所述第四晶体管的第二极与所述驱动信号输出端电连接;所述第一电容的第一端与所述控制节点电连接,所述第一电容的第二端与所述输出控制时钟信号端电连接。7.如权利要求1至6中任一权利要求所述的驱动模组,其特征在于,所述驱动电路还包括第三节点控制电路、第四节点控制电路、第一节点控制电路、第五节点控制电路、第二节点控制电路、输出电路和输出复位电路;所述第三节点控制电路分别与第一时钟信号端、第一电压端、第三节点和第二节点电连接,用于在所述第一时钟信号端提供的第一时钟信号的控制下,控制所述第三节点与所述第一电压端之间连通,在所述第二节点的电位的控制下,控制所述第三节点与所述第一时钟信号端之间连通;所述第四节点控制电路分别与第三节点、第四节点和第二时钟信号端电连接,用于在所述第三节点的电位的控制下,控制所述第四节点与所述第二时钟信号端之间连通,并根据所述第三节点的电位,控制所述第四节点的电位;所述第一节点控制电路分别与第四节点、第二时钟信号端、第一节点、第二节点和第二电压端电连接,用于在所述第二时钟信号端提供的第二时钟信号的控制下,控制所述第四节点与所述第一节点之间连通,并维持所述第一节点的电位,在第二节点的电位的控制下,控制所述第一节点与所述第二电压端之间连通;所述第五节点控制电路分别与第三节点、第二电压端、第五节点、第二时钟信号端和第二节点电连接,用于在所述第三节点的电位的控制下,控制所述第五节点与所述第二电压端之间连通,在所述第二节点的电位的控制下,控制所述第五节点与所述第二时钟信号端之间连通,并根据所述第二节点的电位控制所述第五节点的电位;所述第二节点控制电路分别与第一时钟信号端、输入端和第二节点电连接,用于在所述第一时钟信号端提供的第一时钟信号的控制下,控制所述第二节点与所述输入端之间连通;所述输出电路分别与第一节点、进位输出端和第二电压端电连接,用于在所述第一节点的电位的控制下,控制所...

【专利技术属性】
技术研发人员:陈文波于子阳承天一张跳梅王苗王梦奇赵二瑾谷泉泳蒋志亮胡明
申请(专利权)人:成都京东方光电科技有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1