阵列基板和显示设备制造技术

技术编号:37634199 阅读:9 留言:0更新日期:2023-05-20 08:54
提供一种阵列基板。阵列基板包括K个复位信号线,其分别被配置为向所述阵列基板的K列像素驱动电路中的复位晶体管提供复位信号。K个复位信号线包括:在K列的第(2k

【技术实现步骤摘要】
【国外来华专利技术】阵列基板和显示设备


[0001]本专利技术涉及显示技术,尤其涉及一种阵列基板和显示设备。

技术介绍

[0002]有机发光二极管(OLED)显示器是当今平板显示器研究领域的热点之一。与使用稳定电压来控制亮度的薄膜晶体管

液晶显示器(TFT

LCD)不同,OLED由需要保持恒定以控制照度的驱动电流来驱动。OLED显示面板包括多个像素单元,所述多个像素单元配置有以多行和多列排列的像素驱动电路。每个像素驱动电路包括驱动晶体管,该驱动晶体管具有连接到每行一个栅线的栅极端子和连接到每列一个数据线的漏极端子。当其中像素单元被选通的行导通时,连接到驱动晶体管的开关晶体管导通,并且数据电压从数据线经由开关晶体管施加到驱动晶体管,使得驱动晶体管将与数据电压对应的电流输出到OLED器件。OLED器件被驱动以发射相应亮度的光。

技术实现思路

[0003]在一个方面,本公开提供了一种阵列基板,包括:K个复位信号线,其分别被配置为向所述阵列基板的K列像素驱动电路中的复位晶体管提供复位信号;其中,所述K个复位信号线包括:在K列的第(2k

1)列中的多个第三复位信号线,K和k是正整数,1≤k≤(K/2);以及在所述K列的第(2k)列中的多个第四复位信号线;其中,相应第三复位信号线和相应第四复位信号线具有不同的线图案。
[0004]可选地,所述阵列基板包括第一互连复位信号供应网络和第二互连复位信号供应网络;其中,所述第一互连复位信号供应网络包括在所述第(2k

1)列中的所述多个第三复位信号线,并且多个第一复位信号线分别跨过所述多个第三复位信号线;以及所述第二互连复位信号供应网络包括在所述第(2k)列中的所述多个第四复位信号线,并且多个第二复位信号线分别跨过所述多个第四复位信号线。
[0005]可选地,相应第一复位信号线连接到所述多个第三复位信号线中的一个或多个;相应第三复位信号线连接到所述多个第一复位信号线中的一个或多个;相应第二复位信号线连接到所述多个第四复位信号线中的一个或多个;以及相应第四复位信号线连接到所述多个第二复位信号线中的一个或多个。
[0006]可选地,所述多个第一复位信号线和所述多个第二复位信号线分别沿第一方向延伸;所述多个第三复位信号线和所述多个第四复位信号线分别沿第二方向延伸;以及所述多个第一复位信号线和所述多个第二复位信号线沿着所述第二方向交替地排列。
[0007]可选地,多个第三复位信号线实质上彼此平行;所述多个第四复位信号线实质上彼此平行;以及相应第三复位信号线不平行于相应第四复位信号线。
[0008]可选地,相应第三复位信号线在两个相邻第一复位信号线之间的段和相应第四复位信号线在所述两个相邻第一复位信号线之间的段彼此不平行;或相应第三复位信号线在两个相邻第二复位信号线之间的段和相应第四复位信号线在所述两个相邻第二复位信号
线之间的段彼此不平行。
[0009]可选地,相应第三复位信号线包括第一共线段、第二共线段和将所述第一共线段连接到所述第二共线段的第一非共线段;以及相应第四复位信号线包括第三共线段、第四共线段和将所述第三共线段连接到所述第四共线段的第二非共线段。
[0010]可选地,第一非共线段与所述第一共线段和所述第二共线段的连接点之间的第一距离与所述第二非共线段与所述第三共线段和所述第四共线段的连接点之间的第二距离不同。
[0011]可选地,第一非共线段偏离连接所述第一共线段和所述第二共线段的虚拟线达第一最大距离;所述第二非共线段偏离连接所述第三共线段和所述第四共线段的虚拟线达第二最大距离;以及所述第一最大距离与所述第二最大距离不同。
[0012]可选地,朝向所述阵列基板的同一侧,所述第一非共线段偏离连接所述第一共线段和所述第二共线段的所述虚拟线,并且所述第二非共线段偏离连接所述第三共线段和所述第四共线段的所述虚拟线。
[0013]可选地,阵列基板还包括存在于第(2k)列中但不存在于第(2k

1)列中的第一初始化连接线,和存在于所述第(2k

1)列中但不存在于所述第(2k)列中的第二初始化连接线。
[0014]可选地,第(2k)列中的所述第一初始化连接线将所述多个第一复位信号线中的相应第一复位信号线与所述第(2k)列中的相应像素驱动电路中的第一复位晶体管的源极连接在一起;所述第(2k

1)列中的所述第二初始化连接线将所述多个第二复位信号线中的相应第二复位信号线与所述第(2k

1)列中的所述相应像素驱动电路中的第二复位晶体管的源极连接在一起;第(2k

1)列中的相应第三复位信号线将所述多个第一复位信号线中的相应第一复位信号线与所述第(2k

1)列中的相应像素驱动电路中的第一复位晶体管的源极连接在一起;以及所述第(2k)列中的相应第四复位信号线将所述多个第二复位信号线中的相应第二复位信号线和所述第(2k)列中的所述相应像素驱动电路中的第二复位晶体管的源极连接在一起。
[0015]可选地,至少在像素驱动电路的一个相应列中,像素驱动电路的总数为P;在所述相应列中,沿第二方向延伸并通过P个像素驱动电路的复位信号线的总数与初始化连接线的总数的比为1:P。
[0016]可选地,所述阵列基板包括半导体材料层;其中,在相应子像素中,所述半导体材料层包括第三晶体管的有源层、第五晶体管的有源层、驱动晶体管的有源层、以及第三节点部分,所述第三节点部分连接到所述相应子像素中的所述第三晶体管的有源层、所述第五晶体管的有源层、以及所述驱动晶体管的有源层;以及所述第三节点部分在基底基板上的正投影的至少50%与相应第三复位信号线或相应第四复位信号线在所述基底基板上的正投影不重叠。
[0017]可选地,第三节点部分包括将所述第三晶体管的所述有源层连接到所述第五晶体管的所述有源层的第一部分,所述第一部分沿第二方向延伸;以及将所述第一部分连接到所述驱动晶体管的所述有源层的第二部分,所述第二部分沿着所述第一方向延伸。
[0018]可选地,在第(2k

1)列中,所述相应第三复位信号线的第一非共线段跨过第(2k

1)列中的所述第三节点部分的所述第二部分;或所述第一非共线段在基底基板上的正投影与所述驱动晶体管的有源层在所述基底基板上的正投影部分重叠。
[0019]可选地,在第(2k)列中,所述相应第四复位信号线的第二非共线段跨过第(2k)列中的所述第三节点部分的所述第一部分;以及所述第二非共线段在基底基板上的正投影与所述驱动晶体管的所述有源层的沟道部分在所述基底基板上的正投影不重叠。
[0020]可选地,所述阵列基板还包括多个栅线;其中,在相应像素驱动电路中,相应栅线包括沿所述相应栅线的延伸方向延伸的主体部分和远离所述主体部分突出的栅极突出部;以及所述栅极突出部在基底基板上的正投影的至少70%与复位信号线在本文档来自技高网
...

【技术保护点】

【技术特征摘要】
【国外来华专利技术】1.一种阵列基板,包括:K个复位信号线,其分别被配置为向所述阵列基板的K列像素驱动电路中的复位晶体管提供复位信号;其中,所述K个复位信号线包括:在K列的第(2k

1)列中的多个第三复位信号线,K和k是正整数,1≤k≤(K/2);以及在所述K列的第(2k)列中的多个第四复位信号线;其中,相应第三复位信号线和相应第四复位信号线具有不同的线图案。2.根据权利要求1所述的阵列基板,包括第一互连复位信号供应网络和第二互连复位信号供应网络;其中,所述第一互连复位信号供应网络包括在所述第(2k

1)列中的所述多个第三复位信号线,并且多个第一复位信号线分别跨过所述多个第三复位信号线;以及所述第二互连复位信号供应网络包括在所述第(2k)列中的所述多个第四复位信号线,并且多个第二复位信号线分别跨过所述多个第四复位信号线。3.根据权利要求2所述的阵列基板,其中,相应第一复位信号线连接到所述多个第三复位信号线中的一个或多个;相应第三复位信号线连接到所述多个第一复位信号线中的一个或多个;相应第二复位信号线连接到所述多个第四复位信号线中的一个或多个;以及相应第四复位信号线连接到所述多个第二复位信号线中的一个或多个。4.根据权利要求2所述的阵列基板,其中,所述多个第一复位信号线和所述多个第二复位信号线分别沿第一方向延伸;所述多个第三复位信号线和所述多个第四复位信号线分别沿第二方向延伸;以及所述多个第一复位信号线和所述多个第二复位信号线沿着所述第二方向交替地排列。5.根据权利要求1至4中任一项所述的阵列基板,其中,所述多个第三复位信号线实质上彼此平行;所述多个第四复位信号线实质上彼此平行;以及相应第三复位信号线不平行于相应第四复位信号线。6.根据权利要求1至5中任一项所述的阵列基板,其中,相应第三复位信号线在两个相邻第一复位信号线之间的段和相应第四复位信号线在所述两个相邻第一复位信号线之间的段彼此不平行;或相应第三复位信号线在两个相邻第二复位信号线之间的段和相应第四复位信号线在所述两个相邻第二复位信号线之间的段彼此不平行。7.根据权利要求1至6中任一项所述的阵列基板,其中,相应第三复位信号线包括第一共线段、第二共线段和将所述第一共线段连接到所述第二共线段的第一非共线段;以及相应第四复位信号线包括第三共线段、第四共线段和将所述第三共线段连接到所述第四共线段的第二非共线段。8.根据权利要求7所述的阵列基板,其中,所述第一非共线段与所述第一共线段和所述第二共线段的连接点之间的第一距离与所述第二非共线段与所述第三共线段和所述第四共线段的连接点之间的第二距离不同。9.根据权利要求7所述的阵列基板,其中,所述第一非共线段偏离连接所述第一共线段
和所述第二共线段的虚拟线达第一最大距离;所述第二非共线段偏离连接所述第三共线段和所述第四共线段的虚拟线达第二最大距离;以及所述第一最大距离与所述第二最大距离不同。10.根据权利要求9所述的阵列基板,其中,朝向所述阵列基板的同一侧,所述第一非共线段偏离连接所述第一共线段和所述第二共线段的所述虚拟线,并且所述第二非共线段偏离连接所述第三共线段和所述第四共线段的所述虚拟线。11.根据权利要求2至4中任一项所述的阵列基板,其中,所述阵列基板还包括存在于第(2k)列中但不存在于第(2k

1)列中的第一初始化连接线,和存在于所述第(2k

1)列中但不存在于所述第(2k)列中的第二初始化连接线。12.根据权利要求11所述的阵列基...

【专利技术属性】
技术研发人员:尚庭华刘彪王思雨楚雨格张毅
申请(专利权)人:成都京东方光电科技有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1