一种适用于二进制电容式DAC的紧凑型电容排布方法技术

技术编号:37545034 阅读:13 留言:0更新日期:2023-05-12 16:16
本发明专利技术属于模拟集成电路技术领域,特别涉及一种适用于二进制电容式DAC的紧凑型电容排布方法。本发明专利技术通过将二进制电容式DAC电容阵列的单位电容分成2

【技术实现步骤摘要】
一种适用于二进制电容式DAC的紧凑型电容排布方法


[0001]本专利技术属于模拟集成电路
,特别涉及一种适用于二进制电容式DAC的紧凑型电容排布方法。

技术介绍

[0002]电容阵列是电容式模数转换器的重要部分。一方面,为了保证模数转换器静态特性和动态特性,电容阵列需要保持高度的中心对称,以降低半导体加工过程中,电容阵列引入的系统误差和随机误差。另一方面,电容阵列面积占到整个模数转换器面积的一半以上,为了减小电容阵列面积,电容的排布需要尽量紧凑。
[0003]针对电容阵列的对称性问题,有文献提出了一种多区域分段式电容排布方法,即将电容阵列中各位对应的单位电容在保证中心对称的前提下,分散至电容阵列的四个象限,然后通过金属线连接电容的上极板和下极板。该方法可以提升电容阵列的对称性,但电容的下极板连线极为复杂,容易引入连线上的寄生电容;且复杂的下极板走线与电容排布的紧凑需求相违背。
[0004]针对电容阵列排布紧凑性问题,有文献提出了一种采用多层金属线交叉耦合的方式提升单位电容容值的方法,以减小整个电容阵列的面积。该方法可以简化电容下极板走线,一定程度上增加电容阵列的紧凑性,但由于单位电容需要独立的金属线进行隔离,导致相邻单位电容之间的间距增大,增加了芯片面积开销。
[0005]因此现有的电容阵列难以做到很好的兼顾电容阵列排布的对称性和紧凑性。

技术实现思路

[0006]针对上述存在问题或不足,为解决电容阵列排布对称性和紧凑性的问题,本专利技术提供了一种适用于二进制电容式DAC的紧凑型电容排布方法,通过单位电容上极板共用的方式和单位电容集中式对称布局,提升电容阵列的对称性和紧凑性,最大程度保证模数转换器的静态性能、动态性能,降低模数转换器芯片面积。
[0007]一种适用于二进制电容式DAC的紧凑型电容排布方法,具体步骤如下。
[0008]步骤1、如图1所示,确认N位二进制电容式DAC电容阵列中,每一个电容对应的单位电容个数。其中,电容C
R
对应1个单位电容C
U
,电容C
X
对应2
X
‑1个单位电容C
U
,1≤X≤N,N为偶数。
[0009]步骤2、根据二进制电容式DAC电容阵列总的单位电容个数,对每一个电容对应的单位电容位置进行排布。
[0010]具体的,对于N位二进制电容式DAC电容阵列,将单位电容分成2
N/2
行和2
N/2
列正方形矩阵,并找到该正方形矩阵的对称中心,从低位电容C
R
到高位电容C
N
依次排布电容对应的单位电容,如图2所示。
[0011]具体的,以对称中心所在列设置金属线作为对称轴M0,分别向M0两侧每间隔两个单位电容设置一根平行的金属线,依次命名为M1~M
N/2
轴,对称轴M0以及M1~M
N/2
轴作为下极板的
金属连线。在对称轴M0以及M1~M
N/2
轴的相邻轴线之间还以对称轴M0为起点依次居中平行的设有金属线K0~K
N/2
‑1作为上极板的金属连线。
[0012]在对称轴M0两侧:以C
R
、C1和2个C2排布在矩阵的对称中心四周,其中C
R
与C1不相邻、2个C2不相邻;再分别以这4个单位电容为起点沿对称轴M0依次排布C3…
C
N/2+1

[0013]上述电容排布完成后,找到对称轴M0两侧的M1轴,如图2所示,在M1轴靠近对称轴M0一侧排布单位电容C
N/2+2
,另一侧排布电容C
N/2+3
。找到对称轴M0两侧的M2轴,在M2轴靠近对称轴M0一侧排布单位电容C
N/2+3
,另一侧排布电容C
N/2+4
。其中,电容C
X
共占2*2
X/2
‑2列。按照上述M1轴和M2轴的方式排布M3~M
N/2
轴两侧的单位电容,直至正方形矩阵中的所有单位电容排布完成。
[0014]步骤3、采用多层金属交叉耦合的方式,根据单位电容C
U
的大小,画出所需单位电容容值的单位电容版图(如附图3所示),将单位电容放置在上述2
N/2
行和2
N/2
列正方形矩阵的对应位置上,并用地线将相邻单位电容进行屏蔽,至此整个电容阵列中的单位电容排布完成。
[0015]进一步的,所述步骤3中地线在轴线方向的相邻单位电容采用公共地线,以进一步缩小版图面积。
[0016]其中,金属线K0~K
N/2
‑1两侧的单位电容的上极板两两共用,并通过金属连线将所有的单位电容上极板连接到一起;每个电容对应的单位电容下极板通过对称轴M0以及M1~M
N/2
轴延伸到电容阵列顶部,并将同一个电容对应的单位电容下极板通过金属连线连接在一起,如附图3所示。
[0017]进一步的,所述电容阵列中单位电容排布完成后,为避免半导体加工过程中对排布在边缘的单位电容造成影响,在电容阵列的外围还排布有一圈dummy电容D。
[0018]本专利技术通过将二进制电容式DAC电容阵列的单位电容分成2
N/2
行和2
N/2
列的正方形矩阵,并设置轴M0~M
N/2
和金属线K0~K
N/2
‑1,将金属线K0~K
N/2
‑1两侧的单位电容上极板以两两共用的方式和电容从低位到高位依次集中式对称布局,不仅提升了电容阵列的对称性和紧凑性,还最大程度保证模数转换器的静态性能、动态性能,降低模数转换器芯片面积。通过上述对称性布局方案从而本专利技术最大限度简化了单位电容下极板走线,同时添加对地屏蔽线抑制单位电容间的耦合电容,进一步提升了电容阵列的对称性和紧凑性。
附图说明
[0019]图1为N位二进制电容式DAC电容阵列的电路图;图2为本专利技术N位二进制电容式DAC电容阵列的单位电容排布示意图;图3为本专利技术单位电容版图以及其上下极板关系的示意图;图4为实施例中8位二进制电容式DAC电容阵列的电路图;图5为实施例中8位二进制电容式DAC电容阵列的单位电容排布示意图。
实施方式
[0020]下面结合附图和实施例,对本专利技术做进一步的详细说明。
[0021]如图4所示,为本实施例中8位二进制电容式DAC电容阵列的电路图,该电容阵列总共有八个电容,共包含256个单位电容。
[0022]首先,将电容阵列排布为16*16的矩阵,如图5所示,并以对称中心所在的金属线为对称轴M0,间隔两个单位电容标记轴M1~M4。在M0两侧排布电容C
R
、C1、C2、C3、C4和C5对应的单位电容。
[0023]上述电容排布完成后,找到对称轴M0两侧的M1轴,在M1轴靠近对称轴本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种适用于二进制电容式DAC的紧凑型电容排布方法,其特征在于,包括以下步骤:步骤1、确认N位二进制电容式DAC电容阵列中,每一个电容对应的单位电容个数;其中,电容C
R
对应1个单位电容C
U
,电容C
X
对应2
X
‑1个单位电容C
U
,1≤X≤N,N为偶数;步骤2、根据二进制电容式DAC电容阵列总的单位电容个数,对每一个电容对应的单位电容位置进行排布;具体的,对于N位二进制电容式DAC电容阵列,将单位电容分成2
N/2
行和2
N/2
列正方形矩阵,并找到该正方形矩阵的对称中心,从低位电容C
R
到高位电容C
N
依次排布电容对应的单位电容;具体的,以对称中心所在列设置金属线作为对称轴M0,再分别向M0两侧每间隔两个单位电容设置一根平行的金属线,依次命名为M1~M
N/2
轴,对称轴M0以及M1~M
N/2
轴作为下极板的金属连线;在对称轴M0以及M1~M
N/2
轴的相邻轴线之间还以对称轴M0为起点依次居中平行的设有金属线K0~K
N/2
‑1作为上极板的金属连线;在对称轴M0两侧:以C
R
、C1和2个C2排布在矩阵的对称中心四周,其中C
R
与C1不相邻、2个C2不相邻;再分别以这4个单位电容为起点沿对称轴M0依次排布C3…
C
N/2+1
;上述电容排布完成后,在...

【专利技术属性】
技术研发人员:韩文涛张中程名李靖吴克军宁宁于奇
申请(专利权)人:电子科技大学
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1