通信系统、装置、终端及电子设备制造方法及图纸

技术编号:37526942 阅读:11 留言:0更新日期:2023-05-12 15:51
本申请公开了一种通信系统、装置、终端及电子设备,属于电子技术领域。所述通信系统包括:中央处理芯片CPU(101)、电源管理芯片PMIC(103)和电池(102);CPU(101)的数据接口与PMIC(103)的第一数据接口电性连接;PMIC(103)的第二数据接口与电池(102)的数据接口电性连接;其中,第一数据接口和第二数据接口用于中转CPU(101)与电池(102)之间的通信数据。上述系统去除了相关技术中的MOS管,减少了资源消耗。减少了资源消耗。减少了资源消耗。

【技术实现步骤摘要】
通信系统、装置、终端及电子设备


[0001]本申请实施例涉及电子
,特别涉及一种通信系统、装置、终端及电子设备。

技术介绍

[0002]移动终端内安装有CPU(Central Processing Unit,中央处理芯片)和电池,CPU和电池之间通过IIC(Inter Integrated Circuit,集成电路总线)进行通信。
[0003]由于CPU的GPIO(General Porpose Intput Output,通用输入/输出接口)支持的电压往往小于电池电压(VBAT),为防止通信时发生电池电压的倒灌现象,相关技术在CPU与电池之间串接一个防护MOS管,MOS管起到阻断倒灌电压的作用。
[0004]然而,相关技术需额外设置MOS管造成资源消耗。

技术实现思路

[0005]本申请提供了一种通信系统、装置、终端及电子设备,去除了相关技术中的MOS管,进而减少资源消耗。所述技术方案如下:
[0006]根据本申请的一方面,提供了一种通信系统,所述系统包括:中央处理芯片CPU、电源管理芯片PMIC和电池;
[0007]CPU的数据接口与PMIC的第一数据接口电性连接;
[0008]PMIC的第二数据接口与电池的数据接口电性连接;
[0009]其中,第一数据接口和第二数据接口用于中转CPU与电池之间的通信数据。
[0010]在一个可选的实施例中,CPU的数据接口为系统电源管理数据接口SPMI_DATA;PMIC的第一数据接口为SPMI_DATA;PMIC的第二数据接口为通用输入/输出数据接口GPIO_DATA。
[0011]在一个可选的实施例中,电池的最大电池电压超过SPMI_DATA的耐压范围;电池的最大电池电压落入GPIO_DATA的耐压范围。
[0012]在一个可选的实施例中,电池的最大电池电压为4.5V,SPMI_DATA的最大耐压为6V,GPIO_DATA的最大耐压为1.8V。
[0013]在一个可选的实施例中,CPU的时钟接口与PMIC的第一时钟接口电性连接;PMIC的第二时钟接口与电池的时钟接口电性连接。
[0014]在一个可选的实施例中,CPU的时钟接口为系统电源管理时钟接口SPMI_CLK;PMIC的第一时钟接口为SPMI_CLK;PMIC的第二时钟接口为通用输入/输出时钟接口GPIO_CLK。
[0015]在一个可选的实施例中,电池的最大电池电压超过SPMI_CLK的耐压范围;电池的最大电池电压落入GPIO_CLK的耐压范围。
[0016]根据本申请的另一方面,提供了一种通信装置,通信装置包括中央处理芯片CPU、电源管理芯片PMIC和电池;
[0017]CPU的数据接口与PMIC的第一数据接口电性连接;
[0018]PMIC的第二数据接口与电池的数据接口电性连接;
[0019]其中,第一数据接口和第二数据接口用于中转CPU与电池之间的通信数据。
[0020]在一个可选的实施例中,CPU的数据接口为系统电源管理数据接口SPMI_DATA;PMIC的第一数据接口为SPMI_DATA;PMIC的第二数据接口为通用输入/输出数据接口GPIO_DATA。
[0021]在一个可选的实施例中,CPU的时钟接口与PMIC的第一时钟接口电性连接;PMIC的第二时钟接口与电池的时钟接口电性连接。
[0022]在一个可选的实施例中,CPU的时钟接口为系统电源管理时钟接口SPMI_CLK;PMIC的第一时钟接口为SPMI_CLK;PMIC的第二时钟接口为通用输入/输出时钟接口GPIO_CLK。
[0023]根据本申请的一个方面,提供了一种终端,所述终端包括如上所述的通信系统。
[0024]根据本申请的另一方面,提供了一种电子设备,所述电子设备包括如上所述的通信系统。
[0025]本申请实施例提供的技术方案带来的有益效果至少包括:
[0026]通过PMIC芯片上闲置的数据引脚中转CPU与电池之间的通信数据,相比于相关技术,去除了MOS管,减少了资源消耗,进而降低了成本。
附图说明
[0027]为了更清楚地说明本申请实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
[0028]图1示出了相关技术中CPU与电池之间的IIC通信系统的示意图;
[0029]图2示出了另一个相关技术中CPU与电池之间的IIC通信系统的示意图;
[0030]图3示出了一个示例性实施例提供的CPU与电池之间的通信系统的示意图;
[0031]图4示出了一个示例性实施例提供的电子设备的结构框图。
具体实施方式
[0032]这里将详细地对示例性实施例进行说明,其示例表示在附图中。下面的描述涉及附图时,除非另有表示,不同附图中的相同数字表示相同或相似的要素。以下示例性实施例中所描述的实施方式并不代表与本申请相一致的所有实施方式。相反,它们仅是与如所附权利要求书中所详述的、本申请的一些方面相一致的装置和方法的例子。
[0033]应当理解的是,在本文中提及的“若干个”是指一个或者多个,“多个”是指两个或两个以上。“和/或,”描述关联对象的关联关系,表示可以存在三种关系,例如,A和/或B,可以表示:单独存在A,同时存在A和B,单独存在B这三种情况。字符“/”一般表示前后关联对象是一种“或”的关系。
[0034]首先,对本申请实施例中涉及的名词进行简单介绍:
[0035]IIC通信:IIC通信是一种半双工通信方式,通信的硬件线路由一条SCL(时钟线)和SDA(数据线)组成,此外相互通信的设备或器件还需要共地,两条通信线路需要外接上拉电阻。
[0036]为实现CPU与电池的通信,需要在CPU和电池之间构建IIC通信线路。
[0037]相关技术中,将移动终端上CPU的GPIO接口与电池接口进行电性连接,以实现CPU获取电池信息。然而,CPU的GPIO输入接口和GPIO输出接口仅支持1.8V以下电压,而电池电压(VBAT)最高达到4.5V,若直接将CPU的GPIO接口与电池接口相连,在发生电压倒灌的情况下,CPU容易遭受损坏。
[0038]为防止电压倒灌,相关技术进一步在CPU和电池之间增设MOS管,MOS管用于阻断倒灌的电池电压。图1示出了相关技术中CPU 101与电池102之间的IIC通信系统,其中,CPU 101的时钟接口(SCL)和电池102的时钟接口(SCL)之间串接有MOS管;CPU 101的数据接口(SDA)和电池102的数据接口(SDA)之间串接有MOS管。其中BOB作为MOS管的控制电压。图1示出了此时CPU 101向电池102发送通信数据。
[0039]图2示出了IIC通信下,CPU与电池之间具体的本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种通信系统,其特征在于,所述通信系统包括:中央处理芯片CPU(101)、电源管理芯片PMIC(103)和电池(102);所述CPU(101)的数据接口与所述PMIC(103)的第一数据接口电性连接;所述PMIC(103)的第二数据接口与所述电池(102)的数据接口电性连接;其中,所述第一数据接口和所述第二数据接口用于中转所述CPU(101)与所述电池(102)之间的通信数据。2.根据权利要求1所述的通信系统,其特征在于,所述CPU(101)的数据接口为系统电源管理数据接口SPMI_DATA;所述PMIC(103)的第一数据接口为SPMI_DATA;所述PMIC(103)的第二数据接口为通用输入/输出数据接口GPIO_DATA。3.根据权利要求2所述的通信系统,其特征在于,所述电池(102)的最大电池电压超过所述SPMI_DATA的耐压范围;所述电池(102)的最大电池电压落入所述GPIO_DATA的耐压范围。4.根据权利要求3所述的通信系统,其特征在于,所述电池(102)的最大电池电压为4.5V,所述SPMI_DATA的最大耐压为6V,所述GPIO_DATA的最大耐压为1.8V。5.根据权利要求1至4任一所述的通信系统,其特征在于,所述CPU(101)的时钟接口与所述PMIC...

【专利技术属性】
技术研发人员:周建成
申请(专利权)人:北京小米移动软件有限公司
类型:新型
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1