一种多路HDMI视频切换显示系统技术方案

技术编号:37517547 阅读:17 留言:0更新日期:2023-05-12 15:39
本发明专利技术公开了一种多路HDMI视频切换显示系统,涉及HDMI视频技术领域,该系统包括FPGA模块、显示器、若干个主机以及与主机一一对应的HDMI解码器;主机用于生成HDMI数字信号,并将生成的HDMI数字信号传输至相对应的HDMI解码器;HDMI解码器用于生成图像数据,并将生成的图像数据传输至FPGA模块;FPGA模块用于时钟同步及接收到的图像数据处理,并将处理后得到的数字图像信号传输至显示器;显示器用于接收数字图像信号并对数字图像信号进行解码生成图像。本发明专利技术基于多主机分立情况下实现时钟同步,有效减少了系统的处理流程,不再需要大量的存储器,使得系统整体可靠性提高,也使得经济成本降低。济成本降低。济成本降低。

【技术实现步骤摘要】
一种多路HDMI视频切换显示系统


[0001]本专利技术涉及HDMI视频
,具体涉及一种多路HDMI视频切换显示系统。

技术介绍

[0002]现代主机设备一般都配置有显示器,显示器是电脑的I/O设备,是一种将一定的电子文件通过特定的传输设备显示到屏幕上再反射到人眼的显示工具,主机与显示器之间可通过HDMI、DP、DVI、VGA、Tpye

C等接口实现连接,其中HDMI是一个非常主流的显示接口。HDMI是一种数字化的视频/音频接口技术,是适合影像传输的专用型数字化接口,其可同时传送音频和影像信号。HDMI接口广泛应用于机顶盒、电视机、显示器、投影仪等设备,非常合适大众消费平台或工业控制平台。
[0003]多主机系统属于工业控制平台领域,由于主控主机比较多,系统设备架构比较复杂,整体系统占用空间大,没有多余空间为每个主机单独配置显示器,故多主机系统共享一个显示器,其中显示接口就采用主流的HDMI接口,用户可根据需求自由切换主机。
[0004]多主机共享一个显示器,当用户切换主机时,需先关闭当前主机的视频源,即图像数据,再通过存储器缓存待切换主机的视频源,而后再将缓存的视频源传输至HDMI输出模块,进行显示。切换不同主机的视频源后,由于视频源存放于存储器中,需统一根据视频源不同的分辨率参数重新进行帧格式打包,而后传输至HDMI输出模块,进行显示,切换不同视频源时,显示器是不会出现黑屏现象的。该种主机切换方式,会因为多主机分立且时钟不同步,而需组合使用大量的存储器,这样会使得数据缓存处理过程复杂,系统整体可靠性降低,经济成本也会随之大量增加。

技术实现思路

[0005]专利技术目的:本专利技术目的是提供一种多路HDMI视频切换显示系统,解决了当前多主机共享一个显示器时,多主机分立且时钟不同步而带来的存储器需求量大、数据缓存处理过程复杂、系统可靠性降低、成本增加问题。本专利技术基于多主机分立情况下实现时钟同步,有效减少了系统的处理流程,不再需要大量的存储器,使得系统整体可靠性提高,也使得经济成本降低。
[0006]技术方案:一种多路HDMI视频切换显示系统,该系统包括FPGA模块、显示器、若干个主机以及与主机一一对应的HDMI解码器;
[0007]所述主机用于生成HDMI数字信号,并将生成的HDMI数字信号传输至相对应的HDMI解码器;
[0008]所述HDMI解码器用于生成图像数据,并将生成的图像数据传输至FPGA模块;
[0009]所述FPGA模块用于时钟同步及接收到的图像数据处理,并将处理后得到的数字图像信号传输至显示器;
[0010]所述显示器用于接收数字图像信号并对数字图像信号进行解码生成图像。
[0011]进一步的,所述FPGA模块内部包括开关切换单元、采样单元、锁相环、内部时钟单
元及HDMI编码显示单元。
[0012]进一步的,所述内部时钟单元用于产生时钟信号,并将产生的时钟信号传输至各个HDMI解码器,所述HDMI解码器基于接收到的HDMI数字信号及时钟信号生成图像数据,并将生成的图像数据传输至开关切换单元,所述图像数据包括HDMI数据及HDMI时钟;
[0013]所述开关切换单元包括HDMI数据开关切换单元及HDMI时钟开关切换单元,所述HDMI数据通过HDMI数据开关切换单元传输至采样单元,所述HDMI时钟通过HDMI时钟开关切换单元传输至锁相环;
[0014]所述锁相环对接收到的HDMI时钟进行缓存处理,而后传输至采样单元;
[0015]所述采样单元完成对HDMI数据的采样,并将采样后得到的数据传输至HDMI编码显示单元;
[0016]所述HDMI编码显示单元对接收到的数据进行串并转换完成编码后输出数字图像信号,数字图像信号传输至显示器。
[0017]进一步的,所述HDMI数据开关切换单元用于多路HDMI数据的选通切换,所述HDMI时钟开关切换单元用于多路HDMI时钟的选通切换。
[0018]进一步的,所述HDMI数据开关切换单元选择通过的一路HDMI数据所对应的HDMI解码器与所述HDMI时钟开关切换单元选择通过的一路HDMI时钟所对应的HDMI解码器保持一致。
[0019]进一步的,所述采样单元用于接收经过所述HDMI数据开关切换单元传输过来的HDMI数据以及经过所述锁相环传输过来的HDMI时钟,并根据接收到的HDMI时钟完成对HDMI数据的采样。
[0020]进一步的,所述采样单元根据接收到的HDMI时钟的上升沿完成对HDMI数据的采样。
[0021]进一步的,所述内部时钟单元通过锁相环产生时钟信号。
[0022]本专利技术的有益效果:
[0023]1、本专利技术FPGA模块中内部时钟单元为各个HDMI解码器提供统一的时钟信号,基于多主机分立情况下实现时钟同步;
[0024]2、本专利技术基于多主机分立情况下实现时钟同步,有效减少了系统的处理流程,不需要数据缓存等复杂的处理流程,不需要使用大量的存储器,使得系统整体可靠性提高,也使得经济成本降低。
附图说明
[0025]图1为本专利技术一种多路HDMI视频切换显示系统的示意图;
[0026]图2为现有技术大容量存储单元方案实现多路HDMI视频切换显示的示意图。
具体实施方式
[0027]下面结合附图和实施例对本专利技术做进一步描述:
[0028]现有技术中使用大容量存储单元方案实现多路HDMI视频切换显示,该方案包括FPGA模块、显示器、存储芯片、若干个主机、与主机一一对应的HDMI解码器以及与HDMI解码器一一对应的晶振。
[0029]本专利技术一种多路HDMI视频切换显示系统,该系统包括FPGA模块、显示器、若干个主机以及与主机一一对应的HDMI解码器。
[0030]大容量存储单元方案中FPGA模块内部包括内部时钟单元、HDMI数据开关切换单元、HDMI时钟开关切换单元、采样单元、第一缓存FIFO单元、存储缓存控制单元、第二缓存FIFO单元及HDMI编码显示单元。
[0031]本专利技术FPGA模块内部包括HDMI数据开关切换单元、HDMI时钟开关切换单元、采样单元、锁相环、内部时钟单元及HDMI编码显示单元。
[0032]现有技术大容量存储单元方案与本专利技术技术方案中的主机均用于生成HDMI数字信号,并将生成的HDMI数字信号传输至相对应的HDMI解码器;现有技术方案与本专利技术方案中的HDMI解码器均用于生成图像数据,图像数据包括HDMI数据及HDMI时钟,并将生成的图像数据传输至FPGA模块;现有技术方案与本专利技术方案中的FPGA模块均可用于接收到的图像数据处理,并将处理后得到的数字图像信号传输至显示器;现有技术方案与本专利技术方案中的显示器均用于接收数字图像信号,并对数字图像信号进行解码生成图像;现有技术方案与本专利技术方案中的HDMI数据开关切换单元均用于多路HDMI数据的选通切换;现有技术方案与本专利技术方案中的HDMI时钟开关切换单本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种多路HDMI视频切换显示系统,其特征在于,该系统包括FPGA模块、显示器、若干个主机以及与主机一一对应的HDMI解码器;所述主机用于生成HDMI数字信号,并将生成的HDMI数字信号传输至相对应的HDMI解码器;所述HDMI解码器用于生成图像数据,并将生成的图像数据传输至FPGA模块;所述FPGA模块用于时钟同步及接收到的图像数据处理,并将处理后得到的数字图像信号传输至显示器;所述显示器用于接收数字图像信号,并对数字图像信号进行解码生成图像。2.根据权利要求1所述的一种多路HDMI视频切换显示系统,其特征在于,所述FPGA模块内部包括开关切换单元、采样单元、锁相环、内部时钟单元及HDMI编码显示单元。3.根据权利要求2所述的一种多路HDMI视频切换显示系统,其特征在于,所述内部时钟单元用于产生时钟信号,并将产生的时钟信号传输至各个HDMI解码器,所述HDMI解码器基于接收到的HDMI数字信号及时钟信号生成图像数据,并将生成的图像数据传输至开关切换单元,所述图像数据包括HDMI数据及HDMI时钟;所述开关切换单元包括HDMI数据开关切换单元及HDMI时钟开关切换单元,所述HDMI数据通过HDMI数据开关切换单元传输至采样单元,所述HDMI时钟通过HDMI时钟开关切换单元传输至锁相环;所述锁相环对接收到的HDMI时钟进行缓...

【专利技术属性】
技术研发人员:聂晓鸿戴大海王艳雷李绅
申请(专利权)人:矩阵时光数字科技有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1