显示驱动器集成电路及其操作方法技术

技术编号:37486645 阅读:16 留言:0更新日期:2023-05-07 09:25
提供一种显示驱动器集成电路和操作显示驱动器集成电路的方法。显示驱动器集成电路包括帧缓冲器、多个图像处理电路和图像处理控制器。帧缓冲器顺序地存储从主机处理器接收到的多个帧数据。多个帧数据中的每一个包括多个数据切片。图像处理电路分别对多个帧数据中的对应一个中包括的并且顺序地从帧缓冲器中取出的数据切片执行图像信号处理操作。基于多个帧数据中的第一个中包括的第一多个数据切片和多个帧数据中的第二个中包括的第二多个数据切片,图像处理控制器通过将旁路控制信号施加至图像处理电路将图像处理电路中的至少一个旁路。旁路。旁路。

【技术实现步骤摘要】
显示驱动器集成电路及其操作方法
[0001]相关申请的交叉引用
[0002]本申请要求于2021年11月4在韩国知识产权局提交的韩国专利申请No.10

2021

0150243的优先权,本申请的公开以引用方式全文并入本文中。


[0003]示例实施例整体涉及半导体集成电路,并且更具体地说,涉及显示驱动器集成电路和操作显示驱动器集成电路的方法。

技术介绍

[0004]使用有机发光二极管(OLED)显示装置或液晶显示(LCD)装置的显示系统可以以120Hz或更高的速度驱动,以提供良好的图像质量而不中断。然而,由于显示系统以更高的频率驱动,显示系统的功耗会增加。为了降低显示系统的功耗,已经开发了一些技术,例如面板自刷新技术(PSR)或部分更新技术。然而,这些技术可能仅降低包括在显示系统中的主机处理器的功耗,而不会降低包括在显示系统中的显示驱动器集成电路的功耗。

技术实现思路

[0005]一些示例实施例可提供一种用于显示驱动器集成电路的方法和设备,其能够降低功耗和计算复杂度。
[0006]根据示例实施例,一种显示驱动器集成电路包括帧缓冲器、多个图像处理电路和图像处理控制器。帧缓冲器被配置为顺序地存储从主机处理器接收到的多个帧数据。多个帧数据中的每一个包括多个数据切片。多个图像处理电路被配置为分别对多个帧数据中的相应一个中包括的并且顺序地从帧缓冲器中取出的多个数据切片中的各个数据切片执行图像信号处理操作。图像处理控制器被配置为基于所述多个帧数据中的第一个中包括的第一多个数据切片和所述多个帧数据中的第二个中包括的第二多个数据切片,通过将旁路控制信号施加至多个图像处理电路来将多个图像处理电路中的至少一个旁路。多个帧数据中的第一个被存储在帧缓冲器中,并且在多个帧数据中的第一个之后从主机处理器接收多个帧数据中的第二个。多个数据切片中的第二个对应于多个数据切片中的第一个。
[0007]根据示例实施例,在操作显示驱动器集成电路的方法中,从帧缓冲器中取出第一帧数据中包括的第一数据切片。从主机处理器接收到第二帧数据中包括的第二数据切片。生成表示第一数据切片是否等于第二数据切片的第一比较信号。基于第一比较信号将多个图像处理电路中的至少一个旁路。
[0008]根据示例实施例,一种显示驱动器集成电路包括帧缓冲器、多个图像处理电路和图像处理控制器。帧缓冲器被配置为顺序地存储从主机处理器接收到的多个帧数据。多个帧数据中的每一个包括多个数据切片。多个图像处理电路被配置为分别对顺序地从帧缓冲器中取出的并且在一个帧数据中包括的多个数据切片中的各个数据切片执行图像信号处理操作。图像处理控制器被配置为生成表示多个数据切片中的第一个是否等于多个数据切
片中的第二个的比较信号。图像处理控制器还被配置为基于比较信号将多个图像处理电路中的至少一个旁路。多个数据切片中的第一个被包括在存储在帧缓冲器中的第一帧数据中。多个数据切片中的第二个被包括在在第一帧数据之后从主机处理器接收的第二帧数据中。多个数据切片中的第二个对应于多个数据切片中的第一个。图像处理控制器包括比较电路和控制信号生成器。比较电路被配置为基于多个数据切片中的第一个中包括的第一值和多个数据切片中的第二个中包括的第二值输出比较信号。控制信号生成器被配置为基于比较信号和图像处理电路信息输出用于控制多个图像处理电路中的每一个的图像处理电路控制信号。图像处理电路信息表示通过所述多个图像处理电路执行的图像信号处理操作的目标图像类型。多个图像处理电路包括第一图像处理电路、第二图像处理电路和第三图像处理电路。第一图像处理电路被配置为对运动图像执行第一图像信号处理操作。第二图像处理电路被配置为对运动图像和静止图像执行第二图像信号处理操作。第三图像处理电路被配置为对静止图像执行第三图像信号处理操作。
附图说明
[0009]将从下面结合附图的详细描述中更清楚地理解本公开的示例实施例。
[0010]图1是示出根据示例实施例的包括显示驱动器集成电路的显示系统的框图。
[0011]图2是示出图1中的图像处理控制器的示例实施例的框图。
[0012]图3是示出用于通过划分一个帧数据生成多个数据切片的多个切片区的图。
[0013]图4是示出顺序地从图1中的主机处理器中取出的多个帧数据的图。
[0014]图5是示出将从图1中的主机处理器接收到的数据切片与从图1中的帧缓冲器中取出的数据切片进行比较的处理的图。
[0015]图6是示出图1中的图像处理单元的示例实施例的框图。
[0016]图7是示出提供至图6的图像处理单元的控制信号的示例实施例的图。
[0017]图8A、图8B、图9A、图9B、图10A和图10B是示出其中图1中的图像处理控制器将多个图像处理电路中的至少一个旁路的处理的图或时序图。
[0018]图11是示出图1中的图像处理单元的示例实施例的框图。
[0019]图12是示出图1中的图像处理控制器的示例实施例的框图。
[0020]图13是示出顺序地从图1中的主机处理器接收的多个帧数据的图。
[0021]图14是示出图1中的图像处理单元的示例实施例的框图。
[0022]图15是示出由图14中的多个子图像处理电路中的每一个使用以执行图像信号处理操作的参数集的示例的图。
[0023]图16是示出根据示例实施例的操作显示驱动器集成电路的方法的流程图。
[0024]图17是示出图16中的生成第一比较信号的操作的流程图。
[0025]图18是示出根据示例实施例的操作显示驱动器集成电路的方法的流程图。
[0026]图19是示出根据示例实施例的操作显示驱动器集成电路的方法的流程图。
[0027]图20是示出根据示例实施例的包括显示驱动器集成电路的显示系统的框图。
[0028]图21是示出图20中的显示面板中包括的像素的示例的电路图。
[0029]图22是示出根据示例实施例的电子系统的框图。
具体实施方式
[0030]下文中,将参照其中示出了一些示例实施例的附图更完全地描述各个示例实施例。然而,本公开可按照许多不同形式实现,并且不应理解为限于本文阐述的示例实施例。在附图中,相同的标号始终在本申请中指示相同的元件,并且可省略重复描述。应该理解,虽然本文中可使用术语例如第一、第二等来描述各种元件,但是这些元件不应被这些术语限制。这些术语仅用于将一个元件与另一元件区分。因此,例如,下面讨论的第一元件、第一组件或第一区段可被称作第二元件、第二组件或第二区段,而不脱离本专利技术构思的教导。如本文所用,术语“和/或”包括相关所列项之一或多个的任何和所有组合。应该注意,参照一个实施例描述的各方面可并入不同实施例中,虽然关于这一点并不特别说明。也就是说,所有实施例和/或任何实施例的特征可按照任何方式和/或组合来进行组合。
[0031]图1是示出根据示例实施例的包括显示驱动器集成电路的显示系统的框图。
[本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种显示驱动器集成电路,包括:帧缓冲器,其被配置为顺序地存储从主机处理器接收到的多个帧数据,所述多个帧数据中的每一个包括多个数据切片;多个图像处理电路,其被配置为分别对所述多个帧数据中的相应一个中包括的并且顺序地从所述帧缓冲器中取出的所述多个数据切片中的各个数据切片执行图像信号处理操作;以及图像处理控制器,其被配置为基于所述多个帧数据中的第一个中包括的第一多个数据切片和所述多个帧数据中的第二个中包括的第二多个数据切片,通过将旁路控制信号施加至所述多个图像处理电路,来将所述多个图像处理电路中的至少一个旁路,其中,所述多个帧数据中的所述第一个存储在所述帧缓冲器中,并且在所述多个帧数据中的所述第一个之后从所述主机处理器接收所述多个帧数据中的所述第二个,并且其中,所述多个数据切片中的第二个对应于所述多个数据切片中的第一个。2.根据权利要求1所述的显示驱动器集成电路,其中,所述图像处理控制器包括:比较电路,其被配置为基于所述多个数据切片中的所述第一个中包括的第一值和所述多个数据切片中的所述第二个中包括的第二值生成指示所述第一多个数据切片中的所述第一个是否等于所述第二多个数据切片中的所述第二个的比较信号;以及控制信号生成器,其被配置为,基于所述比较信号和来自所述多个图像处理电路的图像处理电路信息,生成包括所述旁路控制信号的图像处理电路控制信号,所述图像处理电路控制信号用于控制所述多个图像处理电路中的每一个,所述图像处理电路信息表示由所述多个图像处理电路执行的所述图像信号处理操作的目标图像类型。3.根据权利要求2所述的显示驱动器集成电路,其中,所述比较电路还被配置为,响应于所述第一值等于所述第二值,确定所述多个数据切片中的所述第一个等于所述多个数据切片中的所述第二个。4.根据权利要求2所述的显示驱动器集成电路,其中,所述比较电路被配置为,响应于与所述多个数据切片中的所述第一个关联的第一循环冗余校验奇偶校验值等于与所述多个数据切片中的所述第二个关联的第二循环冗余校验奇偶校验值,确定所述多个数据切片中的所述第一个等于所述多个数据切片中的所述第二个,作为对所述第一值执行循环冗余校验操作的结果获得所述第一循环冗余校验奇偶校验值,并且作为对所述第二值执行所述循环冗余校验操作的结果获得所述第二循环冗余校验奇偶校验值。5.根据权利要求1所述的显示驱动器集成电路,其中,所述多个图像处理电路包括:第一图像处理电路,其被配置为对运动图像执行第一图像信号处理操作;第二图像处理电路,其被配置为对所述运动图像和静止图像执行第二图像信号处理操作;以及第三图像处理电路,其被配置为对所述静止图像执行第三图像信号处理操作。6.根据权利要求5所述的显示驱动器集成电路,其中,响应于所述多个数据切片中的所述第一个等于所述多个数据切片中的所述第二个,在不执行所述第一图像信号处理操作的情况下输出所述多个数据切片中的所述第一个。7.根据权利要求6所述的显示驱动器集成电路,其中,所述第二图像处理电路还被配置为,无论所述多个数据切片中的所述第一个是否等于所述多个数据切片中的所述第二个,
都对所述多个数据切片中的所述第一个执行所述第二图像信号处理操作。8.根据权利要求7所述的显示驱动器集成电路,其中,响应于所述多个数据切片中的所述第一个与所述多个数据切片中的所述第二个不同,在不执行所述第三图像信号处理操作的情况下输出所述多个数据切片中的所述第一个。9.根据权利要求6所述的显示驱动器集成电路,其中,所述图像处理控制器还被配置为:响应于所述多个数据切片中的所述第一个等于所述多个数据切片中的所述第二个,禁用所述第一图像处理电路,同时在不执行所述第一图像信号处理操作的情况下输出所述多个数据切片中的所述第一个;以及响应于所述多个数据切片中的所述第一个与所述多个数据切片中的所述第二个不同,禁用所述第三图像处理电路,同时在不执行所述第三图像信号处理操作的情况下输出所述多个数据切片中的所述第一个。10.根据权利要求5所述的显示驱动器集成电路,其中,所述图像处理控制器还包括:帧率计算电路,其被配置为基于从第一接收时间点至第二接收时间点的时间间隔计算第一帧率,所述第一接收时间点表示接收所述多个数据切片中的所述第一个的时间点,所述第二接收时间点表示接收所述多个数据切片中的所述第二个的时间点。11...

【专利技术属性】
技术研发人员:朴真龙权洪基金泰佑朴衒洙林炫旭郑豪埈
申请(专利权)人:三星电子株式会社
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1