【技术实现步骤摘要】
一种死电池电路及通用串行总线Type
‑
C设备
[0001]本专利技术属于集成电路
,更具体地,涉及一种死电池电路及通用串行总线Type
‑
C设备。
技术介绍
[0002]对于通用串行总线(Universal Serial Bus,USB)Type
‑
C设备,区分为下行端口(Downstream Facing Port,DFP)、上行端口(Upstream Facing Port,UFP)和双角色端口(Dual Role Port,DRP),其中,DRP既可以做DFP,也可以做UFP,即DRP设备更加灵活。当DRP设备作为UFP使用时,在设备没有电的情况下,需要UFP设备提供一定的到地电阻Rd,在UFP与DFP相连后,UFP的到地电阻Rd与DFP的到电源电阻Rp会在配置通道(Configuration Channel,CC)线上进行分压,DFP会识别CC线上的电压,从而识别没电的UFP设备,进一步地为该设备进行供电。其中,呈现UFP的到地电阻Rd的电路被称为死电池( ...
【技术保护点】
【技术特征摘要】
1.一种死电池电路,其特征在于,包括第一分压电路、第二分压电路和主电路;所述第一分压电路用于根据配置通道信号,产生第一分压信号;所述第二分压电路用于根据配置通道信号,产生第二分压信号;所述主电路用于在第一分压信号和第二分压信号的控制下,使所述死电池电路在处于有效状态时,能够正常工作。2.如权利要求1所述的死电池电路,其特征在于,所述主电路包括用于在配置通道线和地之间依次串联的第一晶体管和第二晶体管;第一分压信号用于在所述死电池电路处于有效状态时,控制所述第一晶体管的栅极,使所述第一晶体管导通;第二分压信号用于在所述死电池电路处于有效状态时,控制所述第二晶体管的栅极,使所述第二晶体管导通。3.如权利要求2所述的死电池电路,其特征在于,所述第一分压信号为多个,所述第一晶体管为多个,多个所述第一分压信号与多个所述第一晶体管一一对应,分别作用于多个所述第一晶体管的栅极。4.如权利要求1所述的死电池电路,其特征在于,所述主电路包括第一晶体管Na1、第二晶体管和第三晶体管;所述第一晶体管Na1的漏极用于接收配置通道信号,所述第一晶体管Na1的源极直接或者间接地连接所述第二晶体管的漏极,所述第二晶体管的源极用于接地;所述第三晶体管的漏极连接所述第二晶体管的栅极,所述第三晶体管的源极连接所述第二晶体管的源极;第一分压信号包括第一分压信号Va1,所述第一晶体管Na1的栅极用于接收第一分压信号Va1,所述第二晶体管的栅极用于接收第二分压信号,所述第三晶体管的栅极用于接收第二使能控制信号。5.如权利要求4所述的死电池电路,其特征在于,所述主电路还包括电阻R1和第一晶体管Na2,所述电阻R1和所述第一晶体管Na2依次串联在所述第一晶体管Na1的源极和所述第二晶体管的漏极之间;其中,依次串联是指:所述电阻R1的第一端连接所述第一晶体管Na1的源极,所述电阻R1的第二端连接所述第一晶体管Na2的漏极,所述第一晶体管Na2的源极直接或者间接地连接所述第二晶体管的漏极;第一分压信号还包括第一分压信号Va2,所述第一晶体管Na2的栅极用于接收第一分压信号Va2。6.如权利要求5所述的死电池电路,其特征在于,所述主电路还包括电阻R2至Ri以及第一晶体管Na3至Naj,其中,i和j均为整数,且i≥2,j≥3;所述电阻Rx和所述第一晶体管Nay依次串联在所述...
【专利技术属性】
技术研发人员:陈子豪,宋爱武,金靖,
申请(专利权)人:芯动微电子科技武汉有限公司,
类型:发明
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。