一种采用数字全交换架构的宽带阵列处理平台制造技术

技术编号:37364977 阅读:24 留言:0更新日期:2023-04-27 07:12
本发明专利技术涉及一种采用数字全交换架构的宽带阵列处理平台,属于超短波超视距技侦领域。本平台涉及该领域一种通用化、模块化、国产化数字处理平台。该平台采用数据全交换架构,其前插多块数字处理单元采用统一硬件,模块间采用高速串行总线通过VPX背板互联,实现宽带数据全交换传输。该平台主要包括通信接口单元、多个并列的宽带采样单元、监控处理单元、多个并列的宽带校准合成单元、时钟单元、多个并列的电源模块和VPX背板。本发明专利技术技术上采用高速串行总线技术、宽带时域校准合成技术、宽带频域合成技术、数据全交换同步传输技术、国产高性能FPGA并行计算、多核DSP并行处理技术。该平台具有开放的组成架构、可靠性高、扩展性好等特点。特点。特点。

【技术实现步骤摘要】
一种采用数字全交换架构的宽带阵列处理平台


[0001]本专利技术涉及通信相关领域中的一种宽带阵列处理平台,它采用数字全交换架构,组成一个模块化、阵列化、多通道在线可配置的超视距阵列处理平台,尤其适合开放式、多目标、可扩展体系结构的通信类系统。

技术介绍

[0002]传统的阵列处理设备组织结构的波束数量有限,只能覆盖部分空域,瞬时带宽较窄,对于带宽宽的处理设备来说,需要通过多次切换频段完成频域扫描,这种体系下的处理架构较为成熟。随着技术需求发展、已有设备的组织架构形式不能满足日益提升的阵列处理需求。已有成熟设备功能固定,可扩展性不强且配置不灵活,导致原有设备生命周期缩短。宽带阵列处理平台采用模块化设计,可根据系统处理能力和用户需求对资源重新分配或扩容。

技术实现思路

[0003]本专利技术需要解决现实出现的上述问题,进行数字接收机体制上的创新,提供一种采用数字全交换架构的宽带阵列处理平台。
[0004]本专利技术采用的技术方案为:
[0005]一种采用数字全交换架构的宽带阵列处理平台,包括后插在VPX数字背板的通信本文档来自技高网...

【技术保护点】

【技术特征摘要】
1.一种采用数字全交换架构的宽带阵列处理平台,其特征在于,包括后插在VPX数字背板的通信接口单元、时钟单元和多个并列的宽带采样单元,以及前插在VPX背板的监控处理单元和多个并列的宽带校准合成单元;多个并列的宽带采样单元分别用于将外部输入的多路模拟信号进行同步采样,将采样数据通过VPX背板一一对应传输至多个并列的宽带校准合成单元;多个并列的宽带校准合成单元用于接收时钟单元输出的周期性同步参考信号和监控处理单元的控制指令,在控制指令以及周期性同步参考信号的驱动下,对多路采样数据进行同步存储、通道校准、数字列合成以及频域合成运算,输出多个数字列波束数据与宽带波束数据;监控处理单元用于通过后插通信接口单元扩展的千兆网口,接收席位计算机下发的控制指令,通过SRIO总线将控制指令传输至各宽带校准合成单元;时钟单元接入100MHz参考时钟,用于分路产生多路100MHz参考时钟,分别输出至多个宽带采样单元与通信接口单元;还用于在100MHz参考时钟激励下,产生周期性同步参考信号,用于多个宽带校准合成单元采样数据接收的同步参考以及流程处理时数据的同步参考,输出至多个宽带校准合成单元与监控处理单元。2.根据权利要求1所述的一种采用数字全交换架构的宽带阵列处理平台,其特征在于,宽带采样单元包括时钟分路单元、时钟变频单元和多个采样单元;时钟分路单元用于将输入的100MHz参考时钟分路,分别输出至时钟变频单元与对应槽位前插宽带校准合成单元;时钟变频单元用于接收1路时钟分路单元输出的100MHz参考时钟,产生多路采样时钟与同步参考信号,分别输出至多个采样单元;并将100...

【专利技术属性】
技术研发人员:顾明超郑丹陈梦
申请(专利权)人:中国电子科技集团公司第五十四研究所
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1