一种音视频同步输出电路及其终端设备制造技术

技术编号:37338194 阅读:15 留言:0更新日期:2023-04-22 14:36
本实用新型专利技术实施例公开了一种音视频同步输出电路及其终端设备,音视频同步输出电路包括接口模块、解码模块和功放模块;所述接口模块连接外部设备和解码模块,解码模块连接处理器,功放模块连接处理器和喇叭;所述接口模块用于进行静电保护、并将外部设备输入的多媒体信号传输给解码模块;所述解码模块对多媒体信号进行解码后传输I2S音视频信号给处理器进行格式转换;处理器将其中的视频信号传输至终端设备的显示屏上播放,所述功放模块将处理器输出的音频信号放大后通过喇叭播放。采用接口有线连接方式代替现有的无线投屏方式,能将外部终端的音视频传输至该终端设备上同步播放,解决了现有无线投屏在网络较差时影响同步投屏效果的问题。效果的问题。效果的问题。

【技术实现步骤摘要】
一种音视频同步输出电路及其终端设备


[0001]本技术涉及电子
,尤其涉及一种音视频同步输出电路及其终端设备。

技术介绍

[0002]现有一体机终端(如一体机电脑,将主机(即主板)、显示器和音箱结合为一体的机器)通常只能播放本机的音视频,若其他多媒体设备(如笔记本、手机)需要在一体机终端上投屏时,有的多媒体设备提供的音视频信号的格式与一体机终端所需的格式不同,两者不能兼容也就无法投屏。
[0003]有的一体机终端自带无线投屏功能,只要其他多媒体设备与一体机终端在同一个局域网内就能实现无线投屏。但是,需要将一体机终端配对的USB发送端插在多媒体设备上,有的多媒体设备(如手机)作为发送端时还需要安装对应的软件,经常需要升级软件且USB发送端丢失则不能投屏,操作不方便;在没有网络的环境无法使用,网络较差(信号较弱或断断续续)或信号有干扰还会影响投屏效果,不能实现音频和视频的同步播放。

技术实现思路

[0004]针对上述技术问题,本技术实施例提供了一种音视频同步输出电路及其终端设备,以解决现有无线投屏方式在网络较差时影响同步投屏效果的问题。
[0005]本技术实施例提供一种音视频同步输出电路,连接处理器和喇叭,其包括接口模块、解码模块和功放模块;所述接口模块连接外部设备和解码模块,解码模块连接处理器,功放模块连接处理器和喇叭;
[0006]所述接口模块用于进行静电保护、并将外部设备输入的多媒体信号传输给解码模块;
[0007]所述解码模块对多媒体信号进行解码后传输I2S音视频信号给处理器;
[0008]所述功放模块将处理器输出的音频信号放大后通过喇叭播放。
[0009]可选地,所述的音视频同步输出电路中,所述接口模块包括第一接口、第一保护器和第二保护器;
[0010]所述第一接口的HPD脚、SDA脚、SCL脚和CEC脚均连接解码模块;第一接口的CLKN脚连接第一保护器的IO1脚、第一保护器的NC_10脚和解码模块;第一接口的CLKP脚连接第一保护器的IO2脚、第一保护器的NC_9脚和解码模块;第一接口的D0N脚连接第一保护器的IO3脚、第一保护器的NC_7脚和解码模块;第一接口的D0P脚连接第一保护器的IO4脚、第一保护器的NC_6脚和解码模块;第一接口的D1N脚连接第二保护器的IO1脚、第二保护器的NC_10脚和解码模块;第一接口的D1P脚连接第二保护器的IO2脚、第二保护器的NC_9脚和解码模块;第一接口的D2N脚连接第二保护器的IO3脚、第二保护器的NC_7脚和解码模块;第一接口的D2P脚连接第二保护器的IO4脚、第二保护器的NC_6脚和解码模块;第一接口的+5V脚输入第一工作电压;第一接口的GND脚、CLK_G脚、D0_G脚、D1_G脚、D2_G脚、G1脚和G2脚均接地;第一
保护器的GND脚和第二保护器的GND脚均接地。
[0011]可选地,所述的音视频同步输出电路中,所述接口模块还包括第一二极管、第二二极管、第三二极管、第四二极管和第一电容;
[0012]所述第一二极管连接在第一接口的CEC脚与地之间,第二二极管连接在第一接口的SCL脚与地之间,第三二极管连接在第一接口的SDA脚与地之间,第四二极管连接在第一接口的HPD脚与地之间,第一电容连接在第一接口的+5V脚与地之间。
[0013]可选地,所述的音视频同步输出电路中,所述解码模块包括音频解码芯片和第二电容;
[0014]所述音频解码芯片的HDMIRX_D2N脚、HDMIRX_D2P脚、HDMIRX_D1N脚、HDMIRX_D1P脚、HDMIRX_D0N脚、HDMIRX_D0P脚、HDMIRX_CLKN脚、HDMIRX_CLKP脚、GPIO1_B1/HDMIRX_SDA_M0_u脚、GPIO1_B2/HDMIRX_SCL_M0_u脚、GPIO1_B3/HDMIRX_CEC_M0_u脚、GPIO1_B0/HDMIRX_HPD_M0_d脚与第一接口的D2N脚、D2P脚、D1N脚、D1P脚、D0N脚、D0P脚、CLKN脚、CLKP脚、SDA脚、SCL脚、CEC脚、HPD脚一对一连接;音频解码芯片的HDMIRX_DVDD_1V1_1脚和HDMIRX_DVDD_1V1_2脚和PLL_AVDD_1V1脚输入第二工作电压,音频解码芯片的HDMIRX_AVDD_3V3脚和PLL_AVDD_3V3脚输入第三工作电压,音频解码芯片的RESETN_u脚输入复位信号,音频解码芯片的OSC_IN脚连接第二电容的一端,第二电容的另一端输入时钟信号,音频解码芯片的GPIO0_A4/I2S_D0_M0_d脚、GPIO0_A3/I2S_LRCK_M0_d脚、GPIO0_A2/I2S_SCK_M0_d脚、GPIO0_B4/I2C_SCL_u脚和GPIO0_B5/I2C_SDA_u脚均连接处理器;音频解码芯片的VCCIO1脚输入第四工作电压,音频解码芯片的DVDD_1脚和DVDD_2脚输入第五工作电压;音频解码芯片的GND10脚、GND11脚、HDMIRX_EXTR脚、EFUSE_VDD_2V5脚和TEST_d脚均接地。
[0015]可选地,所述的音视频同步输出电路中,所述解码模块还包括第一电阻、第二电阻、第三电阻、第四电阻、第五电阻、第六电阻、第七电阻、第八电阻、第九电阻、第十电阻、第十一电阻、第十二电阻、第十三电阻和第十四电阻;
[0016]所述第一电阻连接在音频解码芯片的HDMIRX_D2N脚与第一接口的D2N脚之间,第二电阻连接在音频解码芯片的HDMIRX_D2P脚与第一接口的D2P脚之间,第三电阻连接在音频解码芯片的HDMIRX_D1N脚与第一接口的D1N脚之间,第四电阻连接在音频解码芯片的HDMIRX_D1P脚与第一接口的D1P脚之间,第五电阻连接在音频解码芯片的HDMIRX_D0N脚与第一接口的D0N脚之间,第六电阻连接在音频解码芯片的HDMIRX_D0P脚与第一接口的D0P脚之间,第七电阻连接在音频解码芯片的HDMIRX_CLKN脚与第一接口的CLKN脚之间,第八电阻连接在音频解码芯片的HDMIRX_CLKP脚与第一接口的CLKP脚之间,第九电阻连接在音频解码芯片的GPIO1_B1/HDMIRX_SDA_M0_u脚与第一接口的SDA脚之间,第十电阻连接在音频解码芯片的GPIO1_B2/HDMIRX_SCL_M0_u脚与第一接口的SCL脚之间,第十一电阻连接在音频解码芯片的GPIO1_B3/HDMIRX_CEC_M0_u脚与第一接口的CEC脚之间,第十二电阻连接在音频解码芯片的GPIO1_B0/HDMIRX_HPD_M0_d脚与第一接口的HPD脚之间,第十三电阻连接在音频解码芯片的HDMIRX_EXTR脚与地之间,第十四电阻连接在音频解码芯片的EFUSE_VDD_2V5脚与地之间。
[0017]可选地,所述的音视频同步输出电路中,所述解码模块还包括第三电容、第四电容、第五电容、第六电容和第七电容;
[0018]所述第三电容的一端连接第四电容的一端和音频本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种音视频同步输出电路,连接处理器和喇叭,其特征在于,包括接口模块、解码模块和功放模块;所述接口模块连接外部设备和解码模块,解码模块连接处理器,功放模块连接处理器和喇叭;所述接口模块用于进行静电保护、并将外部设备输入的多媒体信号传输给解码模块;所述解码模块对多媒体信号进行解码后传输I2S音视频信号给处理器;所述功放模块将处理器输出的音频信号放大后通过喇叭播放。2.根据权利要求1所述的音视频同步输出电路,其特征在于,所述接口模块包括第一接口、第一保护器和第二保护器;所述第一接口的HPD脚、SDA脚、SCL脚和CEC脚均连接解码模块;第一接口的CLKN脚连接第一保护器的IO1脚、第一保护器的NC_10脚和解码模块;第一接口的CLKP脚连接第一保护器的IO2脚、第一保护器的NC_9脚和解码模块;第一接口的D0N脚连接第一保护器的IO3脚、第一保护器的NC_7脚和解码模块;第一接口的D0P脚连接第一保护器的IO4脚、第一保护器的NC_6脚和解码模块;第一接口的D1N脚连接第二保护器的IO1脚、第二保护器的NC_10脚和解码模块;第一接口的D1P脚连接第二保护器的IO2脚、第二保护器的NC_9脚和解码模块;第一接口的D2N脚连接第二保护器的IO3脚、第二保护器的NC_7脚和解码模块;第一接口的D2P脚连接第二保护器的IO4脚、第二保护器的NC_6脚和解码模块;第一接口的+5V脚输入第一工作电压;第一接口的GND脚、CLK_G脚、D0_G脚、D1_G脚、D2_G脚、G1脚和G2脚均接地;第一保护器的GND脚和第二保护器的GND脚均接地。3.根据权利要求2所述的音视频同步输出电路,其特征在于,所述接口模块还包括第一二极管、第二二极管、第三二极管、第四二极管和第一电容;所述第一二极管连接在第一接口的CEC脚与地之间,第二二极管连接在第一接口的SCL脚与地之间,第三二极管连接在第一接口的SDA脚与地之间,第四二极管连接在第一接口的HPD脚与地之间,第一电容连接在第一接口的+5V脚与地之间。4.根据权利要求2所述的音视频同步输出电路,其特征在于,所述解码模块包括音频解码芯片和第二电容;所述音频解码芯片的HDMIRX_D2N脚、HDMIRX_D2P脚、HDMIRX_D1N脚、HDMIRX_D1P脚、HDMIRX_D0N脚、HDMIRX_D0P脚、HDMIRX_CLKN脚、HDMIRX_CLKP脚、GPIO1_B1/HDMIRX_SDA_M0_u脚、GPIO1_B2/HDMIRX_SCL_M0_u脚、GPIO1_B3/HDMIRX_CEC_M0_u脚、GPIO1_B0/HDMIRX_HPD_M0_d脚与第一接口的D2N脚、D2P脚、D1N脚、D1P脚、D0N脚、D0P脚、CLKN脚、CLKP脚、SDA脚、SCL脚、CEC脚、HPD脚一对一连接;音频解码芯片的HDMIRX_DVDD_1V1_1脚和HDMIRX_DVDD_1V1_2脚和PLL_AVDD_1V1脚输入第二工作电压,音频解码芯片的HDMIRX_AVDD_3V3脚和PLL_AVDD_3V3脚输入第三工作电压,音频解码芯片的RESETN_u脚输入复位信号,音频解码芯片的OSC_IN脚连接第二电容的一端,第二电容的另一端输入时钟信号,音频解码芯片的GPIO0_A4/I2S_D0_M0_d脚、GPIO0_A3/I2S_LRCK_M0_d脚、GPIO0_A2/I2S_SCK_M0_d脚、GPIO0_B4/I2C_SCL_u脚和GPIO0_B5/I2C_SDA_u脚均连接处理器;音频解码芯片的VCCIO1脚输入第四工作电压,音频解码芯片的DVDD_1脚和DVDD_2脚输入第五工作电压;音频解码芯片的GND10脚、GND11脚、HDMIRX_EXTR脚、EFUSE_VDD_2V5脚和TEST_d脚均接地。5.根据权利要求4所述的音视频同步输出电路,其特征在于,所述解码模块还包括第一电阻、第二电阻、第三电阻、第四电阻、第五电阻、第六电阻、第七电阻、第八电...

【专利技术属性】
技术研发人员:吴胜广
申请(专利权)人:深圳微步信息股份有限公司
类型:新型
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1