【技术实现步骤摘要】
一种efuse自动烧写电路
[0001]本专利技术涉及烧写
,尤其涉及一种efuse自动烧写电路。
技术介绍
[0002]efuse类似于EEPROM,是一次性可编程存储器,在芯片出场之前会被写入信息,在一个芯片中,efuse的容量通常很小,一些芯片efuse只有128bit。efuse的获得成本低,在存储空间需求小的模拟芯片中应用广泛。
[0003]在烧写过程中,efuse通常需要额外的焊盘(PAD)来输入控制信号和数据;即使使用通信协议(SPI,I2C等通信模块)来接收输入控制信号和数据,也需要额外引脚。无论是使用焊盘还是引脚在芯片中都占用了大量的芯片面积,并且需要编写烧写测试程序。在模拟芯片中,由于封装的引脚资源非常有限,efuse通信用的焊盘不会绑定(bonding)到封装引脚PIN上,所以efuse烧写一般在芯片探测(chip probing,CP)阶段进行,无法修调封装应力对电路参数的影响。此外,efuse烧写过程中,单比特的烧写电流为几mA,多比特同时烧写时电流可能达到上百mA,对芯片内部的金属走 ...
【技术保护点】
【技术特征摘要】
1.一种efuse自动烧写电路,其特征在于,包括:存储模块,所述存储模块包括一固化单元和一数据存储单元,所述固化单元中存储有用以指示是否启动烧写的控制信号;烧写模块,连接所述存储模块,用于上电后在所述控制信号指示启动烧写时,生成一预烧写数据和一触发烧写程序的指示信号,以启动所述烧写程序根据所述预烧写数据对所述数据存储单元进行烧写;以及在所述控制信号指示不启动烧写时,所述烧写模块不工作,且所述数据存储单元输出存储的数据。2.根据权利要求1所述的efuse自动烧写电路,其特征在于,所述控制信号在第一次上电时默认为低电平,以指示启动烧写;以及所述控制信号在第二次及后续上电时默认为高电平,以指示不启动烧写。3.根据权利要求1所述的efuse自动烧写电路,其特征在于,所述烧写模块包括:采样单元,连接所述固化单元,于一复位信号和所述复位信号的延迟信号作用下对所述固化单元输出的所述控制信号进行采样,得到一采样信号;校准逻辑单元,连接所述采样单元,于一时钟信号和所述采样信号作用下输出所述预烧写数据和所述指示信号;烧写单元,连接所述校准逻辑单元,用于所述指示信号启动所述烧写程序根据所述预烧写数据对所述数据存储单元进行烧写。4.根据权利要求3所述的efuse自动烧写电路,其特征在于,所述复位信号采用一欠压锁定模块产生,所述欠压锁定模块用以检测电源电压,并将所述电源电压与一预设电压检测阈值进行比较,输出所述复位信号。5.根据权利要求3所述的efuse自动烧写电路,其特征在于,所述数据存储单元中的数据以一预定数量的...
【专利技术属性】
技术研发人员:王科,
申请(专利权)人:荣湃半导体上海有限公司,
类型:发明
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。