像素电路、显示面板以及显示装置制造方法及图纸

技术编号:37332024 阅读:16 留言:0更新日期:2023-04-21 23:09
本申请涉及一种像素电路、显示面板以及显示装置。像素电路的补偿控制单元用于接收并根据扫描信号将初始化信号传输至驱动单元,以使驱动单元初始化。像素电路的数据写入单元用于接收扫描信号和数据信号,并根据扫描信号将数据信号传输至驱动单元,并将数据信号写入存储单元进行存储。像素电路的驱动单元用于接收电源信号,并将电源信号经过反置单元传输至发光单元,以驱动发光单元发光。像素电路的反置单元用于接收扫描信号和反置信号,并根据扫描信号将反置信号施加于发光单元以使发光单元的电场反置。在本申请的像素电路中,仅需使用一扫描信号进行驱动,控制简单,节约能耗,同时能控制发光单元正常发光,大大降低了像素电路的能耗。能耗。能耗。

【技术实现步骤摘要】
像素电路、显示面板以及显示装置


[0001]本申请涉及显示
,具体涉及一种像素电路、一种具有该像素电路的显示面板以及一种具有该显示面板的显示装置。

技术介绍

[0002]随着显示技术的发展,有机发光二极管(Organic Light

Emitting Diode,OLED)显示面板凭借其高密度、宽视角、画质均匀、响应速度快、低功耗等特点被广泛应用于高性能显示领域,满足了消费者对显示技术的新要求。
[0003]现有技术中的OLED显示面板通常包括多个像素单元,每个像素单元布置了至少两个晶体管和一个电容。然而,在电路应用中,由于存在需要阈值电压补偿、载流子迁移率补偿等各种电路补偿问题,容易导致显示面板存在显示画面的亮度均匀性、残影等问题,尤其是对于大尺寸的显示面板而言问题更为明显。
[0004]因此,如何解决由于需要各种电路补偿问题而导致显示面板存在显示画面的亮度均匀性、残影等问题是本领域技术人员亟待解决的问题。

技术实现思路

[0005]鉴于现有技术的不足,本申请的目的在于提供一种像素电路、显示面板以及显示装置,仅需使用一扫描信号进行驱动,控制简单,节约能耗,同时能控制发光单元正常发光,大大降低了像素电路的能耗。
[0006]第一方面,本申请实施例提供了一种像素电路,所述像素电路包括发光单元、驱动单元、存储单元、数据写入单元、补偿控制单元和反置单元,所述驱动单元与所述存储单元、所述数据写入单元、所述补偿控制单元和所述反置单元均电性连接,所述反置单元还与所述发光单元电性连接,所述数据写入单元还与所述补偿控制单元电性连接;所述补偿控制单元用于接收扫描信号,并根据所述扫描信号将初始化信号传输至所述驱动单元,以使所述驱动单元初始化;所述数据写入单元用于接收扫描信号和数据信号,并根据所述扫描信号将所述数据信号传输至所述驱动单元,并将所述数据信号写入所述存储单元进行存储;所述驱动单元用于接收电源信号,并将所述电源信号经过所述反置单元传输至所述发光单元,以驱动所述发光单元发光;所述反置单元用于接收所述扫描信号和反置信号,并根据所述扫描信号将所述反置信号施加于所述发光单元以使所述发光单元的电场反置。
[0007]在一些实施方式中,所述驱动单元包括第一驱动晶体管和第二驱动晶体管,所述第一驱动晶体管的控制端与所述第二驱动晶体管的控制端电性连接,且第一驱动晶体管的控制端与所述第二驱动晶体管的控制端均电性连接至所述存储单元和所述补偿控制单元;所述第一驱动晶体管的第一端与所述第二驱动晶体管的第一端均电性连接至所述存储单元,且所述第一驱动晶体管的第一端与所述第二驱动晶体管的第一端均接收所述电源信号;所述第一驱动晶体管的第二端电性连接至所述数据写入单元和所述补偿控制单元,所述第二驱动晶体管的第二端电性连接至所述反置单元。
[0008]在一些实施方式中,所述补偿控制单元包括第一补偿晶体管和第二补偿晶体管,其中,所述第一补偿晶体管的控制端用于接收所述扫描信号,所述第一补偿晶体管的第一端与所述第一驱动晶体管的第二端和所述数据写入单元电性连接,所述第一补偿晶体管的第二端与所述第一驱动晶体管的控制端和所述第二驱动晶体管的控制端均电性连接;所述第二补偿晶体管的控制端用于接收所述扫描信号,所述第二补偿晶体管的第一端电性连接至所述第一补偿晶体管的第二端,所述第二补偿晶体管的第二端用于接收所述初始化信号。
[0009]在一些实施方式中,当所述扫描信号处于第一电位时,所述第一补偿晶体管处于截止状态,所述第二补偿晶体管处于导通状态,所述初始化信号写入所述驱动单元,使得所述第一驱动晶体管初始化;当所述扫描信号处于第二电位时,所述第一补偿晶体管处于导通状态,所述第二补偿晶体管处于截止状态。
[0010]在一些实施方式中,所述数据写入单元包括写入晶体管,所述写入晶体管的控制端用于接收所述扫描信号,所述写入晶体管的第一端用于接收所述数据信号,所述写入晶体管的第二端电性连接至所述第一驱动晶体管的第二端和所述第一补偿晶体管的第一端;所述写入晶体管根据所述扫描信号处于导通状态或截止状态,以选择性控制所述数据信号传输至所述驱动单元进而写入所述存储单元进行存储。
[0011]在一些实施方式中,所述反置单元包括隔离电路和反置电路,所述隔离电路电性连接至所述驱动单元和所述发光单元,用于隔断所述驱动单元和所述发光单元之间的信号传输,所述隔离电路用于接收所述扫描信号;所述反置电路电性连接至所述发光单元和所述隔离电路,所述反置电路用于接收所述反置信号和所述扫描信号,并根据所述扫描信号将所述反置信号传输至所述发光单元的第一端,其中,所述反置信号的电压小于传输至所述发光单元的第二端的电压。
[0012]在一些实施方式中,当所述扫描信号处于第一电位时,所述扫描信号控制所述隔离电路处于截止状态,所述反置电路处于导通状态,所述反置信号通过所述反置电路传输至所述发光单元的第一端。当所述扫描信号处于第二电位时,所述扫描信号控制所述隔离电路处于导通状态,控制所述反置电路处于截止状态。
[0013]在一些实施方式中,所述补偿控制单元包括第一补偿晶体管、第二补偿晶体管和第三补偿晶体管,所述第二补偿晶体管的控制端和所述第三补偿晶体管的控制端均接收一扫描信号,所述扫描信号控制所述第二补偿晶体管和所述第三补偿晶体管处于导通状态或截止状态,用于使所述第三补偿晶体管与所述第二补偿晶体管配合将所述第二驱动晶体管初始化;所述第一补偿晶体管的控制端接收另一扫描信号,所述第一补偿晶体管的第一端与所述第一驱动晶体管的第二端和所述数据写入单元电性连接,所述第一补偿晶体管的第二端与所述第一驱动晶体管的控制端和所述第二驱动晶体管的控制端均电性连接;所述第二补偿晶体管的第一端电性连接至所述第一补偿晶体管的第二端,所述第二补偿晶体管的第二端用于接收所述初始化信号;所述第三补偿晶体管的第一端电性连接至所述第一补偿晶体管的第二端、所述第一驱动晶体管的控制端以及所述第二驱动晶体管的控制端,所述第三补偿晶体管的第二端电性连接至所述第二驱动晶体管的第二端和所述隔离晶体管的第一端;其中,所述第二补偿晶体管的控制端和所述第三补偿晶体管的控制端接收的扫描信号与所述第一补偿晶体管的控制端接收的扫描信号的时序不同。
[0014]第二方面,本申请实施例提供了一种显示面板,所述显示面板包括上述的像素电路以及驱动电路,所述驱动电路用于驱动所述像素电路发光。
[0015]第三方面,本申请实施例提供了一种显示装置,所述显示装置包括上述的显示面板以及电源模组,所述电源模组用于为所述显示面板进行图像显示提供电源电压。
[0016]综上所述,在本申请的像素电路、显示面板以及显示装置中,通过设置所述反置单元,向所述发光单元的阳极(即发光单元的第一端)施加的电压小于向其阴极(即发光单元的第二端)施加的电压,使得所述发光单元内的电场反置,从而避免所述发光单元内的电子长时间朝一个方向传输,影响所述发光单元寿命的问题,进而有效提升了发光单元的使用寿命。同时,通过在所述反置单元中设本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种像素电路,包括发光单元,其特征在于,所述像素电路还包括驱动单元、存储单元、数据写入单元、补偿控制单元和反置单元,所述驱动单元与所述存储单元、所述数据写入单元、所述补偿控制单元和所述反置单元均电性连接,所述反置单元还与所述发光单元电性连接,所述数据写入单元还与所述补偿控制单元电性连接;所述补偿控制单元用于接收扫描信号,并根据所述扫描信号将初始化信号传输至所述驱动单元,以使所述驱动单元初始化;所述数据写入单元用于接收扫描信号和数据信号,并根据所述扫描信号将所述数据信号传输至所述驱动单元,并将所述数据信号写入所述存储单元进行存储;所述驱动单元用于接收电源信号,并将所述电源信号经过所述反置单元传输至所述发光单元,以驱动所述发光单元发光;所述反置单元用于接收所述扫描信号和反置信号,并根据所述扫描信号将所述反置信号施加于所述发光单元以使所述发光单元的电场反置。2.如权利要求1所述的像素电路,其特征在于,所述驱动单元包括第一驱动晶体管和第二驱动晶体管,所述第一驱动晶体管的控制端与所述第二驱动晶体管的控制端电性连接,且第一驱动晶体管的控制端与所述第二驱动晶体管的控制端均电性连接至所述存储单元和所述补偿控制单元;所述第一驱动晶体管的第一端与所述第二驱动晶体管的第一端均电性连接至所述存储单元,且所述第一驱动晶体管的第一端与所述第二驱动晶体管的第一端均接收所述电源信号;所述第一驱动晶体管的第二端电性连接至所述数据写入单元和所述补偿控制单元,所述第二驱动晶体管的第二端电性连接至所述反置单元。3.如权利要求2所述的像素电路,其特征在于,所述补偿控制单元包括第一补偿晶体管和第二补偿晶体管,其中,所述第一补偿晶体管的控制端用于接收所述扫描信号,所述第一补偿晶体管的第一端与所述第一驱动晶体管的第二端和所述数据写入单元电性连接,所述第一补偿晶体管的第二端与所述第一驱动晶体管的控制端和所述第二驱动晶体管的控制端均电性连接;所述第二补偿晶体管的控制端用于接收所述扫描信号,所述第二补偿晶体管的第一端电性连接至所述第一补偿晶体管的第二端,所述第二补偿晶体管的第二端用于接收所述初始化信号。4.如权利要求3所述的像素电路,其特征在于,当所述扫描信号处于第一电位时,所述第一补偿晶体管处于截止状态,所述第二补偿晶体管处于导通状态,所述初始化信号写入所述驱动单元,使得所述第一驱动晶体管初始化;当所述扫描信号处于第二电位时,所述第一补偿晶体管处于导通状态,所述第二补偿晶体管处于截止状态。5.如权利要求3所述的像素电路,其特征在于,所述数据写入单元包括写入晶体管,所述写入晶体管的控制端用于接收所述扫描信号,所述写入晶体管的第一端用于接收所述数据信号,所述写入晶体管的第二端电性连接至所述第一驱动...

【专利技术属性】
技术研发人员:王惠奇周仁杰康报虹
申请(专利权)人:惠科股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1