【技术实现步骤摘要】
【国外来华专利技术】用于同步模数转换器或数模转换器的方法以及对应的系统
[0001]本专利技术涉及用于同步模数转换器或数模转换器的方法。本专利技术还涉及用于同步模数转换器或数模转换器的系统。
[0002]使用多个模数转换器或多个数模转换器的一些应用需要使这些转换器彼此同步的能力。同步被理解为是指待转换数据或已转换数据的确定性对准。
[0003]这尤其会影响I/Q调制应用,该I/Q调制应用与处理相位(I)中的信号的转换器和处理相位正交(Q)中的信号的转换器一起工作。为了使调制有效,必须使信号正交,而这有使调制器性能降级的危险。
[0004]其它应用需要使用几十个同步转换器。例如专用于波束成形的天线阵列的情况尤其如此。波束成形包括多个信道,各个信道皆配备有数模转换器。此外,即使在高工作频率下,也需要不同的转换器具有受控和确定性的对准。
[0005]在模数转换器的情况下,由转换产生的数字字(digital word)必须对准成彼此对应,以用于随后的数字处理。在数模转换器的情况下,输入端的数字信号也必须对准并由转换器同一瞬间处理。
[0006]在 ...
【技术保护点】
【技术特征摘要】
【国外来华专利技术】1.一种用于同步多个模数转换器或数模转换器(CONV_k)的方法,所述转换器(CONV_k)全部连接至控制单元(UC),并且连接至具有预定时钟周期(T
clk
)的时钟(CLK),所述转换器还被逐步链接,以便形成转换器链,各个转换器(CONV_k)生成内部同步信号(internal_sync_k),所述内部同步信号被配置成供应关于由所述转换器(CONV_k)发送数据的时间基准,对于各个转换器(CONV_k),所述方法包括以下步骤:a)接收由所述控制单元(UC)针对所述链中的第一转换器(CONV_1)发送的、或者由前一转换器(CONV_k
‑
1)针对所述链中的其它转换器发送的同步信号(sync_in_k),并且将所述同步信号以所谓的输出内部信号(sync_out_k)的形式发送至下一转换器(CONV_k+1),或者针对所述链中的最后一个转换器(CONV_N)发送至所述控制单元(UC);b)由所述下一转换器(CONV_k+1)接收所述输出内部信号(sync_out_k),并且以所谓的校验内部信号(sync_in_check_k)的形式,向所述链中的最后一个转换器(CONV_N)除外的所述转换器(CONV_k)重传所述输出内部信号(sync_out_k);c)由所述链中的最后一个转换器(CONV_N)除外的所述转换器(CONV_k)接收所述校验内部信号(sync_in_check_k);d)通过在同一活动时钟边沿上,对所述输出内部信号(sync_out_k)的发送与所述校验内部信号(sync_in_check_k)的接收之间的时钟周期进行计数,来确定所述转换器与所述链中的最后一个转换器(CONV_N)除外的下一转换器之间的等待时间(lat
CONV_k
‑
>CONV_k+1
);e)计算要被应用于各个转换器(CONV_k)的所述内部同步信号(internal_sync_k)的内部偏移(Δ
CONV_k
),所述内部偏移是根据所确定的等待时间的至少一部分来确定的。2.根据权利要求1所述的方法,其中,第k(k=1,
…
,N
‑
1)级转换器的所述内部偏移Δ
CONV_k
从k=N
‑
1开始根据以下关系来计算:Δ
CONV_k
=1/2*lat
CONV_k
‑
>CONV_k+1
+Δ
CONV_k+1
其中,lat
CONV_k
‑
>CONV_k+1
对应于第k级转换器与第k+1级转换器之间的等待时间,并且其中,Δ
CONV_N
=0。3.根据前述权利要求中的一项所述的方法,其中,各个转换器检测所述校验内部信号(sync_in_check_k)的亚稳定性,所述亚稳定性对应于所述校验内部信号(sync_in_check_k)与活动时钟边沿的同时性,并且向所述控制单元(UC)发送指示所述校验内部信号(sync_in_check_k)是否具有亚稳定性的信号(flag_k),然后,在所述校验内部信号(sync_in_check_k)具有亚稳定性的情况下,所述控制单元(UC)向所述链中的所述第一转换器(CONV_1)发送新的同步信号(sync_in_k)。4.根据权利要求3所述的方法,其中,通过同步串行数据总线(SPI),向所述控制单元发送指示所述校验内部信号(sync_in_check_k)是否具有亚稳定性的所述...
【专利技术属性】
技术研发人员:Q,
申请(专利权)人:特利丹E二V半导体简化股份公司,
类型:发明
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。