本实用新型专利技术公开了一种多通道频率可切换模数转换模块,包括晶振、数字锁相环、2功分器、锁相环PLL、放大器A、放大器B、功分网络A、功分网络B、射频开关A、射频开关B、射频开关C和时钟分配器,所述数字锁相环和晶振组成内部参考和输入参考相参电路,所述功分器的信号输入端连接外部输入参考信号,本实用新型专利技术提供一种体积小、成本低、调试难度小、控制精度和可靠性高的宽带低杂散低相噪的L波段频率合成器。其合成信号通过分频器后可以输出多种点频信号通过开关滤波组后进行信号的切换,信号经过下一级低频时钟分配器进行转换后输出LVPECL电平。低频时钟分配器进行转换后输出LVPECL电平。低频时钟分配器进行转换后输出LVPECL电平。
【技术实现步骤摘要】
一种多通道频率可切换模数转换模块
[0001]本技术涉及集成电路
,具体是一种多通道频率可切换模数转换模块。
技术介绍
[0002]频率合成器作为通信系统的重要组成模块,频率合成器的各项指标非常关键,特别是相位噪声和杂散,相位噪声影响通信系统的多项性能,如在接收机中,相位噪声决定了接收机信噪比、相邻信道抑制等;杂散指标影响系统接收机的灵敏度。
[0003]频率合成器在电路实现上通常有三种方式:直接式频率合成、直接数字式频率合成和间接式频率合成(即锁相环(phase locked loop,PLL))。直接式频率合成器的优点是频率转换速度快,带宽较宽,相位噪声指标好,缺点是电路结构复杂、功耗大、体积大、成本高。直接数字式频率合成器优点是频率转换速度快、频率分辨率高、相位噪声性能好,缺点是实现频率较低和杂散抑制较差。间接式频率合成器的优点是可实现较宽频率范围和较高的频率以及优良的杂散抑制,缺点是频率转换时间和频率分辨率较差。如何选择合适的频率合成方案使其整体性能达到最优成为了工程设计的难题。
[0004]例如专利号CN2938573Y公开的多通道模数转换装置,其虽然公开了能够自动切换多路模拟输入信号来进行模数转换的技术方案,并且其利用放大器进行信号放大,但是在对信号进行放大的同时,也同样对杂波干扰信号进行了放大,因此其并不能很好的提高精度,需要进行改进。
技术实现思路
[0005]本技术的目的在于提供一种多通道频率可切换模数转换模块,以解决上述
技术介绍
中提出的现有的多通道模数转换装置在对信号进行放大的同时,也同样对杂波干扰信号进行了放大,因此其并不能很好的提高精度的问题。
[0006]为实现上述目的,本技术提供如下技术方案:
[0007]一种多通道频率可切换模数转换模块,包括晶振、数字锁相环、2功分器、锁相环PLL、放大器A、放大器B、功分网络A、功分网络B、射频开关A、射频开关B、射频开关C和时钟分配器,所述数字锁相环和晶振组成内部参考和输入参考相参电路,内部参考和输入参考相参电路的输入端连接10MHz参考信号,内部参考和输入参考相参电路的输出端连接2功分器,2功分器输出两路,一路依次通过放大器A、功分网络A、射频开关A、射频开关C到时钟分配器,另一路依次通过锁相环PLL、放大器B、功分网络B、射频开关B、射频开关C到时钟分配器。
[0008]作为本技术的进一步技术方案:所述锁相环PLL的型号为HMC830LP6G。
[0009]作为本技术的进一步技术方案:所述放大器A和放大器B的型号为TQP3M9008。
[0010]作为本技术的进一步技术方案:所述数字锁相环的型号为ADF4002。
[0011]作为本技术的进一步技术方案:所述射频开关A、射频开关B和射频开关C的型
号为HMC8038LP4CE。
[0012]作为本技术的进一步技术方案:所述时钟分配器的型号为ADCLK905。
[0013]作为本技术的进一步技术方案:所述晶振为120Hz晶振。
[0014]与现有技术相比,本技术的有益效果是:本技术提供一种体积小、成本低、调试难度小、控制精度和可靠性高的宽带低杂散低相噪的L波段频率合成器。其合成信号通过分频器后可以输出多种点频信号通过开关滤波组后进行信号的切换,信号经过下一级低频时钟分配器进行转换后输出LVPECL电平。
附图说明
[0015]图1为本技术的整体原理方框图。
具体实施方式
[0016]下面将结合本技术实施例中的附图,对本技术实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本技术一部分实施例,而不是全部的实施例。基于本技术中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本技术保护的范围。
[0017]如图1所示,一种多通道频率可切换模数转换模块,包括内部参考和输入参考相参电路(内部10MHz晶振和数字锁相环)、集成VCO的锁相环PLL、低通滤波器、放大器,内部参考和输入参考相参电路:外部参考10MHz通过数字锁相环ADF4002锁定在120MHz,完成内部100MHz和外参考同相相参,120MHz参考送入集成VCO的锁相环PLL1,锁定输出目标频率f的固定点频。120MHz和f经放大器对段信号进行放大,低通滤波器f之外的杂波信号经后过功分网络后分输出20路信号,20路功分信号进入开关(HMC8038LP4CE)组后进行信号切换,输出信号经过末级的低频时钟分配器(ADCLK905)进行转换后输出LVPECL电平。
[0018]本设计中,锁相环PLL的型号为HMC830LP6G。放大器A和放大器B的型号为TQP3M9008。数字锁相环的型号为ADF4002。射频开关A、射频开关B和射频开关C的型号为HMC8038LP4CE。时钟分配器的型号为ADCLK905。晶振为120Hz晶振。
[0019]采用本技术方案后,通过调节频率合成器环路以达到相位噪声指标以及对低频时钟分配器输出匹配以使其输出标准的方波信号。本技术结构简单,集成度高,调试工作量小,可靠性高,成本低,具有推广应用价值。
[0020]在本产品配置中,输出最高频率为再L波段内,选用HMC830LP6GE即可。
[0021]同时,依据本方案,如表1所示,替换同类的宽带集成VCO的PLL芯片,可输出不同的频率。表1为宽带集成VCO PLL芯片系列。
[0022]表1:宽带集成VCO PLL芯片型号及频率范围数据表
[0023]集成VCO PLL型号频率范围HMC83325MHz~6000MHzLMX257228MHz~6400MHz
[0024]对于本领域技术人员而言,显然本技术不限于上述示范性实施例的细节,而且在不背离本技术的精神或基本特征的情况下,能够以其他的具体形式实现本技术。因此,无论从哪一点来看,均应将实施例看作是示范性的,而且是非限制性的,本实用新
型的范围由所附权利要求而不是上述说明限定,因此旨在将落在权利要求的等同要件的含义和范围内的所有变化囊括在本技术内。不应将权利要求中的任何附图标记视为限制所涉及的权利要求。
[0025]此外,应当理解,虽然本说明书按照实施方式加以描述,但并非每个实施方式仅包含一个独立的技术方案,说明书的这种叙述方式仅仅是为清楚起见,本领域技术人员应当将说明书作为一个整体,各实施例中的技术方案也可以经适当组合,形成本领域技术人员可以理解的其他实施方式。
本文档来自技高网...
【技术保护点】
【技术特征摘要】
1.一种多通道频率可切换模数转换模块,包括晶振、数字锁相环、2功分器、锁相环PLL、放大器A、放大器B、功分网络A、功分网络B、射频开关A、射频开关B、射频开关C和时钟分配器,其特征在于,所述数字锁相环和晶振组成内部参考和输入参考相参电路,内部参考和输入参考相参电路的输入端连接10MHz参考信号,内部参考和输入参考相参电路的输出端连接2功分器,2功分器输出两路,一路依次通过放大器A、功分网络A、射频开关A、射频开关C到时钟分配器,另一路依次通过锁相环PLL、放大器B、功分网络B、射频开关B、射频开关C到时钟分配器。2.根据权利要求1所述的一种多通道频率可切换模数转换模块,其特征在于,所述锁相环PLL的型号...
【专利技术属性】
技术研发人员:张采臣,
申请(专利权)人:成都中科亿信科技有限公司,
类型:新型
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。