捷变频射频系统及锁相环捷变频方法技术方案

技术编号:37191779 阅读:22 留言:0更新日期:2023-04-20 22:52
本申请涉及一种捷变频射频系统及锁相环捷变频方法,系统包括下行前级滤波器、下行放大器、下行混频器、下行后级滤波器、模数转换电路、数字电路和锁相环。下行前级滤波器、下行放大器、下行混频器、下行后级滤波器、模数转换电路和数字电路级联连接,锁相环分别连接数字电路和下行混频器,下行前级滤波器用于对接收信号进行滤波。在变更锁相环的输出频率至目标频率时,数字电路用于根据预设频点列表中的目标频率,从参数寄存器中读取目标频率对应的锁相环工作参数并写入锁相环的工作寄存器;锁相环工作参数用于指示锁相环将当前输出频率跳转至目标频率。大幅提升了射频系统捷变频效率。大幅提升了射频系统捷变频效率。大幅提升了射频系统捷变频效率。

【技术实现步骤摘要】
捷变频射频系统及锁相环捷变频方法


[0001]本申请涉及射频传输
,特别是涉及一种捷变频射频系统及锁相环捷变频方法。

技术介绍

[0002]随着射频处理、通信传输和测试测量等技术的发展,射频系统的应用需求也随之不断增长且性能要求更高。对于射频系统而言,在不同的应用需求下往往需要处理输出不同频率的射频信号。当需要改变射频系统的输出频率时,可以通过改变系统中数字电路的输出频率或者改变锁相环的锁定频率,以达到变更系统输出频率的效果。其中,改变数字电路输出频率来变更系统输出频率的方式较为快捷,但是受限于系统中DAC(数模转换器)模块输出频率限制,可变频率带宽有限,往往只有100M左右,因此该方式在实际应用中受限明显。然而改变锁相环的锁定频率则需要将输出频率与设定频率通过鉴相器比较和调整,输出频率会在设定频率附近来回变化并最终完成锁定,该事件耗时一般为500us~1000us,效率不高。因此,在实现本专利技术的过程中,专利技术人发现前述传统的射频变频技术仍存在着变频效率不高的技术问题。

技术实现思路

[0003]基于此,有必要针对上述技术问题,提供一种捷变频射频系统以及一种锁相环捷变频方法。
[0004]为了实现上述目的,本专利技术实施例采用以下技术方案:
[0005]一方面,提供了一种捷变频射频系统,包括下行前级滤波器、下行放大器、下行混频器、下行后级滤波器、模数转换电路、数字电路和锁相环;
[0006]下行前级滤波器、下行放大器、下行混频器、下行后级滤波器、模数转换电路和数字电路级联连接,锁相环分别连接数字电路和下行混频器,下行前级滤波器用于对接收信号进行滤波;
[0007]在变更锁相环的输出频率至目标频率时,数字电路用于根据预设频点列表中的目标频率,从参数寄存器中读取目标频率对应的锁相环工作参数并写入锁相环的工作寄存器;锁相环工作参数用于指示锁相环将当前输出频率跳转至目标频率。
[0008]在其中一个实施例中,上述系统还包括数模转换电路、上行前级滤波器、上行混频器、上行放大器和上行后级滤波器,数模转换电路、上行前级滤波器、上行混频器、上行放大器和上行后级滤波器级联连接,数模转换电路的输入端连接数字电路,上行混频器的本振输入端连接锁相环,上行后级滤波器用于对发送信号进行滤波。
[0009]在其中一个实施例中,参数寄存器中存储锁相环的M组不同锁相环工作参数,预设频点列表中存储锁相环的M个不同输出频率,预设频点列表中的各输出频率分别与参数寄存器中的各组锁相环工作参数一一对应;M为不小于3的正整数。
[0010]另一方面,还提供一种锁相环捷变频方法,包括步骤:
[0011]获取锁相环的输出频率所需跳变到的目标频率;
[0012]从预设频点列表中查找目标频率;
[0013]从参数寄存器中读取目标频率对应的锁相环工作参数;
[0014]将锁相环工作参数写入锁相环的工作寄存器;锁相环工作参数用于指示锁相环将当前输出频率跳转至目标频率。
[0015]在其中一个实施例中,参数寄存器中存储锁相环的M组不同锁相环工作参数,预设频点列表中存储锁相环的M个不同输出频率,预设频点列表中的各输出频率分别与参数寄存器中的各组锁相环工作参数一一对应;M为不小于3的正整数。
[0016]在其中一个实施例中,上述方法还包括:
[0017]预运行锁相环;
[0018]分别采集锁相环在不同的设定输出频率下的锁相环工作参数;
[0019]将各设定输出频率存入预设频点列表,将各锁相环工作参数存入参数寄存器。
[0020]在其中一个实施例中,上述方法还包括:
[0021]获取新增的设定输出频率以及对应的新增锁相环工作参数;
[0022]将新增的设定输出频率及新增锁相环工作参数,分别更新至预设频点列表和参数寄存器。
[0023]在其中一个实施例中,上述方法还包括:
[0024]获取参数删除指令;
[0025]根据参数删除指令确定待删除的设定输出频率和相应的锁相环工作参数;
[0026]将待删除的设定输出频率和相应的锁相环工作参数分别从预设频点列表和参数寄存器中删除。
[0027]在其中一个实施例中,上述方法还包括:
[0028]获取参数修改指令;
[0029]根据参数修改指令确定所需修改的设定输出频率和相应的锁相环工作参数;
[0030]将所需修改的设定输出频率的值替换为输入的目标频率,将相应的锁相环工作参数的值替换为输入的目标工作参数。
[0031]在其中一个实施例中,上述方法还包括:
[0032]获取锁相环的输出频率变更指令;
[0033]根据输出频率变更指令确定锁相环的输出频率所需跳变到的目标频率。
[0034]上述技术方案中的一个技术方案具有如下优点和有益效果:
[0035]上述捷变频射频系统及锁相环捷变频方法,基于射频系统,通过直接对锁相环的工作寄存器写入已VCO(压控振荡器)校准的工作参数,将锁相环VCO校准和锁定的时间,替换为工作参数的写入时间,使锁相环输出的本振信号在1us内完成频率锁定。本振信号与固定频率输出的信号经过上变频或下变频后输出,从而使经过调制的信号在1us内完成频率捷变,远远低于传统跳频所需的时间500us~1000us,达到大幅提升射频系统捷变频效率的目的。
附图说明
[0036]为了更清楚地说明本申请实施例或传统技术中的技术方案,下面将对实施例或传
统技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
[0037]图1为一个实施例中捷变频射频系统的结构框架示意图;
[0038]图2为一个实施例中锁相环捷变频方法的流程示意图;
[0039]图3为另一个实施例中锁相环捷变频方法的流程示意图。
具体实施方式
[0040]为了使本申请的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对本申请进行进一步详细说明。应当理解,此处描述的具体实施例仅仅用以解释本申请,并不用于限定本申请。
[0041]除非另有定义,本文所使用的所有的技术和科学术语与属于本申请的
的技术人员通常理解的含义相同。本文中在本申请的说明书中所使用的术语只是为了描述具体的实施例的目的,不是旨在于限制本申请。
[0042]需要说明的是,在本文中提及“实施例”意味着,结合实施例描述的特定特征、结构或特性可以包含在本专利技术的至少一个实施例中。在说明书中的各个位置展示该短语并不一定均是指相同的实施例,也不是与其它实施例互斥的独立的或备选的实施例。
[0043]本领域技术人员可以理解,本文所描述的实施例可以与其它实施例相结合。在本专利技术说明书和所附权利要求书中使用的术语“和/或”是指相关联列出的项中的一个或多个的任何组合以及所有可能本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种捷变频射频系统,其特征在于,包括下行前级滤波器、下行放大器、下行混频器、下行后级滤波器、模数转换电路、数字电路和锁相环;所述下行前级滤波器、所述下行放大器、所述下行混频器、所述下行后级滤波器、所述模数转换电路和所述数字电路级联连接,所述锁相环分别连接所述数字电路和所述下行混频器,所述下行前级滤波器用于对接收信号进行滤波;在变更所述锁相环的输出频率至目标频率时,所述数字电路用于根据预设频点列表中的所述目标频率,从参数寄存器中读取所述目标频率对应的锁相环工作参数并写入所述锁相环的工作寄存器;所述锁相环工作参数用于指示所述锁相环将当前输出频率跳转至所述目标频率。2.根据权利要求1所述的捷变频射频系统,其特征在于,还包括数模转换电路、上行前级滤波器、上行混频器、上行放大器和上行后级滤波器,所述数模转换电路、所述上行前级滤波器、所述上行混频器、所述上行放大器和所述上行后级滤波器级联连接,所述数模转换电路的输入端连接所述数字电路,所述上行混频器的本振输入端连接所述锁相环,所述上行后级滤波器用于对发送信号进行滤波。3.根据权利要求1或2所述的捷变频射频系统,其特征在于,所述参数寄存器中存储所述锁相环的M组不同锁相环工作参数,所述预设频点列表中存储所述锁相环的M个不同输出频率,所述预设频点列表中的各输出频率分别与所述参数寄存器中的各组所述锁相环工作参数一一对应;M为不小于3的正整数。4.一种锁相环捷变频方法,其特征在于,包括步骤:获取锁相环的输出频率所需跳变到的目标频率;从预设频点列表中查找所述目标频率;从参数寄存器中读取所述目标频率对应的锁相环工作参数;将所述锁相环工作参数写入所述锁相环的工作寄存器;所述锁相环工作参数用于指示所述锁相环将当前输出频率跳转...

【专利技术属性】
技术研发人员:沈丰舟张亚东
申请(专利权)人:湖南高至科技有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1