当前位置: 首页 > 专利查询>英特尔公司专利>正文

用于低功率状态通信的片上系统(SOC)体系结构技术方案

技术编号:37166512 阅读:18 留言:0更新日期:2023-04-20 22:39
本申请公开了用于低功率状态通信的片上系统(SOC)体系结构。公开了一种用于促成用于低功率状态通信的片上系统(SoC)体系结构的装置。该装置包括:低功率状态结构,用于提供避开装置的计算处理资源的低功率状态路径;以及低功率状态代理电路,可通信地耦合至低功率状态结构,该低功率状态代理电路用于响应于装置中低功率状态的发起而将低功率状态结构的路由器的配置更新成用于利用由低功率状态结构提供的低功率状态路径,并且用于在装置处于低功率状态时将存储器事务路由至低功率状态路径。率状态时将存储器事务路由至低功率状态路径。率状态时将存储器事务路由至低功率状态路径。

【技术实现步骤摘要】
用于低功率状态通信的片上系统(SOC)体系结构


[0001]本文档总体上涉及数据处理,并且更具体地涉及经由通用图形处理单元进行的数据处理。

技术介绍

[0002]当前的并行图形数据处理包括被开发成对图形数据执行特定操作的系统和方法,这些特定操作诸如例如,线性内插、曲面细分、栅格化、纹理映射、深度测试等。传统意义上而言,图形处理器使用固定功能计算单元来处理图形数据。然而,更最近地,已使图形处理器的多个部分可编程,使得此类处理器能够支持更广泛种类的操作以处理顶点数据和片段数据。
[0003]为了进一步提升性能,图形处理器典型地实现诸如管线化的处理技术,这些处理技术尝试贯穿图形管线的不同部分并行地处理尽可能多的图形数据。具有单指令多线程(single instruction,multiple thread,SIMT)体系结构的并行图形处理器被设计成使图形管线中的并行处理的量最大化。在SIMT体系结构中,成组的并行线程尝试尽可能频繁地一起同步地执行程序指令以提高处理效率。可在Shane Cook的“CUDA编程”第3章第37

...

【技术保护点】

【技术特征摘要】
1.一种装置,包括:低功率状态结构,用于提供避开所述装置的计算处理资源的低功率状态路径;以及低功率状态代理电路,可通信地耦合至所述低功率状态结构,所述低功率状态代理电路用于:响应于所述装置中低功率状态的发起,将所述低功率状态结构的路由器的配置更新成用于利用由所述低功率状态结构提供的所述低功率状态路径;以及在所述装置处于所述低功率状态时将存储器事务路由至所述低功率状态路径。2.如权利要求1所述的装置,进一步包括功率管理控制器,所述功率管理控制器用于向所述低功率状态代理电路发送邮箱通信,以引起所述低功率状态的发起。3.如权利要求1所述的装置,其中,所述低功率状态代理电路进一步用于将散列表编程为用于针对所述存储器事务将逻辑地址转换成本地存储器设备物理地址。4.如权利要求1所述的装置,其中,所述低功率状态代理电路用于通过实现奇偶校验来确定所述低功率状态路径正在可靠地操作。5.如权利要求1所述的装置,其中,所述低功率状态代理电路用于路由所述存储器事务进一步包括突发地传送缓存行事务以及收集数据。6.如权利要求1所述的装置,进一步包括存储器桥接器结构代理电路,所述存储器桥接器结构代理电路用于将所述事务从所述低功率代理电路的第一通信协议变换为所述装置的存储器设备的第二通信协议。7.如权利要求6所述的装置,其中,所述第一通信协议包括英特尔片上系统结构IOSF通信协议,并且其中,所述第二通信协议包括高级可扩展接口AXI通信协议。8.如权利要求6所述的装置,其中,所述存储器桥接器结构代理电路用于对接收所述事务的存储器设备实现奇偶校验。9.如权利要求1所述的装置,其中,所述装置包括含图形处理单元GPU的片上系统SoC。10.如权利要求8所述的装置,其中,所述GPU是单指令多数据SIMD机器或单指令多线程SIMT机器中的至少一者。11.一种方法,包括:由装置的低功率状态代理电路响应于所述装置中低功率状态的发起而将低功率状态结构的路由器的配置更新为用于利用由所述低功率状态结构提供的低功率状态路径,所述低功率状态路径用于避开所述装置的计算处理资源;由所述低功率状态代理电路将散列表编程为用于将逻辑地址转换成本地存储器设备物理地址;以及响应于所述装置在所述低功率状态下操作,由所述低功率状态代理电路使用所编程的散列表经由所述低功率状态路径将存储器事务路由至一个或多个存储器设备。12...

【专利技术属性】
技术研发人员:L
申请(专利权)人:英特尔公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1